0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

如何通过创新设计实现RISC-V+传统芯片

lPCU_elecfans 来源:电子发烧友 作者:电子发烧友 2022-08-02 09:20 次阅读

电子发烧友网报道(文/吴子鹏)内核出货量完成100亿颗目标之后,RISC-V当前的声势更加空前,崛起的势头已经不可阻挡。与此同时,基于RISC-V内核实现的芯片,以及通过创新设计实现RISC-V+传统芯片的案例越来越多,比如基于RISC-V实现高可靠性CPU,或者通过FPGA+RISC-V 实现一种创新设计。

我们都知道,安路科技发布的FPSoC新品便是上述举例中的后者。5月27日,国内领先的FPGA芯片供应商安路科技在官方微信中表示,精心打造的SF1系列FPSoC器件现已全面推出,集成逻辑单元、存储单元、视频处理单元、RISC-V CPU硬核等资源,助力实现视频图像接口转换和工业控制交互。

在这篇新品推文中,亮点除了安路科技成功推出FPSoC之外,RISC-V CPU的出现也极为引人关注。安路科技为什么要推出FPSoC?为什么会选择RISC-V ?它起到了怎样的作用?带着这些问题,电子发烧友网记者采访了安路科技SoC系统架构师杨益。

赛灵思AMD公司收购之后,全球FPGA市场两大“头牌”相继归入领先的CPU公司麾下。杨益表示,“这代表了异构计算是未来的发展趋势,也是FPGA行业未来重要发展方向。同时,FPGA作为一种重要的异构计算单元,在很早之前,被收购的赛灵思公司就推出了像Zynq这样的FPGA+CPU的架构,安路科技自然也会关注到这样的发展趋势。”

根据安路科技后续披露的投资者关系活动记录,SF1系列FPSoC器件已经实现量产,并且正在研发一款高效率FPSoC器件。

FPSoC的英文全称是Field Programmable System On Chip,中文释义为现场可编程系统级芯片,其核心组成便是CPU+FPGA,具备两种类型芯片的相应功能。而安路科技在SF1系列FPSoC器件上选择的是RISC-V CPU和FPGA搭配。

“安路科技关注RISC-V有很长的时间了。首先,作为一种自主可控的处理器架构,RISC-V近年来得到了国内上下游厂商广泛的关注和支持,其整个生态成熟度已经可以满足很多领域的需求;其次,RISC-V开放特性非常适合FPGA 嵌入式CPU软核应用,解决了之前FPGA公司主推封闭架构CPU软核跨平台移植困难的问题,帮助客户保护其设计资产。” 杨益在解释安路科技为什么选择RISC-V 架构时讲到。

在FPGA上搭配嵌入式处理器软核,这一概念最早出现在Altera公司(已经被英特尔收购)提出来的SOPC技术中,其突出的优点是灵活性更高,对于CPU性能和外设功能,用户可以按照自己的需求进行设定。杨益指出,“安路科技RISC-V 架构软核推出后已经得到了很多客户成功应用。新推出集成CPU硬核产品也选择RISC-V 体系,可以和RISC-V软核共享开发生态,让客户应用更加灵活方便。”

确实,对于SF1系列FPSoC器件,以及其他类型的SoC FPGA产品而言,是将CPU硬核和FPGA以异构集成的方式放置在一起,是纯硬件实现的,不会消耗FPGA的逻辑资源,在系统性能方面能够有更大的发挥空间。

对于RISC-V CPU+FPGA这种搭配如何取得1+1》2的效果,杨益在采访过程中提到了三点:

RISC-V的指令集优势RISC-V是个精简指令集处理器,功耗比较低,SF1的低功耗性能使得它在功耗敏感领域得到较多应用。

RISC-V CPU的丰富资源RISC-V CPU硬核支持RV32IMAC指令集,支持指令数据Cache,同时也集成了SPI、UARTI2C等数据接口,内置大容量PSRAM可以很大扩展应用领域;支持FreeRTOSRTthreadUCOSII等操作系统;SF1系列FPSoC在片上集成Flash和PSRAM模块,同时提供RISC-V的Local Memory或Cache可配置方案,提供了的灵活的软件运行方案。

FPGA对RISC-V的补充FPGA的硬件可编程特性,可以作为可定制加速单元、高性能接口、实时处理模块等多种应用模式,通过内部总线连接,作为RISC-V的补充形成完整单芯片方案。

除此之外,杨益强调,SF1系列还集成DSI(x2)和DSC硬核,提供了强大的图像和视频接口能力。在此基础上,客户可以利用FPGA逻辑资源进行个性化拓展,非常适同于人机交互、图像视频接口等领域。

当然,作为一种处于高速发展过程中的后发架构,开发者往往会担忧RISC-V的软件生态问题,映射到产品上就是产品的易用性问题。杨益对此回应称。“我们看到在MCU/MPU领域,RISC-V的生态发展很快,国内已经有多家厂商对RISC-V 产品都提供了完善的开发生态,其中很多都开源或者基于开源项目。安路科技通过自研和第三方合作,推出了功能完善的基于RISC-V的SDK及IDE环境,我们同时提供了重点行业应用的参考方案。”

在完成核心出货100亿颗目标之后,RISC-V International首席执行官 Calista Redmond 表示,RISC-V CPU核心数有望在2025年达到800亿颗。短短四年时间,从100亿到800亿,这是一种爆炸式的增长。无疑,安路科技也已经参与到这一发展洪流之中。“安路科技对RISC-V有长期的关注,并一直看好RISC-V在中国市场的发展前景。目前,安路科技已经成为RISC-V组织的战略会员,在后续产品规划会继续发力RISC-V优势市场并积极参与国内RISC-V生态的发展建设。” 杨益说到。

审核编辑:彭静
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    455

    文章

    50735

    浏览量

    423293
  • FPGA芯片
    +关注

    关注

    3

    文章

    246

    浏览量

    39795
  • RISC-V
    +关注

    关注

    45

    文章

    2271

    浏览量

    46135

原文标题:​FPGA+RISC-V ,如何实现1+1>2?

文章出处:【微信号:elecfans,微信公众号:电子发烧友网】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    2024年RISC-V产品和应用创新案例征集活动公告

    2024年RISC-V产品和应用创新案例征集活动公告为推进RISC-V产业生态发展,中国互联网发展基金会、中国开放指令生态(RISC-V)联盟、中国电子工业标准化技术协会
    的头像 发表于 12-01 01:01 114次阅读
    2024年<b class='flag-5'>RISC-V</b>产品和应用<b class='flag-5'>创新</b>案例征集活动公告

    赛昉联合国芯推出高性能AI MCU芯片实现RISC-V+AI新应用

    近日,赛昉科技与苏州国芯科技有限公司(以下简称“国芯科技”)合作研发的高性能AIMCU芯片产品CCR7002已成功通过了内部性能和功能测试,实现RISC-V+AI技术的新应用。赛昉科
    的头像 发表于 11-27 11:46 401次阅读
    赛昉联合国芯推出高性能AI MCU<b class='flag-5'>芯片</b>,<b class='flag-5'>实现</b><b class='flag-5'>RISC-V</b>+AI新应用

    RISC-V,即将进入应用的爆发期

    计算机由控制整体的CPU(中央处理器)和加速器两部分构成。在AI计算中,功耗和效率是两个关键因素。RISC-V架构通过其简洁的设计和定制化的扩展,可以实现高效的能量使用。该架构能够通过
    发表于 10-31 16:06

    RISC-V 之家建设步入新阶段,多家企业共话创新中心发展

    PART01合影RISC-V开源创新中心推荐指数:RISC-V开源创新中心是全球首家RISC-V线下物理空间,以推进
    的头像 发表于 09-21 08:09 229次阅读
    <b class='flag-5'>RISC-V</b> 之家建设步入新阶段,多家企业共话<b class='flag-5'>创新</b>中心发展

    RISC-V指令集的特点总结

    开源 定义:RISC-V 是完全开源的指令集架构(ISA),意味着任何人都可以查看、使用、修改以及分发其设计,而无需支付版权费用。 优势:这种开源特性促进了全球性的创新和合作。 社区化 定义
    发表于 08-30 22:05

    RISC-V Summit China 2024 青稞RISC-V+接口PHY,赋能RISC-V高效落地

    沁恒在历届峰会上分享RISC-V在MCU领域的创新成果,和大家共同见证了本土RISC-V产业的成长。早在第一届RISC-V中国峰会上,沁恒就公开了青稞
    的头像 发表于 08-30 18:18 1482次阅读
    <b class='flag-5'>RISC-V</b> Summit China 2024  青稞<b class='flag-5'>RISC-V+</b>接口PHY,赋能<b class='flag-5'>RISC-V</b>高效落地

    RISC-V Summit China 2024 | 青稞RISC-V+接口PHY,赋能RISC-V高效落地

    RISC-V中国峰会在杭州圆满落幕。峰会现场,沁恒围绕“青稞RISC-V全栈MCU+USB/蓝牙/以太网芯片,赋能RISC-V高效落地”的主题,通过
    发表于 08-30 17:37

    2024 RISC-V 中国峰会:华秋电子助力RISC-V生态!

    技术未来发展方向的宝贵机会。 华秋电子<电子发烧友>作为RISC-V中国峰会的核心媒体社区合作伙伴,深度参与此次峰会。通过其广泛的影响力,积极推广前沿的RISC-V创新
    发表于 08-26 16:46

    建设进展 | 全球首家 RISC-V 开源创新中心落地深圳

    RISC-V开源创新中心/建设进展“芯片设计正走向开放,灵活、开源的RISC-V有望成为改变一切的芯片设计。”
    的头像 发表于 07-25 08:36 431次阅读
    建设进展 | 全球首家 <b class='flag-5'>RISC-V</b> 开源<b class='flag-5'>创新</b>中心落地深圳

    走进RISC-V芯片界的新革命

    传统的x86和ARM架构相比,RISC-V以其开源和灵活性,吸引了越来越多的目光。在当今芯片产业的热门词汇中,RISC-V绝对值得我们关注。那么,
    的头像 发表于 07-12 08:28 627次阅读
    走进<b class='flag-5'>RISC-V</b>:<b class='flag-5'>芯片</b>界的新革命

    RISC-V的MCU关于USB高速通信设计的难点

    的MCU在实现高速USB通信时,通常需要外挂专业的高速USB PHY芯片,这不仅占用了MCU的多个GPIO,还增加了PCB面积。RISC-V MCU在设计上需要解决内置高速USB PHY的集成问题,确保
    发表于 05-27 16:23

    为何什么risc-v芯片比arm的效率高

    ,选择适合的指令集模块进行组合,实现更高效的芯片设计。这种灵活性使得RISC-V芯片能够更好地适应不同的应用场景,包括那些对效率有严格要求的场景。 其次,
    发表于 04-28 09:38

    risc-v多核芯片在AI方面的应用

    RISC-V多核芯片在AI方面的应用主要体现在其低功耗、低成本、灵活可扩展以及能够更好地适应AI算法的不同需求等特点上。 首先,RISC-V适合用于高效设计实现,其内核面积更小,功耗更
    发表于 04-28 09:20

    RISC-V在服务器方面应用与发展前景

    RISC-V的应用正逐渐增多。其可拓展性适合智能硬件的发展需求,同时也大幅降低了芯片设计的周期和成本。基于RISC-V架构的新型服务器有望替代传统的x86服务器,满足中国这个世界最大
    发表于 04-28 09:04

    RISC-V在服务器方面的应用与发展前景如何?刚毕业的学生才开始学来的及吗?

    RISC-V的应用正逐渐增多。其可拓展性适合智能硬件的发展需求,同时也大幅降低了芯片设计的周期和成本。基于RISC-V架构的新型服务器有望替代传统的x86服务器,满足中国这个世界最大
    发表于 04-28 08:49