PathWave RFIC 设计软件与 Synopsys Custom Compiler 设计环境紧密集成,助力优化功耗和性能,高效交付 5G/6G 设计。
2022年8月24日,是德科技(Keysight Technologies,Inc.)日前宣布,该公司通过与新思科技深化合作,已经实现 PathWave RFIC 设计软件(GoldenGate)与 Synopsys Custom Compiler 设计环境和 Synopsys PrimeSim 电路仿真解决方案的紧密集成。这将有助于设计人员顺利验证新思科技自定义设计系列中 5G/6G SoC(片上系统)和子系统设计的复杂射频毫米波设计要求。是德科技提供先进的设计和验证解决方案,旨在加速创新,创造一个安全互联的世界。
旭化成微电子集团副总裁 Koji Tomioka 表示:“我们正在选用基于 Synopsys Custom Compiler 设计与版图解决方案的先进商用工具和工作流程,以此来升级我们的射频设计环境。是德科技的 RFIC 设计工具通过与 Custom Compiler 相集成,带来了更出色的版图和仿真性能,非常有助于我们设计和验证毫米波雷达芯片。相较于维护我们自己开发的工具,在新思科技与是德科技的协同之下,有望为我们节省大量时间。
对于传输无线数据的射频集成电路(RFIC)比如收发信机和射频前端元器件而言,它们的设计要求变得越来越复杂。新一代无线系统旨在实现诸多的新功能,包括更大带宽、更多互联器件、更低延迟以及更好的覆盖范围。为了满足这些要求,设计人员需要更准确地仿真和测量射频性能。 PathWave RFIC 设计仿真软件(GoldenGate)用于对复杂的集成电路进行建模,Synopsys Custom Compiler 则属于新思科技自定义设计系列中的产品,两者相得益彰,可以助力设计人员优化功耗和性能,并且高效交付 5G 和 6G 设计。
是德科技副总裁兼 PathWave 软件解决方案总经理 Niels Faché 表示:“是德科技 PathWave RFIC 设计软件(GoldenGate)与 Synopsys Custom Compiler 水到渠成地集成,深化了双方之间的合作,可以满足日益复杂的无线设计端到端工作流程的要求。这种集成使得客户能够使用谐波平衡和包络仿真功能以及是德科技的虚拟测试台,从而在早期的芯片设计和验证过程中,非常可靠地计算误差矢量幅度EVM和邻道功率比ACPR。”
Keysight PathWave RFIC 设计软件(GoldenGate)与新思科技设计环境和 Custom Compiler 设计工作流程的集成,为客户提供了一个用于射频无线设计的企业级解决方案,该方案具有以下主要优势:
针对大规模 RFIC 的仿真解决方案,集成准确电磁(EM)模型,可用于验证射频毫米波设计模块SoC解决方案。
通过指定的公共测试台、测量和仿真设置,显著提高生产效率。
能够满足复杂的射频毫米波设计要求,从而加快 5G 和 6G SoC 及子系统的设计进程。
紧凑的测试信号和快速失真 EVM 仿真功能,可用于设计和验证使用调制信号的射频电路。
高能效设计可优化功耗、发热、机械热应力和电池续航时间。
新思科技工程副总裁 Aveek Sarkar 表示:“为了让客户获得关键的 5G/6G 设计差异化优势,新思科技提供强大的射频设计解决方案,帮助客户高效实现卓越的设计、仿真和版图工作流程。得益于我们与是德科技坚不可摧的合作关系,我们的客户现在可以在 Synopsys Custom Design 系列中使用与之相辅相成的 RFIC 仿真产品。自定义设计流程为客户提供了一个高效的设计和验证解决方案,该方案能够显著加快版图和设计流程,使得设计人员能够快速满足速度、带宽和数据吞吐量要求,轻松实现上市时间目标。”
这标志着是德科技与新思科技之间战略合作伙伴关系的进一步延续。通过战略合作,双方最近将 Keysight PathWave RFPro 与 Synopsys Custom Compiler 设计环境相集成,使得客户能够使用台积电的 N6RF 设计参考流程快速、准确地设计无线芯片。
审核编辑 :李倩
-
射频
+关注
关注
104文章
5533浏览量
167438 -
新思科技
+关注
关注
5文章
782浏览量
50286 -
是德科技
+关注
关注
20文章
858浏览量
81626
原文标题:是德科技与新思科技扩大合作,助力验证复杂的射频毫米波设计
文章出处:【微信号:KeysightGCFM,微信公众号:是德科技快讯】欢迎添加关注!文章转载请注明出处。
发布评论请先 登录
相关推荐
评论