0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

匹配电阻与差分信号布线方式

嵌入式应用开发 来源:嵌入式应用开发 作者:嵌入式应用开发 2022-09-15 17:13 次阅读

总算是存在这样一个问题,接收端差分线对之间可否加一匹配电阻

首先还是要了解匹配电阻是个啥。

匹配电阻的作用. 在探测器或其它什么电路的输入输出部分,都有匹配电阻的要求,是用来使输入输出设备的电阻与电路其余部分衔接的,十分重要.如果匹配电阻不对,输入输出设备及电路无法正常工作(如测试数据不对). 在电路设计中,经常需要使用匹配电阻,如闭路电视同轴电缆、时钟数据线等,如果阻抗不匹配会有什么不良后果呢?. 如果不匹配,则会形成反射,能量传递不过去,降低效率;会在传输线上形成驻波(简单的理解,就是有些地方信号强,有些地方信号弱),导致传输线的有效功率容量降低;功率发射不出去,甚至会损坏发射设备。. 高速信号线中才考虑使用这样的电阻,低频情况下,一般是直接连接。

接收端差分线对间的匹配电阻通常会加, 其值应等于差分阻抗的值。这样信号质量会好些。

对差分对的布线方式应该要适当的靠近且平行。所谓适当的靠近是因为这间距会影响到差分阻抗(differential impedance)的值, 此值是设计差分对的重要参数。需要平行也是因为要保持差分阻抗的一致性。若两线忽远忽近, 差分阻抗就会不一致, 就会影响信号完整性(signal integrity)及时间延迟(timing delay)。

基本上, 将模/数地分割隔离是对的。要注意的是信号走线尽量不要跨过有分割的地方(moat),还有不要让电源和信号的回流电流路径(returning current path)变太大。

晶振是模拟的正反馈振荡电路, 要有稳定的振荡信号,必须满足loop gain与phase 的规范, 而这模拟信号的振荡规范很容易受到干扰,即使加ground guard traces可能也无法完全隔离干扰。而且离的太远,地平面上的噪声也会影响正反馈振荡电路。所以,一定要将晶振和芯片的距离尽可能靠近。

确实高速布线与EMI的要求有很多冲突。但基本原则是因EMI所加的电阻电容或ferrite bead,不能造成信号的一些电气特性不符合规范。所以,最好先用安排走线和PCB迭层的技巧来解决或减少EMI的问题,如高速信号走内层。最后才用电阻电容或ferrite bead的方式,以降低对信号的伤害。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 布线
    +关注

    关注

    9

    文章

    765

    浏览量

    84288
  • 差分信号
    +关注

    关注

    3

    文章

    367

    浏览量

    27646
  • 匹配电阻
    +关注

    关注

    0

    文章

    20

    浏览量

    11451
收藏 人收藏

    评论

    相关推荐

    电路板设计过程中采用分信号线布线的优势和布线技巧

    电路板设计过程中采用分信号线布线的优势和布线技巧 布线
    发表于 09-06 08:20 1377次阅读
    电路板设计过程中采用<b class='flag-5'>差</b><b class='flag-5'>分信号</b>线<b class='flag-5'>布线</b>的优势和<b class='flag-5'>布线</b>技巧

    PCB设计高速分信号布线技巧

    在pcb上靠近平行走高速分信号线对的时候,在阻抗匹配的情况下,由于两线的相互耦合,会带来很多好处。但是有观点认为这样会增大信号的衰减,影响传输距离,为什么?我在一些大公司的评估板上看
    发表于 03-03 12:37

    高速分信号的经典布线技巧

    本身的特性阻抗, Z12是两条分线间因为耦合而产生的阻抗, 与线距有关。 所以, 要设计分阻抗为100欧姆时, 走线本身的特性阻抗一定要稍大于50欧姆。 至于要大多少, 可用仿真软件算出来。 接收端分线对间的
    发表于 08-15 20:35

    分信号布线误区

    分信号布线误区
    发表于 08-27 22:09

    分信号布线

    分信号布线信号完整性问题;影响SI的因素;解决问题的设计办法;
    发表于 09-07 11:25

    分信号PCB布局布线时的几个常见误区

    。同时为了弥补阻抗的匹配可以采用接收端分线对之间加一匹配电阻。 其值应等于分阻抗的值。这样信号品质会好些。所以建议如下两点:(A)使用终
    发表于 09-22 09:06

    高频分线布线的长度匹配方式

    一般大于5Gbps的高速分信号对干扰和抖动等都很敏感,因此在设计高速分信号线布线时,应尽量选用性能良好的微带线和带状线,在整个
    发表于 05-23 09:08

    基于FPGA的分信号阻抗匹配

    为了节约PCB板空间,充分灵活利用FPGA内部资源,对FPGA内置分信号匹配终端进行研究。根据分信号阻抗
    发表于 01-04 17:07 40次下载

    分信号PCB布局布线时的几个常见误区

    分信号PCB布局布线时的几个常见误区,很实用。
    发表于 10-29 11:39 0次下载

    基于分信号的PCB布线优点和策略简析

    布线非常靠近的分信号对相互之间也会互相紧密耦合,这种互相之间的耦合会减小EMI发射,分信号线的主要缺点是增加了PCB的面积,本文介绍电路
    发表于 12-11 15:47 1054次阅读
    基于<b class='flag-5'>差</b><b class='flag-5'>分信号</b>的PCB<b class='flag-5'>布线</b>优点和策略简析

    什么是匹配电阻匹配电阻的作用是怎样的

    ,只是在谐振电路或者射频电路等特定电路中的叫法。 还有匹配电容,匹配电感等。 匹配电阻的作用 匹配电阻的作用就是是电路稳定,达到需要的效果。 为什么
    发表于 12-31 14:28 9012次阅读

    接收端分线对之间可否加一匹配电阻

    接收端分线对之间可否加一匹配电阻? 接收端分线对之间是由发送端发出差分信号,在接收端进行分输入来实现数据传输的一种常见的电路连接
    的头像 发表于 11-24 14:32 2229次阅读

    DDR加终端匹配电阻和不加信号质量的区别

    DDR采用菊花链拓扑结构时,由于信号传输线较长通常需要在DDR末端加上终端匹配电阻,端接的方式有很多,但是都是为了解决信号的反射问题,通常为了消除
    的头像 发表于 12-25 07:45 507次阅读
    DDR加终端<b class='flag-5'>匹配电阻</b>和不加<b class='flag-5'>信号</b>质量的区别

    高速分信号阻抗匹配详解

    在高速数据传输系统中,分信号作为一种常见的信号传输方式,具有抗噪声能力强、传输距离远等优点。然而,
    的头像 发表于 05-16 16:32 2222次阅读

    分信号的阻抗匹配

    随着近几年来对速率的要求快速提高,串行总线由于有更好的抗干扰性和更少的信号线、更高的数据率而受到众多设计者的青睐。而串行总线又尤以分信号方式最多,
    的头像 发表于 10-31 08:06 141次阅读
    <b class='flag-5'>差</b><b class='flag-5'>分信号</b>的阻抗<b class='flag-5'>匹配</b>