总算是存在这样一个问题,接收端差分线对之间可否加一匹配电阻?
首先还是要了解匹配电阻是个啥。
匹配电阻的作用. 在探测器或其它什么电路的输入输出部分,都有匹配电阻的要求,是用来使输入输出设备的电阻与电路其余部分衔接的,十分重要.如果匹配电阻不对,输入输出设备及电路无法正常工作(如测试数据不对). 在电路设计中,经常需要使用匹配电阻,如闭路电视同轴电缆、时钟数据线等,如果阻抗不匹配会有什么不良后果呢?. 如果不匹配,则会形成反射,能量传递不过去,降低效率;会在传输线上形成驻波(简单的理解,就是有些地方信号强,有些地方信号弱),导致传输线的有效功率容量降低;功率发射不出去,甚至会损坏发射设备。. 高速信号线中才考虑使用这样的电阻,低频情况下,一般是直接连接。
接收端差分线对间的匹配电阻通常会加, 其值应等于差分阻抗的值。这样信号质量会好些。
对差分对的布线方式应该要适当的靠近且平行。所谓适当的靠近是因为这间距会影响到差分阻抗(differential impedance)的值, 此值是设计差分对的重要参数。需要平行也是因为要保持差分阻抗的一致性。若两线忽远忽近, 差分阻抗就会不一致, 就会影响信号完整性(signal integrity)及时间延迟(timing delay)。
基本上, 将模/数地分割隔离是对的。要注意的是信号走线尽量不要跨过有分割的地方(moat),还有不要让电源和信号的回流电流路径(returning current path)变太大。
晶振是模拟的正反馈振荡电路, 要有稳定的振荡信号,必须满足loop gain与phase 的规范, 而这模拟信号的振荡规范很容易受到干扰,即使加ground guard traces可能也无法完全隔离干扰。而且离的太远,地平面上的噪声也会影响正反馈振荡电路。所以,一定要将晶振和芯片的距离尽可能靠近。
确实高速布线与EMI的要求有很多冲突。但基本原则是因EMI所加的电阻电容或ferrite bead,不能造成信号的一些电气特性不符合规范。所以,最好先用安排走线和PCB迭层的技巧来解决或减少EMI的问题,如高速信号走内层。最后才用电阻电容或ferrite bead的方式,以降低对信号的伤害。
审核编辑:汤梓红
-
布线
+关注
关注
9文章
765浏览量
84288 -
差分信号
+关注
关注
3文章
367浏览量
27646 -
匹配电阻
+关注
关注
0文章
20浏览量
11451
发布评论请先 登录
相关推荐
评论