0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

新思科技收购FishTail公司实现进展来管理设计约束解决方案

新思科技 来源:新思科技 作者:新思科技 2022-10-18 10:33 次阅读

为了增强数字设计约束收敛流程,新思科技于2022年9月16日收购了总部位于美国俄勒冈州的黄金时序约束(SDC)公司FishTail Design Automation。完成收购后,新思科技现在可以在数字设计系列产品中提供统一的一站式约束生成、验证、管理和签核解决方案。

时序约束变得日益复杂,这在功耗、性能和面积(PPA)、设计收敛时间(当约束未得到满足时)以及整体上市时间方面都会影响结果质量。作为新思科技的长期合作伙伴,FishTail Design Automation为从RTL到签核的端到端约束生成和验证(以误报最小的方式验证约束)提供了市场领先的解决方案。FishTail的各项技术可以继续单独使用,同时也将紧密集成到新思科技的数字设计流程当中。

近日,新思科技芯片实现事业部工程高级副总裁Jacob Avidan接受采访,详细探讨了本次收购将如何更好地融合约束技术,以及开发者将如何从中受益。

问:首先了解下收购背景,为什么管理时序约束变得越来越困难?

答:芯片设计越来越复杂,在时序等领域提供准确的物理约束这一需求也变得越发迫切。时序受到许多外部因素的影响,比如与其他模块的集成、版图规划和布线等。时序约束需要通过设计流程来妥善管理,它们会经历多次迭代,并以能够保留设计意图的方式传递到下一阶段,所以准确性非常重要。当下,由于时钟和小芯片(chiplet)数量不断增加,分层约束也越复杂,如果设计团队还必须要对来自不同供应商提供的不同工具做好交接管理,随之而来的挑战也可想而知。

问:FishTail有什么过人之处吗?

答:FishTail的解决方案支持时钟约束与时序异常生成、形式化约束验证和交互式调试,以及检查、映射、升级、降级和等效性验证。该公司的SDC生成解决方案能够读取设计的RTL,并生成设计的时钟定义、I/O延迟、时钟组、时钟检测和时序异常。

FishTail的SDC验证流程能够读取设计的RTL描述,以及门级或RTL级Tcl约束,然后将约束映射到设计,并标记出语法和约束应用问题,同时会对约束进行形式化验证。SDC验证技术让开发者无需进行门级仿真

问:此次收购对新思科技有哪些好处呢?

答:通过此次收购,新思科技将为客户提供从RTL到门级时序约束处理的一站式统一解决方案,从而为客户提供从验证到实施再到签核的出色的约束收敛流程。而当今市场上的许多流程都各自为政,需要多种EDA工具电子表格的方法。以后,新思科技将更好地帮助客户解决因时序约束处理变得愈加复杂而面临的巨大生产力和PPA挑战。新思科技一直努力在Fusion Compiler RTL-to-GDSII设计产品中融合综合、布局布线和签核技术,而将RTL级和门级时序约束管理整合到一个统一的的支柱方案,用于时序约束。

未来,新思科技还计划推出更多的性能优化解决方案,并继续扩充现有功能。此外,新思科技的全球技术支持团队将扩大规模,以便更好地与客户合作,帮助客户优化约束处理。

问:统一的约束处理解决方案对设计团队有何好处?

答:通过在设计流程早期自动生成和验证黄金时序约束,开发者将改善芯片设计流程。开发者们将通过已被证明是正确的完整约束来推动芯片实现过程,并在实现过程中对约束进行管理。因此,芯片的时序、面积和功耗都将得到改进,同时芯片实现的时间会缩短,后端时序收敛迭代也会大幅减少。此外,通过使用专有形式化引擎证明设计约束的正确性,开发者可以降低因时序异常错误而导致芯片设计失败的风险。

问:新收购的时序约束技术将如何融入新思科技的数字设计流程中?

答:FishTail的方案是通过在设计流程初期自动生成和验证黄金时序约束来改进芯片设计流程。借助FishTail的技术,我们可以利用自动化功能对复杂的RTL或门级设计进行抽象处理,以提取设计的行为和结构,只保留执行任务所需的信息。因此,我们的解决方案一夜之间就能生成并验证数百万门级设计中的时序异常,同时提供出色的结果质量(即没有误报)。

我们通过此次收购实现了一种可随芯片实现进展来管理设计约束的解决方案。这些功能与新思科技PrimeTime套件和Fusion Compiler RTL-to-GDSII解决方案形成了互补,其中前者为时序、信号完整性、功耗和变异感知分析提供了一种可靠的黄金签核解决方案,而后者与新思科技Design CompilerNXT RTL综合解决方案一起实现了高度融合的全流程数字化实现。Design Compiler NXT解决方案提供了快速、高效的优化引擎、云就绪(cloud- ready)分布式综合,以及一种高精度的RC估算方法。客户将能够在我们的约束处理环境中完成各种约束处理工作,避免市场上常见的繁琐、易出错的多工具手动流程。

总而言之,新思科技将通过更强大的前端、实现和签核流程,继续帮助我们的客户成功设计出芯片。

审核编辑:彭静
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • eda
    eda
    +关注

    关注

    71

    文章

    2798

    浏览量

    174141
  • 新思科技
    +关注

    关注

    5

    文章

    818

    浏览量

    50473
  • 时序约束
    +关注

    关注

    1

    文章

    115

    浏览量

    13470

原文标题:FishTail加入新思科技数字设计群聊,助力开发者提升设计效率亿点点

文章出处:【微信号:Synopsys_CN,微信公众号:新思科技】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    相关推荐

    思科收购Ansys获欧委会初步批准

    近日,全球领先的EDA(电子设计自动化)软件巨头新思科技正式就欧盟委员会(欧委会)对其拟议收购Ansys交易的初步批准发表了声明。 新思科技在声明中表示:“我们非常高兴能够迎来这一重要的里程碑
    的头像 发表于 01-13 14:38 207次阅读

    欧盟或将批准新思科收购Ansys

    VMware以来,科技界最大的一宗交易。 新思科技在宣布对Ansys的收购计划时,已明确表示将出售其光学解决方案集团,以减轻市场对其垄断的担忧。此外,新思科技还积极响应欧盟委员会的建议
    的头像 发表于 12-26 14:27 266次阅读

    智慧照明:实现“车灯亮,车走灯灭”的高效路灯解决方案

    智慧照明:实现“车灯亮,车走灯灭”的高效路灯解决方案
    的头像 发表于 10-28 11:48 562次阅读
    智慧照明:<b class='flag-5'>实现</b>“车<b class='flag-5'>来</b>灯亮,车走灯灭”的高效路灯<b class='flag-5'>解决方案</b>

    从Rally到Atlassian Cloud:思科Cisco实现云迁移的技术挑战与解决方案

    面对工具激增导致的信息孤岛和高额成本问题,科技巨头思科(Cisco)通过采用AtlassianCloud实现高效转型。迁移后,思科通过AtlassianCloud的Confluence、Trello
    的头像 发表于 10-08 14:27 252次阅读
    从Rally到Atlassian Cloud:<b class='flag-5'>思科</b>Cisco<b class='flag-5'>实现</b>云迁移的技术挑战与<b class='flag-5'>解决方案</b>

    思科技携手英特尔推出可量产Multi-Die芯片设计解决方案

    提供了一个统一的协同设计与分析解决方案,通过新思科技3DIC Compiler加速从芯片到系统的各个阶段的多裸晶芯片设计的探索和开发。此外,新思科技3DSO.ai与新思科技3DIC C
    的头像 发表于 07-16 09:42 676次阅读

    思科技推出业界首款PCIe 7.0 IP解决方案

    PCIe 7.0 IP解决方案,加速万亿参数领域的芯片设计 新思科技推出业界首款完整的PCIe 7.0 IP解决
    的头像 发表于 06-29 15:13 712次阅读

    思科技发布PCIe 7.0 IP解决方案,赋能AI与HPC前沿设计

    在全球芯片设计领域,新思科技(Synopsys)再次展现了其技术领先的实力。近日,公司宣布推出业界首款完整的PCIe 7.0 IP解决方案,这一重大创新为芯片制造商在处理计算密集型AI工作负载时提供了前所未有的带宽和延迟优化能力
    的头像 发表于 06-25 10:12 674次阅读

    思科技推出业界首款PCIe 7.0 IP解决方案

    解决方案,可在x16配置中实现高达512 GB/s双向安全数据传输,从而缓解AI工作负载的数据瓶颈。新思科技在2024年6月12日至13日在圣克拉拉举办的PCI-SIG DevCon大会上展示了这项全球首创技术。
    的头像 发表于 06-25 09:46 580次阅读

    思科技面向台积公司先进工艺加速下一代芯片创新

    套件赋能可投产的数字和模拟设计流程能够针对台积公司N3/N3P和N2工艺,助力实现芯片设计成功,并加速模拟设计迁移。 新思科技物理验证解决方案已获得台积
    发表于 05-11 11:03 468次阅读
    新<b class='flag-5'>思科</b>技面向台积<b class='flag-5'>公司</b>先进工艺加速下一代芯片创新

    思科完成对Isovalent的收购

    全球领先的网络技术公司思科(Cisco)近日宣布,已完成对开源云原生网络与安全领域的佼佼者Isovalent的收购
    的头像 发表于 05-06 10:41 696次阅读

    思科技为AMBA CHI-G协议量身定制一系列AMBA协议解决方案

    思科技提供了一系列AMBA协议解决方案,用于早期建模、设计、实现、验证、确认和系统成型。
    的头像 发表于 04-30 17:20 925次阅读

    思科技硬件加速解决方案技术日在成都和西安站成功举办

    近日,【新思科技技术日】硬件加速验证解决方案专场成都站和西安站顺利举行,来自国内领先的系统级公司、芯片设计公司以及高校的250多名开发者们积极参与。
    的头像 发表于 04-19 17:35 534次阅读

    思科收购Intrinsic ID,强化半导体IP产品组合

    思科技(Synopsys)近日宣布,已成功完成对Intrinsic ID的收购。Intrinsic ID作为嵌入式系统安全IP领域的佼佼者,专注于PUF(技术的研发。此次收购标志着新思科
    的头像 发表于 03-25 11:23 742次阅读

    280亿美元!思科收购Splunk尘埃落地

    思科对Splunk的收购交易以280亿美元的价格正式完成,这一收购案终于尘埃落定。
    的头像 发表于 03-21 16:21 1269次阅读

    思科技正式推出业界首个1.6T以太网IP整体解决方案

    思科技1.6T以太网IP整体解决方案现已上市并被多家客户用,与现有实现方案相比,其互连功耗最多可降低50%
    的头像 发表于 03-19 10:23 562次阅读