0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Zynq在非JTAG模式下的启动配置流程

ZYNQ 来源:ZYNQ 作者:ZYNQ 2022-10-19 09:11 次阅读

Zynq的JTAG配置过程

初学 Zynq 的时候,我相信大家应该和我一样,都是按照惯例打开 Vivado 软件,然后实现 Zynq 可编程逻辑硬件部分PL的设置后,把硬件部署导出,再打开 SDK 进行 ARM 核的软件部分 PS 编程设计,最后再将硬件比特流文件(.bit)和软件的可执行链接文件(.elf)下载到 Zynq 开发板中,这样就可以对自己的软硬件设计进行调试和验证。这种设计方式可以用下面的图很好的描述:

如上图所示,这其实是刚接触 Zynq 软硬件设计时需要了解的最基本开发流程,也是PL和PS设计结合的完美体现。但是,上述开发的过程都有一个基本的前提,就是 Zynq 开发板是通过 JTAG 直接与电脑相连,然后实现程序的下载。从另一个角度来说,PL和PS的配置都可以认为是电脑主机通过 JTAG 完成的。但是,在实际中,Zynq 开发板不可能实时与电脑连接,当 JTAG 不起作用时,Zynq 芯片是怎样实现对自己的配置?这也是本文将要和大家共同讨论的问题。

Zynq的启动流程

在无 JTAG 的模式下,Zynq 是通过片上CPU完成对芯片的配置,也就是PS和PL的配置是通过 PS 处理器 ARM 核来实现的。需要注意的是,与传统的 Xilinx 7 系列 FPGA 芯片不同,Zynq 是不支持从 PL 端进行直接启动配置的,一定要通过 PS 部分来完成。

Zynq 的具体启动配置是分级进行的,一共可以分为3个阶段,可以用0~2来表示:

Stage 0:BootROM 阶段

Stage 1:FSBL (First Stage Boot loader)阶段

Stage 2:SSBL (Second Stage Boot loader)阶段

熟悉 ARM 开发的小伙伴应该对上面的启动过程感到很熟悉,但又有陌生的地方。不用急,下面对这三个阶段进行详细的分析。

Zynq启动阶段0——BootROM

阶段0,又称为 BootROM 阶段。ROM 相信大家都知道,Read-Only Memory,只读存储器的意思;而 Boot 是引导的含义,所以 BootROM 从字面的意思来看,就是只能去读取的引导存储器。实际上,BootROM 的作用和它的字面意思完全一样,就是指 ARM 核在上电之后,需要第一时间去读取 BootROM 中固化的程序,完成对芯片的最初始化的配置。因为是只读的,所以根据 ROM 的性质,BootROM 中的程序是无法修改的。有的朋友会问BootROM 这一部分代码主要完成了对 Zynq 的哪些配置?

在具体说明 BootROM 进行哪些配置之前,先要描述一下关于 Zynq 的启动引脚配置。Zynq 拥有5个可以进行配置的 MIO 引脚,是 MIO[6:2],在硬件形式上就表现为5个跳线帽,可以分别接 GND 或 3V3 的高电平。它们的作用如下:

MIO[2] :选择 JTAG 模式

MIO[5:3] :选择启动方式,包括 SD 卡,QSPI Flash 等

MIO[6] :PLL 使能控制

通过不同的引脚作用说明可以发现,当 JTAG 不起作用是,就需要通过改变 MIO[5:3] 的连接来实现从 SD 卡等不同的存储介质启动。

而 BootROM 最重要的作用就是通过读取 MIO[6:2] 的引脚配置情况,决定从何种介质中加载阶段1需要使用的启动镜像。当然在加载之前,BootROM 会先完成对 SD 卡,NAND,NOR,QSPI Flash 等的初始化,从而使得ARM 核能够成功访问并使用这些外设。BootROM 在完成以上任务的同时,也会对安全模式等运行模式进行配置,这部分博主暂时不太了解,所以不做过多叙述。

BootROM 在从外部存储设备读取了启动镜像后,通常会把它进行加载到 OCM 中。OCM,On Chip Memory,是Zynq 中 ARM 内核的片上存储器,也叫片上内存。自此之后,BootROM 阶段的启动任务就算是圆满结束了,接下来 BootROM 阶段就把控制权转移到了阶段1手中。

注:BootROM 阶段不对 PL 进行配置

Zynq启动阶段1——FSBL

FSBL,(First Stage Boot Loader),就是 BootROM 加载到 OCM 中的启动镜像。FSBL 完成的任务是 Zynq 启动过程中的关键一环,可以分为以下4项:

完成 PS 的初始化

加载 PL 的bit流文件,完成 PL 配置

加载 SSBL 引导程序或是ARM的裸跑程序到 DDR

跳转执行 SSBL 或裸跑程序

FSBL 的任务如上所示,整个思路还是非常清晰的。第1步就是对 PS 端初始化,包括 DDR,MIO 等。第2步就是PL的配置,也就是传统的 FPGA 下载 bit 流的过程,但要注意的是,在 Zynq 的非 JTAG 模式下,PL 是无法直接自行配置的。第3步是加载 SSBL 或裸跑程序到 DDR 内存中,其中 SSBL,Second Stage Boot Loader,是在 Zynq 需要运行操作系统时才进行加载。而像我们入门学习时做的点亮 LED 灯实验,就只是属于裸跑程序。最后第4步,ARM 会跳转到 DDR 中执行所加载的程序。所以 FSBL 阶段的运行思路是很好理解的。

Zynq启动阶段2——SSBL

SSBL 在 Zynq 的启动过程中是可选的一个阶段,就像所提到的点亮 LED 实验,包括一些其他的比较小型的程序,如果不需要用到操作系统的话,那么 Zynq 的启动流程到 FSBL 阶段就足够了。因此,SSBL 是面向于需要运行操作系统的应用场合。相信熟悉操作系统启动知识的朋友到这里应该很清楚了,SSBL 就是操作系统在启动过程中的引导程序 boot loader。对于 Linux 而言,Zynq 的 SSBL 阶段和 u-boot 的作用是相同的。具体来说,SSBL 的作用就是将 Zynq 所需要的操作系统加载到 DDR 内存之中。

到此,Zynq 的启动与配置就算完成了。Zynq 启动过程其实与传统的 ARM 开发过程类似,区别就在于它是PS + PL 的架构,所以在启动过程中,额外需要加载二进制 bit 流文件。Xilinx 将 Zynq 的启动划分为3个阶段,从结构上看也是科学合理的。

总结

本文主要与大家分享了 Zynq 在非 JTAG 模式下的启动配置流程,旨在让大家对 Zynq 的三阶段启动模式有一个具体的认识,希望大家多多交流。

审核编辑:彭静
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • JTAG
    +关注

    关注

    6

    文章

    400

    浏览量

    71676
  • 存储设备
    +关注

    关注

    0

    文章

    164

    浏览量

    18588
  • Zynq
    +关注

    关注

    10

    文章

    609

    浏览量

    47177

原文标题:zynq配置成jtag模式,启动与配置过程详解

文章出处:【微信号:ZYNQ,微信公众号:ZYNQ】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    浅谈ZYNQ的三种启动方式-JTAG、SD card、Flash

    是可以在线调试,缺点是断电后程序就丢失了。为了解决程序丢失的问题,可以制作镜像文件烧写到sd卡或者flash中,上电即可加载程序。 ZYNQ有两大类启动模式:从BootROM主动启动
    的头像 发表于 12-26 10:08 9062次阅读
    浅谈<b class='flag-5'>ZYNQ</b>的三种<b class='flag-5'>启动</b>方式-<b class='flag-5'>JTAG</b>、SD card、Flash

    详解Zynq的两种启动模式

    Zynq-7000AP SOC器件有效利用了片上CPU来帮忙配置没有外部JTAG的情况,处理系统(PS)与可编程逻辑(PL)都必须依靠
    发表于 08-02 09:33 1504次阅读
    详解<b class='flag-5'>Zynq</b>的两种<b class='flag-5'>启动</b><b class='flag-5'>模式</b>

    通过JTAG启动Linux的方法和脚本

    AMD SoC 器件(AMD Zynq 7000 SoC,AMD Zynq UltraScale+ MPSoC,AMD Versal Adaptive SoC),常见的启动方式是
    的头像 发表于 12-22 10:27 1507次阅读
    通过<b class='flag-5'>JTAG</b><b class='flag-5'>启动</b>Linux的方法和脚本

    【Z-turn Board试用体验】+Zynq7000启动流程介绍

    具体流程吧1.器件上电运行后,处理器自动开始Stage-0 Boot,也就是执行片内BootROM中的代码2.BootROM会初始化CPU和一些外设,以便读取下一个启动阶段所需的程
    发表于 07-22 20:42

    JTAG如何允许我在任何启动模式编程QSPI?

    任何人都可以帮助解决基于zynq的设备上的问题编程QSPI闪存问题。我们使用xc7z020 zynq设计了一块电路板。我的第一块板具有JTAG模式
    发表于 06-09 10:20

    ZynqJTAG模式启动配置流程

      本文主要与大家分享了 Zynq JTAG 模式
    发表于 01-08 16:33

    ZynqJTAG模式启动配置流程

    本文主要与大家分享了ZynqJTAG模式启动
    发表于 03-17 07:36

    详细解读Zynq的三种启动方式(JTAG,SD,QSPI)

    本文介绍zynq上三种方式启动文件的生成和注意事项,包括只用片上RAM(OCM)和使用DDR3两种情况。 JTAG方式 JTAG方式是调试中最常用的方式,
    发表于 11-10 14:49 1.4w次阅读
    详细解读<b class='flag-5'>Zynq</b>的三种<b class='flag-5'>启动</b>方式(<b class='flag-5'>JTAG</b>,SD,QSPI)

    ZYNQ 7系列FSBL的启动过程与配置方法

    ZYNQ 7系列所有可编程器件均可以安全模式通过静态存储器配置或者
    发表于 11-17 10:25 2.5w次阅读
    <b class='flag-5'>ZYNQ</b> 7系列FSBL的<b class='flag-5'>启动</b>过程与<b class='flag-5'>配置</b>方法

    ZYNQ启动原理和配置

    ps的控制,可以实现安全或安全的配置所有ps和pl。通过zynq提供的JTAG接口,用户可
    的头像 发表于 05-15 11:41 7755次阅读
    <b class='flag-5'>ZYNQ</b>的<b class='flag-5'>启动</b>原理和<b class='flag-5'>配置</b>

    FPGA JTAG配置模式详细说明

    赛灵思公司的FPGA芯片具有IEEE 1149.1/1532协议所规定的JTAG接口,只要FPGA上电,不论模式选择管脚M[1:0] 的电平,都可用采用该配置模式
    发表于 12-31 17:30 13次下载
    FPGA <b class='flag-5'>JTAG</b>的<b class='flag-5'>配置</b><b class='flag-5'>模式</b>详细说明

    Zynq JTAG 模式启动配置流程

    初学 Zynq 的时候,都是按照惯例打开 Vivado 软件,然后实现 Zynq 可编程逻辑硬件部分PL的设置后,把硬件部署导出,再打开 SDK 进行 ARM 核的软件部分 PS 编程设计,最后再将
    的头像 发表于 02-08 11:48 1361次阅读
    <b class='flag-5'>Zynq</b> <b class='flag-5'>在</b><b class='flag-5'>非</b> <b class='flag-5'>JTAG</b> <b class='flag-5'>模式</b><b class='flag-5'>下</b>的<b class='flag-5'>启动</b><b class='flag-5'>配置</b><b class='flag-5'>流程</b>

    ZYNQ启动流程

    ZYNQ7000 SOC 芯片可以从 FLASH 启动,也可以从 SD 卡里启动, 本节介绍程序 FLASH 启动的方法。Zynq7000
    的头像 发表于 05-07 09:41 6502次阅读

    ZYNQ启动流程介绍

    普通的 FPGA 一般是可以从 flash 启动,或者被动加载,但是ZYNQ不行,ZYNQ必须PS端参与
    的头像 发表于 07-22 10:10 7423次阅读

    使用JTAG仿真器查看ZYNQ当前启动模式

    本文介绍使用Xilinx SDK软件查看当前Zynq SoC启动模式的步骤
    的头像 发表于 07-07 14:15 1919次阅读
    使用<b class='flag-5'>JTAG</b>仿真器查看<b class='flag-5'>ZYNQ</b>当前<b class='flag-5'>启动</b><b class='flag-5'>模式</b>