0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

【干货】如何消除电源走线引起的引线电感影响

硬件电子工程师. 来源:硬件电子工程师. 作者:硬件电子工程师 2022-10-25 17:06 次阅读

【摘要】

在某单板上,由于CPU芯片GMII接口电源上只加了磁珠滤波,引起的故障:在网口通信时,当通信包的内容为低速码型(全0全1)时,没有丢包;当更改为伪随机包时(码型速率快),丢包严重。最终在磁珠后加电容,问题解决。

一、原因分析

从电源的输出到所供电的逻辑电路之间的引线可能包括值得重视的阻抗,这个阻抗导致了一个与工作电流成正比的压降。其中,电源线上的电感产生的影响比电阻更严重。快速变化的电流(高速率码型)通过电源线的电感引起电源和所供电的逻辑电路之间的电压偏移。举例说明一下布线电感问题有多糟糕。图1的电路驱动一个大的容性负载。门电路A电源引脚的供电电流需求由每隔100ns的时钟高电平组成。时钟的高电平与门电路每次驱动容性负载为HI状态时相对应。驱动HI状态操作的电流路径如虚线所示。

pYYBAGNXpbCAQ5s9AACJWDx2Iy4188.png

图1 电源供电分配线的电感假设门电路的上升时间为5ns,则驱动器的最大dI/dt

pYYBAGNXpcCAUxhRAAAUB4mwB1I667.png

其中,△V=5V(驱动电压)

Tr10%-90%=5ns(驱动上升时间)C1=50pf(负载电容)

下一步,计算电源供电线路的电感:

poYBAGNXpcmAEI6GAAAJpvw3f4Q576.png

其中,X=10in(线路的长度) H=0.1in(线路之间的平均间距) D=0.04in L=电感/nH 最后得到噪声电压=(1.5X107)*(164*10-9)=2.5V噪声真的这么大吗?实际上,问题可能更严重。因为我们的假设并不精确。假设上升时间等于1ns,在这个电路中,电源供电电感非常大,以至于当门电路A试图驱动Hi时,该电路板电源的供电输入下降到接近零,随着电容C1经过电源线电感的充电,电压慢慢升起。当电源的供电下降的时候,门电路A在运行,或者进入振荡状态。 解决的办法是加如图2所示的旁路电容,如果电容C2的阻抗比电源的布线阻抗低,变化的电流将会流过电容而不是布线。当转换为Hi状态的时候,门电路A所经受的电源下降是C2阻抗的函数,而不是电源布线阻抗的函数。

poYBAGNXpdaAe566AACAxM4_u-Q190.png

图2 旁路电容在电源线中平滑电流的流动

二、总结

1.电源在低频时提供低的阻抗,局部的旁路电容在较高的频率上提供低的阻抗;

2.对于可调电源输出(包含反馈端),反馈端会为电源提供在分配线远端测量到的电压,然后电源就能通过调整输出来适应布线引起的阻抗,而通常我们布线时,反馈电阻是放在电源近端的;

3.旁路电容要靠近管脚放置。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 电源
    +关注

    关注

    184

    文章

    17478

    浏览量

    249100
  • cpu
    cpu
    +关注

    关注

    68

    文章

    10802

    浏览量

    210756
  • 电感
    +关注

    关注

    53

    文章

    6087

    浏览量

    102054
收藏 人收藏

    评论

    相关推荐

    如何消除电源线引起的引线电感影响?

    在某单板上,由于CPU芯片GMII接口的电源上只加了磁珠滤波,引起的故障:在网口通信时,当通信包的内容为低速码型(全0全1)时,没有丢包;当更改为伪随机包时(码型速率快),丢包严重。最终在磁珠后加电容,问题解决。
    发表于 06-26 10:20 582次阅读
    如何<b class='flag-5'>消除</b><b class='flag-5'>电源</b><b class='flag-5'>走</b><b class='flag-5'>线</b>引起的<b class='flag-5'>引线</b><b class='flag-5'>电感</b>影响?

    蛇形线作用

    有关,但线过长会增大分布电容和分布电感,使信号质量,所以时钟IC引脚一般都接RC端接,但蛇形线并非起电感的作用,相反的,
    发表于 10-28 00:05

    PCB设计中电源布局、网口电路、音频线应该注意哪些问题

    本期干货:PCB设计中电源布局、网口电路、音频线应该注意哪些问题呢?一.电源布局1、电源入口处
    发表于 09-14 17:45

    PCB板蛇形线的作用

    :1、阻抗匹配 2、滤波电感。  对一些重要信号,如INTEL HUB架构中的HUBLink,一共13根,跑233MHz,要求必须严格等长,以消除时滞造成的隐患,绕线是唯一的解决办法。一般来讲,蛇形
    发表于 08-30 10:14

    电源引线过长,寄生电感导致的电路振荡现象

    电源的VCC引脚,由于端子较远,VCC线过长,寄生电感导致的电路振荡现象;增加储能电容之后,这个情况可能不会出现;简单理解就是,在负载需要瞬态变化的电流时,
    发表于 03-27 07:39

    pcb蛇形线

    2、滤波电感。对一些重要信号,如 INTEL HUB架构中的HUBLink,一共13根,跑233MHz,要求必须严格等长,以消除时滞造成的隐患,绕线是唯一的解决办法。一般来讲,蛇形线
    发表于 05-22 02:48

    PCB板蛇形线的作用

    、阻抗匹配 2、滤波电感。对一些重要信号,如INTEL HUB架构中的HUBLink,一共13根,跑233MHz,要求必须严格等长,以消除时滞造成的隐患,绕线是唯一的解决办法。一般来讲,蛇形
    发表于 07-14 18:02

    PCB线的设计细节详解

    好的图像质量的保证。  PCB线如果可能的话,信号线使用6mil, 线间距使用6mil. 放置0.1uF的退耦电容在对应的DSP
    发表于 04-13 16:09

    蛇形线的优点

    蛇形线的优点 RE:蛇形线有什么作用? 电感作用 视情况而定,比如PCI板上的蛇行线就是为
    发表于 03-25 11:43 6339次阅读

    电源分配线电感

    电源线中的电感产生的问题比电阻更严重。快速变化的电流通过电源电感引起电源和所供电的逻辑电路之
    发表于 06-12 15:26 1441次阅读
    <b class='flag-5'>电源</b>分配<b class='flag-5'>线</b>的<b class='flag-5'>电感</b>

    计算机组装电源线排,主机箱背部线技巧 组装电脑线与理线教程

    近年来,装机行业流行一个术语,即“线”,那么线是什么?装机之家小编简单介绍下,通俗的说:线
    发表于 01-06 15:24 2次下载
    计算机组装<b class='flag-5'>电源线</b>排,主机箱背部<b class='flag-5'>走</b><b class='flag-5'>线</b>技巧 组装电脑<b class='flag-5'>走</b>背<b class='flag-5'>线</b>与理<b class='flag-5'>线</b>教程

    详解电源和地之间的线电感

    其中W为线宽度,l为线长度,可以发现PCB线电感与敷铜厚度无关,
    的头像 发表于 01-19 09:11 4478次阅读
    详解<b class='flag-5'>电源</b>和地之间的<b class='flag-5'>走</b><b class='flag-5'>线</b><b class='flag-5'>电感</b>

    如何优化PCB线来减小回路电感和环路面积?

    如何优化PCB线来减小回路电感和环路面积? 随着电路设计的复杂性和频率的不断提高,电路中的电感和环路造成的影响也越来越明显。因此,优化PCB
    的头像 发表于 10-23 09:58 3579次阅读

    什么是环路面积?怎么减小线的环路电感

    什么是环路面积?怎么减小线的环路电感? 环路面积是指电路中电流在闭合路径上所围成的面积。环路电感是在电路中由于闭合电流所引起的磁感应强度变化而产生的电动势。 为了减小
    的头像 发表于 11-09 09:30 3753次阅读

    如何计算地平面上方线电感

    PCB线电感决定了接收的串扰强度。PCB互连设计的一大挑战是保持系统阻抗,同时减少串扰,因此需要降低线
    的头像 发表于 11-11 08:12 1786次阅读
    如何计算地平面上方<b class='flag-5'>走</b><b class='flag-5'>线</b>的<b class='flag-5'>电感</b>?