0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Cadence宣布推出性能领先的22Gbps GDDR6 IP并在TSMC N5工艺上通过硅验证

Cadence楷登 来源:Cadence楷登 作者:Cadence楷登 2022-11-22 10:24 次阅读

楷登电子(美国 Cadence 公司NASDAQ:CDNS)今日宣布,Cadence GDDR6 IP 在 TSMC N5 工艺节点上顺利通过硅验证,性能超越 Cadence 上一代 16Gbps 设计。GDDR6 IP 包括 Cadence PHY 和控制器 Design IP 以及验证 IP(VIP),专门针对超高带宽的存储器应用,如超大规模计算、5G 通信、汽车和消费电子。GDDR6 特别适用于人工智能/机器学习AI/ML)芯片中的内存接口,随着人工智能推理应用不断增加,这些芯片的数量也在激增。客户在使用 Cadence 和 TSMC 技术设计这些连接到 GDDR6 存储器的芯片时,可以加快开发速度并降低风险。

Cadence GDDR6 IP 在 TSMC N5 节点上以 22 Gbps 的速度运行,数据速率是 DDR5 和 LPDDR5 等其他最新一代标准的 2 倍以上,比 Cadence 上一代的 16 Gbps 设计要快 37%。在全工作条件范围内,改进后的架构允许每个 pin 有高达 22 Gb/s 的带宽(每个芯片达 704Gb/s),运行功耗和空闲功耗小,比特误码率(BER)低,以实现更高的可靠性和更大的带宽。相应的 GDDR6 控制器 IP 延续了 Cadence DDR 控制器设计的各种性能和可靠性优势。

“与 Cadence 上一代面向 TSMC N7、N6 和 12nm FinFET Compact(12FFC)工艺的解决方案相比,Cadence 针对 TSMC N5 制程的最新 GDDR6 IP 实现了硅片性能的大幅提升。这是我们最新的合作成果,它将 Cadence 领先的 IP 解决方案与 TSMC 先进的制程技术相结合,为 AI/ML、超大规模应用和其他计算密集型应用中的新芯片提供支持。”

——Dan Kochpatcharin

TSMC 设计基础设施管理部主管

“Cadence 致力于扩大我们的 IP 产品组合,以满足客户不断变化的设计要求。客户现在可以信心满满地在 TSMC N5 工艺节点上利用 Cadence GDDR6 设计 IP 实现更高的带宽。基于 GDDR6 的 PHY 和控制器设计 IP 经过改进,在 TSMC N5 工艺中的 DRAM 数据速率为 22Gbps,是 TSMC 先进节点 GDDR6 系列 IP 中速率最快的。”

——Sanjive Agarwala

Cadence 公司副总裁兼 IP 事业部总经理

GDDR6 IP 支持 Cadence 智能系统设计(Intelligent System Design)战略,旨在实现先进节点系统级芯片(SoC)卓越设计。

关于 Cadence

Cadence 在计算软件领域拥有超过 30 年的专业经验,是电子系统设计产业的关键领导者。基于公司的智能系统设计战略,Cadence 致力于提供软件、硬件和 IP 产品,助力电子设计从概念成为现实。Cadence 的客户遍布全球,皆为最具创新能力的企业,他们向超大规模计算、5G 通讯、汽车、移动设备、航空、消费电子、工业和医疗等最具活力的应用市场交付从芯片、电路板到完整系统的卓越电子产品。Cadence 已连续八年名列美国财富杂志评选的 100 家最适合工作的公司。如需了解更多信息,请访问公司网站 cadence.com。

审核编辑 :李倩

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 控制器
    +关注

    关注

    112

    文章

    15941

    浏览量

    175876
  • Cadence
    +关注

    关注

    64

    文章

    907

    浏览量

    141558

原文标题:业界首发!Cadence 宣布推出性能领先的 22Gbps GDDR6 IP 并在 TSMC N5 工艺上通过硅验证

文章出处:【微信号:gh_fca7f1c2678a,微信公众号:Cadence楷登】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    英伟达推出搭载GDDR6显存的GeForce RTX 4070显卡

    面对全球GDDR6X显存供应的严峻挑战,英伟达今日宣布了一项灵活应变的市场策略:正式推出搭载GDDR6显存的GeForce RTX 4070显卡,旨在有效缓解市场对这一热门型号显卡的急
    的头像 发表于 08-21 15:09 444次阅读

    SK海力士携手台积电,N5工艺打造高性能HBM4内存

    在半导体技术日新月异的今天,SK海力士再次引领行业潮流,宣布将采用台积电先进的N5工艺版基础裸片来构建其新一代HBM4内存。这一举措不仅标志着SK海力士在高性能存储解决方案领域的持续深
    的头像 发表于 07-18 09:47 533次阅读

    AMD RDNA4或采用GDDR6显存,Navi 4X或Navi 4C具备216个计算单元 

    因受限 RDNA 3 世代尴尬处境,AMD 下一代 RDNA4 游戏显卡似乎选择避开与英伟达在旗舰级别产品的竞争。据消息人士 Kepler 透露,AMD 下一代 RDNA4 游戏显卡将全部采用 18GbpsGDDR6
    的头像 发表于 04-28 14:29 612次阅读

    Rambus推GDDR7内存控制器IP满足AI应用需求

    据报道,该公司的 GDDR7 控制器采用 PAM3 信号,运行速度高达 40 Gbps,能为 GDDR7 存储器设备提供 160 GB/s 的吞吐量,相比其自身研发的GDDR6 控制器
    的头像 发表于 04-23 15:52 349次阅读

    珠海创飞芯近日宣布其基于55纳米高压工艺制程的OTP IP已实现

    珠海创飞芯科技有限公司,作为国内领先的一站式存储NVM IP供应商,近日宣布其基于55纳米高压(55HV 1.2V/6V/32V Process)
    的头像 发表于 04-19 14:05 488次阅读

    珠海创飞芯:基于55纳米高压工艺制程的OTP IP实现

    珠海创飞芯科技有限公司,作为国内领先的一站式存储NVM IP供应商,近日宣布其基于55纳米高压(55HV 1.2V/6V/32V Process)
    的头像 发表于 04-19 11:43 526次阅读

    Cadence数字和定制/模拟流程通过Intel 18A工艺技术认证

    Cadence近日宣布,其数字和定制/模拟流程在Intel的18A工艺技术上成功通过认证。这一里程碑式的成就意味着Cadence的设计
    的头像 发表于 02-27 14:02 499次阅读

    Rambus通过9.6 Gbps HBM3内存控制器IP大幅提升AI性能

    作为业界领先的芯片和 IP 核供应商,致力于使数据传输更快更安全,Rambus Inc.(纳斯达克股票代码:RMBS)今日宣布 Rambus HBM3 内存控制器 IP 现在可提供高达
    的头像 发表于 12-07 14:16 641次阅读

    Rambus通过9.6 Gbps HBM3内存控制器IP大幅提升AI性能

    为增强AI/ML及其他高级数据中心工作负载打造的 Rambus 高性能内存 IP产品组合 高达9.6 Gbps的数据速率,支持HBM3内存标准的未来演进 实现业界领先的1.2 TB/s
    发表于 12-07 11:01 214次阅读
     Rambus<b class='flag-5'>通过</b>9.6 <b class='flag-5'>Gbps</b> HBM3内存控制器<b class='flag-5'>IP</b>大幅提升AI<b class='flag-5'>性能</b>

    新思科技推出业界领先的广泛车规级接口IP和基础IP产品组合

    和 M-PHY ,以及 USB IP 产品都遵循了 TSMC N5A 工艺领先的车载等级设计规则。 新思科技
    的头像 发表于 10-31 09:18 1011次阅读

    新思科技面向台积公司N5A工艺技术推出领先的广泛车规级IP组合

    新思科技(Synopsys, Inc.)近日宣布,面向台积公司N5A工艺推出业界领先的广泛车规级接口IP
    的头像 发表于 10-24 17:24 765次阅读

    新思科技面向台积公司N5A工艺技术推出业内领先的广泛车规级IP组合

    新思科技接口和基础 IP 组合已获多家全球领先企业采用,可为 ADAS 系统级芯片提供高可靠性保障 摘要: 面向台积公司N5A工艺的新思科技IP
    发表于 10-23 15:54 1379次阅读

    Cadence 荣获四项 2023 TSMC OIP 年度合作伙伴大奖

    3P 设计基础架构、3Dblox 设计原型验证解决方案、毫米波设计解决方案和 DSP IP 方面取得的出色成果。CadenceTSMC 的合作由来已久并且颇有成果,二者共同向全球
    的头像 发表于 10-23 11:55 583次阅读
    <b class='flag-5'>Cadence</b> 荣获四项 2023 <b class='flag-5'>TSMC</b> OIP 年度合作伙伴大奖

    Cadence 数字和定制/模拟设计流程获 TSMC 最新 N2 工艺认证

    内容提要 Cadence 数字全流程涵盖关键的新技术,包括一款高精度且支持大规模扩展的寄生参数 3D 场求解器 Cadence Cerebrus 由 AI 驱动,支持 N2 制程,可大幅提高客户
    的头像 发表于 10-10 16:05 496次阅读

    Cadence 推出新的系统原型验证流程,将支持范围扩展到 3Dblox 2.0 标准

    设计周转时间 中国上海,2023 年 10 月 8 日——楷登电子(美国 Cadence 公司,NASDAQ:CDNS)近日宣布推出新的系统原型验证流程,该流程基于 Cade
    的头像 发表于 10-08 15:55 406次阅读