0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

电路去耦太重要,PCB设计时要注意这些

jf_EPM6D1nS 来源:亚德诺半导体 作者:亚德诺半导体 2022-11-24 09:42 次阅读

如何通过电源去耦来保持电源进入集成电路IC)的各点的低阻抗?

诸如放大器转换器模拟集成电路具有至少两个或两个以上电源引脚。对于单电源器件,其中一个引脚通常连接到地。如ADCDAC等混合信号器件可以具有模拟和数字电源电压以及I/O电压。像FPGA这样的数字IC还可以具有多个电源电压,例如内核电压、存储器电压和I/O电压。

不管电源引脚的数量如何,IC数据手册都详细说明了每路电源的允许范围,包括推荐工作范围和最大绝对值,而且为了保持正常工作和防止损坏,必须遵守这些限制。

然而,由于噪声或电源纹波导致的电源电压的微小变化—即便仍在推荐的工作范围内—也会导致器件性能下降。例如在放大器中,微小的电源变化会产生输入和输出电压的微小变化,如图1所示。

735e6c92-6b16-11ed-8abf-dac502259ad0.jpg

图1. 放大器的电源抑制显示输出电压对电源轨变化的灵敏度。

放大器对电源电压变化的灵敏度通常用电源抑制比(PSRR)来量化,其定义为电源电压变化与输出电压变化的比值。

图1显示了典型高性能放大器(OP1177)的PSR随频率以大约6dB/8倍频程(20dB/10倍频程)下降的情况。图中显示了采用正负电源两种情况下的曲线图。尽管PSRR在直流下是120dB,但较高频率下会迅速降低,此时电源线路上有越来越多的无用能量会直接耦合至输出。

如果放大器正在驱动负载,并且在电源轨上存在无用阻抗,则负载电流会调制电源轨,从而增加交流信号中的噪声和失真。

尽管数据手册中可能没有给出实际的PSRR,数据转换器和其他混合信号IC的性能也会随着电源上的噪声而降低。电源噪声也会以多种方式影响数字电路,包括降低逻辑电平噪声容限,由于时钟抖动而产生时序错误。

适当的局部去耦在PCB上是必不可少的

典型的4层PCB通常设计为接地层、电源层、顶部信号层和底部信号层。表面贴装IC的接地引脚通过引脚上的过孔直接连接到接地层,从而最大限度地减少接地连接中的无用阻抗。

电源轨通常位于电源层,并且路由到IC的各种电源引脚。显示电源和接地连接的简单IC模型如图2所示。

737f8f8a-6b16-11ed-8abf-dac502259ad0.png

图2. 显示走线阻抗和局部去耦电容的IC模型

IC内产生的电流表示为IT。流过走线阻抗Z的电流产生电源电压VS的变化。如上所述,根据IC的PSR,这会产生各种类型的性能降低。

通过使用尽可能短的连接,将适当类型的局部去耦电容直接连接到电源引脚和接地层之间,可以最大限度地降低对功率噪声和纹波的灵敏度。去耦电容用作瞬态电流的电荷库,并将其直接分流到地,从而在IC上保持恒定的电源电压。虽然回路电流路径通过接地层,但由于接地层阻抗较低,回路电流一般不会产生明显的误差电压。

图3显示了高频去耦电容必须尽可能靠近芯片的情况。否则,连接走线的电感将对去耦的有效性产生不利影响。

73a098d8-6b16-11ed-8abf-dac502259ad0.jpg

图3. 高频去耦电容的正确和错误放置

图3左侧,电源引脚和接地连接都可能短,所以是最有效的配置。然而在图3右侧中,PCB走线内的额外电感和电阻将造成去耦方案的有效性降低,且增加封闭环路可能造成干扰问题。

选择正确类型的去耦电容

低频噪声去耦通常需要用电解电容(典型值为1µF至100µF),以此作为低频瞬态电流的电荷库。将低电感表面贴装陶瓷电容(典型值为0.01µF至0.1µF)直接连接到IC电源引脚,可最大程度地抑制高频电源噪声。所有去耦电容必须直接连接到低电感接地层才有效。此连接需要短走线或过孔,以便将额外串联电感降至最低。

大多数IC数据手册在应用部分说明了推荐的电源去耦电路,用户应始终遵循这些建议,以确保器件正常工作。

铁氧体磁珠(以镍、锌、锰的氧化物或其他化合物制造的绝缘陶瓷)也可用于在电源滤波器中去耦。铁氧体在低频下(<100kHz)为感性—因此对低通LC去耦滤波器有用。100kHz以上,铁氧体成阻性(低Q)。铁氧体阻抗与材料、工作频率范围、直流偏置电流、匝数、尺寸、形状和温度成函数关系。

铁氧体磁珠并非始终必要,但可以增强高频噪声隔离和去耦,通常较为有利。这里可能需要验证磁珠永远不会饱和,特别是在运算放大器驱动高输出电流时。当铁氧体饱和时,它就会变为非线性,失去滤波特性。

请注意,某些铁氧体甚至可能在完全饱和前就是非线性。因此,如果需要功率级,以低失真输出工作,当原型在此饱和区域附近工作时,应检查其中的铁氧体。典型铁氧体磁珠阻抗如图4所示。

73cabd34-6b16-11ed-8abf-dac502259ad0.jpg

图4. 铁氧体磁珠的阻抗

在为去耦应用选择合适的类型时,需要仔细考虑由于寄生电阻和电感产生的非理想电容性能。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4322

    文章

    23128

    浏览量

    398658
  • 去耦电容
    +关注

    关注

    11

    文章

    316

    浏览量

    22417
  • 电源去耦
    +关注

    关注

    0

    文章

    14

    浏览量

    8453

原文标题:电路去耦太重要,PCB设计时要注意这些

文章出处:【微信号:衡丽,微信公众号:衡丽】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    高频PCB设计要注意的细节

    摘要:此文从线宽、过孔、线间串扰、屏蔽等四个方面说明高频PCB设计要注意的细节,并列举出几个有代表性的高频板PCB板材选取实例以供参考。
    发表于 08-08 10:24 2072次阅读

    LTM4630电源模块在多路并联时在pcb设计时要注意哪些细节?

    LTM4630电源模块在多路并联时在pcb设计时要注意那些细节 比如在3路或者4路并联时在画pcb时走线需要注意那些地方,要加入对称设计和阻抗匹配吗, 如何才能做到并联均流效果最好,
    发表于 01-05 08:07

    USB 芯片的电路PCB 设计的重要注意事项

    USB 芯片的电路PCB 设计的重要注意事项
    发表于 08-20 10:26

    PCB设计要注意的问题

    PCB设计要注意的问题PCB设计要注意的问题,曹老师告诉你:优先级, 控制线, memory, 布线PCB设计
    发表于 06-24 11:55

    【转】电路太重要,这篇文章讲透了

    应用部分说明了推荐的电源电路,用户应始终遵循这些建议,以确保器件正常工作。铁氧体磁珠(以镍、锌、锰的氧化物或其他化合物制造的绝缘陶瓷)也可用于在电源滤波器中去
    发表于 10-31 22:37

    PCB设计有哪些问题需要注意

    PCB发展趋势PCB工艺难点PCB设计有哪些问题需要注意
    发表于 04-25 08:24

    滤波电路PCB设计注意事项

    一、电源滤波技术:常用的滤波措施有:电容、电感、磁珠等。常用的滤波场景有:电源滤波、接口滤波等。在进行PCB设计时,滤波器件的摆放位置相当关键,对于电容类
    发表于 11-11 08:03

    pcb设计中需要注意哪些问题?

    PCB设计时要注意的问题随着应用产品的不同而不同。就象数字电路与仿真电路要注意的地方不尽相同那样。以下仅概略的几个
    发表于 03-20 14:00 1556次阅读

    PCB设计要注意什么

    PCB设计中,要考虑很多的因素,不同的环境需要考虑不同的因素。作为工程师要注意哪些事项呢?
    发表于 07-12 11:03 1406次阅读

    什么是PCB中的板级

    一,什么是PCB中的板级呢? 板级其实就是电源平面和地平面之间形成的等效电容,这些等效
    的头像 发表于 02-10 11:34 1762次阅读

    什么是PCB中的板级

    一,什么是PCB中的板级呢? 板级其实就是电源平面和地平面之间形成的等效电容,这些等效
    的头像 发表于 02-10 10:03 1322次阅读

    PCB的板级设计方法

    一,什么是PCB中的板级呢? 板级其实就是电源平面和地平面之间形成的等效电容,这些等效电
    发表于 03-14 06:08 22次下载
    <b class='flag-5'>PCB</b>的板级<b class='flag-5'>去</b><b class='flag-5'>耦</b>设计方法

    在单层PCB设计时要注意什么

    和控制整个回路的区域。 可视化回流路径可以直观看到整个信号或者电源的工作区域,从而找到减少回路感抗和高频阻抗的方法。在单层PCB设计时,我们没有完整的地返回平面,有时这就需要引用额外的电容或者 “飞线”,以便减少回路面积。
    的头像 发表于 01-04 15:52 4400次阅读
    在单层<b class='flag-5'>PCB设计时</b>需<b class='flag-5'>要注意</b>什么

    电容PCB设计和布局详解

    今天给大家分享的是:电容,电容PCB设计和布局。
    发表于 07-05 09:37 1495次阅读
    <b class='flag-5'>去</b><b class='flag-5'>耦</b>电容<b class='flag-5'>PCB设计</b>和布局详解

    PCB设计时处理去电容和旁路电容的注意事项

    本篇介绍PCB设计时处理去电容和旁路电容的注意事项。   电容(另见退电容、缓冲电
    的头像 发表于 11-21 15:33 1314次阅读