0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

保护地线减小近端串扰

电磁兼容EMC 来源:面包板社区 作者:面包板社区 2022-11-28 10:27 次阅读

工程界常常使用保护地线进行隔离,来抑制信号间的相互干扰。的确,保护地线有时能够提高信号间的隔离度,但是保护地线并不是总是有效的,有时甚至反而会使干扰更加恶化。使用保护地线必须根据实际情况仔细分析,并认真处理。

保护地线是指在两个信号线之间插入一根网络为GND的走线,用于将两个信号隔离开,地线两端打GND过孔和GND平面相连,如图所示。有时敏感信号的两侧都放置保护地线。

要想加入保护地线,首先必须把两个信号线的间距拉开到足以容纳一根保护地线的空间,由于拉开了信号线的间距,即使不插入保护地线,也会减小串扰。插入保护地线会有多大的作用? 低频模拟信号包地我们来看表层微带线情况下串扰的大小。假设走线是50Ω阻抗控制的,线宽为6mil,介质厚度为3.6mil,介电常数为4.5。并假设两路信号都是载波频率为30Mhz,带宽为2Mhz的模拟信号。

下图显示了三种情况下的远端串扰情况。当线间距为6mil时,由于两条线紧密耦合,远端串扰较大。把间距增加到18mil,远端串扰明显减小。进一步,在两条线之间加入保护地线,地线两端使用过孔连接到地面,远端串扰进一步减小。

对于低频模拟信号之间的隔离,保护地线的确很有用。这也是很多低频板上经常见到的“包地”的原因。但是如果需要隔离的数字信号,情况会有所不同。我们分表层微带线和内层带状线两种情况来讨论保护地线对数字信号的隔离效果。以下讨论我没假定PCB走线都是50Ω阻抗控制的。 表层走线仍然使用上面的表层走线叠层结构,线宽为6mil,介质厚度为3.6mil,介电常数为4.5。攻击信号为上升时间Tr=200ps的阶跃波形。考虑以下三种情况下的近端串扰和远端串扰的情况,如下图所示,其中耦合段长度为2000mil。

Case1:两条走线间距gap=1w(w=6mil表示线宽) Case2:两条走线间距gap=3w,仅仅拉大道能够放下一条保护线的间距,但不适用保护线。 Case3:两条线间距gap=3w,中间使用保护地线,并在两端打GND过孔。

下图显示了三种情况下串扰波形,无论是近端串扰还是远端串扰,走线间距从1w增加到3w时,串扰都明显减小。在此基础上,走线间插入保护地线,串扰如下图中Case 3所示,相比Case 2,插入保护地线,不但没有起到进一步减小串扰的作用,反而增大了串扰噪声。

这个例子表明拉开走线间距是最有效的的减小串扰的方法。保护地线如果使用不当,可能反而会恶化串扰,因此,在使用保护地线时需要根据实际情况仔细分析。保护地线要想起到应有的隔离作用,需要再地线上添加很多GND过孔,过孔间距应小于1/10λ,如图所示。λ为信号中最高频率成分对应的波长。

内层走线对于内层走线,如下图

介电常数为4.5,阻抗为50Ω。考虑到下图三种情况。攻击信号为上升时间Tr=200ps的阶跃波形,入射信号幅度500mv,耦合长度为2000mil,近端串扰如图所示,加入了保护地线,近端串扰从3.44mV进一步减小到了0.5mV。信号隔离度提高了16B。对于内层走线,加入保护地线能够获得更大的隔离度。

对于表层走线来说,使用密集型的GND过孔,对提升隔离效果是有好处的。但是对于内层走线来说,使用密集型的GND过孔几乎得不到额外的好处,下图对比了GND过孔间距为2000mil(保护地线两端打GND过孔)和GND过孔间距为400mil时的近端串扰情况,串扰量几乎没有变化。

间距增加到5w时情况如何

当走线间距进一步加大,保护地线仍保持在6mil的线宽时,对于表层走线来说,保护地线的作用减小。下图中,两条线间距拉到5w时,两种情况下近端串扰和远端串扰量和不使用保护地线情况相当,没有明显改善。因此对于表层走线来说,走线间距很大时,中间再加入保护地线,几乎没有什么效果,如果处理不好反而会使串扰恶化。

对于内层走线来说,保护地线仍然会起很大作用。如下图,内层间距为5W,两种情况下近端串扰噪声波形如图。中间加入了保护地线,能明显改善近端串扰。

结论:保护地线对低频模拟信号的隔离通常都是有效的。但是在数字信号之间的保护走线并不是那么有用,有时反而会使情况更恶化。 对于表层走线,如果保护地线的GDN孔间距很大,可能会使串扰更加严重,必须使用非常密集的GND孔才能起到隔离的效果。 对于内层走线,保护地线可以减小近端串扰。

审核编辑:郭婷

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4319

    文章

    23099

    浏览量

    397923
  • 信号线
    +关注

    关注

    2

    文章

    172

    浏览量

    21469

原文标题:包地与串扰

文章出处:【微信号:EMC_EMI,微信公众号:电磁兼容EMC】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    博眼球还是真本事?参考平面不完整信号反而好

    改善的设计方法据说有两种:很多人知道的方法:信号线之间通过“包地”改善……几乎只有高速先生知道的方法:信号线之间通过“割地”改善
    的头像 发表于 11-11 17:26 230次阅读
    博眼球还是真本事?参考平面不完整信号<b class='flag-5'>串</b><b class='flag-5'>扰</b>反而好

    高频电路设计中的问题

    在高频电路的精密布局中,信号线的近距离平行布线往往成为引发“”现象的潜在因素。,这一术语描述的是未直接相连的信号线间因电磁耦合而产生的不期望噪声信号,它如同电路中的隐形干扰源,
    的头像 发表于 09-25 16:04 269次阅读

    信号的介绍

    :1.(Near-EndCrosstalk,NEXT):发生在信号源附近,一条信号线上的信号变化导致相邻信号线上感应出的干扰。2.
    的头像 发表于 09-12 08:08 1239次阅读
    信号的<b class='flag-5'>串</b><b class='flag-5'>扰</b>介绍

    缓解ADC存储器的方法

    电子发烧友网站提供《缓解ADC存储器的方法.pdf》资料免费下载
    发表于 09-06 10:15 0次下载
    缓解ADC存储器<b class='flag-5'>串</b><b class='flag-5'>扰</b>的方法

    放大器的问题

    我做了一个128通道的放大器,20层板。测试的时候发现即便不给输入信号也有一个输出,导致我的放大器完全不可用,并且这个输出信号波形很漂亮。我想请问大佬们这个信号是怎么来的?是吗?怎样才能消除它呢
    发表于 06-27 11:52

    谈谈高速PCB设计中的打孔包地与

    工程界常常使用保护地线进行隔离,来抑制信号间的相互干扰。的确,保护地线有时能够提高信号间的隔离度,但是保护地线并不是总是有效的,有时甚至反而会使干扰更加恶化。
    的头像 发表于 05-01 15:10 830次阅读
    谈谈高速PCB设计中的打孔包地与<b class='flag-5'>串</b><b class='flag-5'>扰</b>

    M9航空接口3芯如何减少

    德索工程师说道要减少M9航空接口3芯的,首先需要深入了解产生的原因。通常是由于电磁耦
    的头像 发表于 04-26 16:11 394次阅读
    M9航空接口3芯如何减少<b class='flag-5'>串</b><b class='flag-5'>扰</b>

    嵌入式开发中引起的原因是什么?

    电路布线常会有的风险,最后简单说明几个减小的方法,常见增大走线间距、使两导体的有风险
    发表于 03-07 09:30 1843次阅读
    嵌入式开发中引起<b class='flag-5'>串</b><b class='flag-5'>扰</b>的原因是什么?

    产生的原因是什么

    ,也称为串音干扰,是指由于线路之间的电磁耦合导致的信号和噪声的传播。可以引起信号质量下降、数据错误和系统性能受限,因此在高速数字设计和高密度电路布局中需要特别关注和管理。 在通
    的头像 发表于 02-04 18:17 1886次阅读
    <b class='flag-5'>串</b><b class='flag-5'>扰</b>产生的原因是什么

    地线和零线的区别?地线的分类 地线如何接线?没地线怎么解决?

    时的解决办法。 地线和零线的区别: 1. 功能不同:地线主要用于保护电气设备和人身安全,将电气设备的金属外壳与地面连接起来,以便将设备可能存在的漏电电流通过地线排除到地面,从而
    的头像 发表于 02-04 15:45 5371次阅读

    在PCB设计中,如何避免

    在PCB设计中,如何避免? 在PCB设计中,避免是至关重要的,因为可能导致信号失真、
    的头像 发表于 02-02 15:40 1796次阅读

    PCB产生的原因及解决方法

    PCB产生的原因及解决方法  PCB(印刷电路板)是电子产品中非常重要的组成部分,它连接着各种电子元件,并提供电气连接和机械支撑。在 PCB 设计和制造过程中,是一个常见的问题
    的头像 发表于 01-18 11:21 2040次阅读

    容性耦合与感性耦合的混合效应 影响大小的因素

    是信号在传输线上传播时,由于电磁耦合而在相邻的传输线上产生不期望的电压和电流噪声,信号线的边缘场效应是导致产生的根本原因。
    的头像 发表于 01-18 10:13 5530次阅读
    容性耦合与感性耦合的混合效应 影响<b class='flag-5'>串</b><b class='flag-5'>扰</b>大小的因素

    减少的方法有哪些

    是PCB(Printed Circuit Board)中走线之间产生的不需要的噪声(电磁耦合)。会对时钟信号、周期和控制信号、数据传输线以及I/O产生不利影响。
    的头像 发表于 01-17 15:02 1862次阅读
    减少<b class='flag-5'>串</b><b class='flag-5'>扰</b>的方法有哪些

    如何使用SigXplorer进行的仿真

    (Crosstalk)是信号完整性(SignalIntegrity)中的核心问题之一,尤其在当今的高密度电路板设计中,其影响愈发显著。当电路板上的走线密度增大时,各线路间的电磁耦合增强,
    的头像 发表于 01-06 08:12 2441次阅读
    如何使用SigXplorer进行<b class='flag-5'>串</b><b class='flag-5'>扰</b>的仿真