0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

解决噪声问题的PCB注意事项

星星科技指导员 来源:嵌入式计算设计 作者:Christy She 2022-12-02 11:16 692次阅读

本系列的前两期重点介绍嵌入式模数转换器ADC)的可配置性,以及如何在所有用例中保持ADC性能。一旦你理解了这一点,你就可以设定适当的期望并继续实施设计。

本系列的第三部分讨论了如何实现设计以满足预期性能,并介绍了解决噪声问题的原理图和布局概念。

电源解耦

为ADC提供稳定的电源和基准电压源是电路设计中的一个重要因素。对于分布在印刷电路板 (PCB) 上的电源,这意味着在微控制器MCU) 和其他集成电路IC) 电源和接地引脚之间提供低阻抗路径,并在电源和接地之间提供低阻抗。这种低阻抗是反比关系,频率以电容表示,阻抗Z与频率成反比。相反,更多的电感路径将是高阻抗,因为阻抗与频率成正比。

提供低阻抗路径的最常见方法是使用电源层和去耦电容。然而,由于布局选择和元件放置不当,这些方法的有效性通常会受到影响。最经典的例子是使用细走线和长走线(电感比电容更感)将去耦电容或过孔(到电源层)连接到电源和接地器件引脚。拥挤的球栅阵列封装类型可能使避免长而窄的走线更具挑战性,但在规划逃生布线时,应优先考虑电源阻抗。

图1显示了另一个简单但经常被忽视的错误,即相对于电源层通孔和电源引脚去耦电容放置。由于去耦电容未放置在电源源极和引脚之间,因此额外的走线长度的电感会降低电容的有效性。

poYBAGOJbimAOmrRAABRWMskQWk386.png

图 1:相对于过孔和器件的去耦电容器位置

分离式模拟数字电源

虽然大多数MCU具有单个电源轨或建议连接数字和模拟电源轨,但您可以分离模拟和数字电源(以及接地回路),以提供与系统其余部分的隔离。铁氧体磁珠或通过0Ω电阻短路通常会提供足够的阻抗来分离电源。提供单独的模拟和数字电源时,请记住有关这两个电源之间关系的任何要求。两者之间允许的电压差通常相对较小。同样,铁氧体磁珠或0Ω电阻提供足够的阻抗来分离电源,但又足够小以最小化电压差。

模数转换器基准电压源

一些ADC使用MCU电源作为基准电压源,因此更加重视电源去耦。其他MCU提供内部带隙电路,以在内部生成基准电压源;还有一些提供接口以从外部提供基准电压源。通常,外部引用可提供最高质量,但您仍然需要良好的布局实践来实现改进的性能。

虽然可以将电源层专用于基准电压,但这通常成本高昂且不受欢迎。为了最小化基准电压源和ADC基准电压源输入之间的阻抗,使走线宽度尽可能宽和短。去耦电容的位置(如图2所示)提供了一条低阻抗接地路径,并且还应遵循相同的电源去耦建议[1]。

pYYBAGOJbi6AeGvZAABbGgksh3o223.png

图 2:简单 ADC 基准电压源电路

信号路由

除了提供干净的电源外,信号本身还需要没有任何意外信号或干扰。不需要的信号可能是传导或辐射发射的结果。由于发射源并不总是可控的,让我们看一些简单的方法来降低信号迹线对干扰的敏感性。

在谈论易感性时,它可以帮助确定三个组成部分:侵略者、受害者和媒介。侵略者是辐射或传导干扰的来源。在本讨论中,受害者是ADC输入。介质是传导或辐射干扰的路径。本次信号路由讨论的目的是解决介质问题,以衰减从攻击者传输到受害者的能量。

降低敏感性的一种方法是使传感器和ADC之间的模拟走线尽可能短。图3显示了由信号和返回路径产生的电感环路区域。减小信号路径将缩小环路面积并降低环路的电感,使其不易受到侵略者电路磁场的影响。

图3还说明了信号层下方接地层的重要性。通过直接在信号路径下方提供平面,返回路径可以遵循阻抗(电感)最小的路径。接地层中的分离(或不提供任何接地层)将导致返回电流找到备用路径,这通常会导致更高的阻抗和电磁兼容性(EMC)问题。

poYBAGOJbjSAfBouAABfll4RFYw585.png

图 3:环路面积和信号路径距离

使介质效率降低的另一种方法是使其更长,为信号衰减提供更大的距离。这是使敏感的模拟信号远离数字信号的主要原因,例如脉宽调制器(PWM)和通信线路(I2C、通用异步接收器发射器 [UART]、串行外设接口 [SPI])。一个好的规则是将这些数字信号保持在距离模拟信号至少两倍的走线宽度。对于某些设计,您必须打破此规则,并且信号必须交叉路径(在单独的层上)。在这种情况下,最好通过90度交叉将耦合面积保持在最小水平,并在可能的情况下在信号层之间插入接地层。

接地层和接地走线(保护走线)是衰减介质的另一种有效方法。信号层上的接地浇注(共面浇注)以及保护走线可以进一步降低高频下信号到地的阻抗。为了确保接地路径是低阻抗的,保护走线和接地倾倒宽度需要足够宽以降低电感。一个好的规则是信号迹线宽度的两倍。使用共面接地浇注和保护走线的另一个好做法是沿信号路径使用多个过孔。这被称为通孔“缝合”,因为过孔位于信号的两侧,类似于缝纫图案。在内部信号层上方和下方使用接地层也可以最大限度地减少耦合并屏蔽敏感的模拟走线。

布局规划

如果计划,实现信号路由和使用前面部分中讨论的电源层要容易得多。如果没有重要的规划步骤,开发人员可以轻松地将自己路由到PCB的角落,除了擦除和重新开始之外,没有其他恢复方法。

你应该记住两件事。首先是电路板堆叠。电源层和接地层提供低阻抗路径,并且是固有的屏蔽,但增加层会增加电路板成本。虽然成本可能是一个驱动因素,但如果不对PCB进行必要的投资,实现精密测量将非常困难。

要记住的第二件事是,从MCU开始将敏感的模拟电路与嘈杂的数字电路分开。一些制造商有意将与模拟相关的功能分组到芯片或封装的一侧,以帮助开发人员将这些信号与器件上的其他数字信号隔离开来。另一个有助于分离模拟和数字信号的MCU功能是引脚映射。引脚映射为自定义数字输出位置提供了更大的灵活性,以解决应用和与模拟信号分离的问题。

作为旁注,如果模拟信号通过引脚映射器,或者即使模拟信号与其他数字信号多路复用,也应确认专用和多路复用(与数字共享)模拟引脚之间的模拟性能一致。有时(但并非总是如此),数字模块周围的保护电路会对共享该引脚的模拟信号的性能产生负面影响。

通过良好的规划并遵守良好的电路和布局实践,可以在定制设计中获得ADC的数据手册性能。在某些情况下,您无法消除电路设计或PCB布局中的噪声。这些应用适用于差分信号,其中噪声被视为共模并由ADC抑制。本系列的最后一期也是最后一期将介绍差分信号,以及它如何解决设计内外的噪声问题。

审核编辑:郭婷

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4326

    文章

    23159

    浏览量

    399448
  • adc
    adc
    +关注

    关注

    99

    文章

    6533

    浏览量

    545516
收藏 人收藏

    相关推荐

    智多晶DDR Controller使用注意事项

    最后一期我们主要介绍智多晶DDR Controller使用时的注意事项
    的头像 发表于 01-24 11:14 144次阅读
    智多晶DDR Controller使用<b class='flag-5'>注意事项</b>

    AN136-非隔离式开关电源的PCB布局注意事项

    电子发烧友网站提供《AN136-非隔离式开关电源的PCB布局注意事项.pdf》资料免费下载
    发表于 01-08 13:55 0次下载
    AN136-非隔离式开关电源的<b class='flag-5'>PCB</b>布局<b class='flag-5'>注意事项</b>

    噪声振荡器的时域抖动测量注意事项

    电子发烧友网站提供《低噪声振荡器的时域抖动测量注意事项.pdf》资料免费下载
    发表于 09-23 11:33 0次下载
    低<b class='flag-5'>噪声</b>振荡器的时域抖动测量<b class='flag-5'>注意事项</b>

    绕线电感定制的注意事项

    电子发烧友网站提供《绕线电感定制的注意事项.docx》资料免费下载
    发表于 09-20 11:24 0次下载

    共模电感定制的注意事项

    电子发烧友网站提供《共模电感定制的注意事项.docx》资料免费下载
    发表于 09-04 11:47 0次下载

    CC13xx/CC26xx硬件配置和PCB设计注意事项

    电子发烧友网站提供《CC13xx/CC26xx硬件配置和PCB设计注意事项.pdf》资料免费下载
    发表于 09-03 11:12 0次下载
    CC13xx/CC26xx硬件配置和<b class='flag-5'>PCB</b>设计<b class='flag-5'>注意事项</b>

    LiFePO4设计注意事项

    电子发烧友网站提供《LiFePO4设计注意事项.pdf》资料免费下载
    发表于 09-03 09:24 0次下载
    LiFePO4设计<b class='flag-5'>注意事项</b>

    Buck电路中PCB layout布局设计和注意事项

    在DCDC电源电路中,PCB的布局对电路功能的实现和良好的各项指标来说都十分重要。今天我们以Buck电路为例,分析如何进行合理PCB layout布局以及设计中的注意事项
    的头像 发表于 08-28 10:47 2789次阅读
    Buck电路中<b class='flag-5'>PCB</b> layout布局设计和<b class='flag-5'>注意事项</b>

    PCB设计的EMC有哪些注意事项

    一站式PCBA智造厂家今天为大家讲讲PCB layout的EMC设计应该注意哪些? PCB设计 emc注意事项。按照PCB设计流程,一个产品
    的头像 发表于 06-12 09:49 664次阅读

    FPGA的高速接口应用注意事项

    FPGA的高速接口应用注意事项主要包括以下几个方面: 信号完整性与电磁兼容性(EMC) : 在设计FPGA高速接口时,必须充分考虑信号完整性和电磁兼容性。这要求合理的PCB布局、走线策略和屏蔽技术
    发表于 05-27 16:02

    相位噪声分析仪的使用方法和注意事项

    相位噪声分析仪是一种用于测量信号相位噪声的专用仪器,在通信、雷达、卫星导航等领域具有广泛的应用。相位噪声分析仪的精确测量对于保证通信系统的稳定性和可靠性至关重要。本文将详细介绍相位噪声
    的头像 发表于 05-11 15:58 1305次阅读

    FMD LINK 使用注意事项

    电子发烧友网站提供《FMD LINK 使用注意事项.pdf》资料免费下载
    发表于 05-06 10:11 0次下载

    高频高密度PCB布局设计注意事项

    清宝PCB抄板今天为大家讲讲PCB设计高频电路板布线要注意什么?高频电路PCB布局设计的注意事项。科学技术的高速发展就决定了所有企业都要有提
    的头像 发表于 03-04 14:01 508次阅读

    PCB板布局相关的注意事项

    在设计印刷电路板(PCB)时,确保信号完整性和最小化噪声是至关重要的。串扰和地线反弹噪声是两种常见的问题,它们可以影响电路的性能和稳定性。以下是一些与PCB布局相关的
    的头像 发表于 02-05 10:59 564次阅读
    <b class='flag-5'>PCB</b>板布局相关的<b class='flag-5'>注意事项</b>

    PCB承载大电流操作方法 PCB承载大电流注意事项

    PCB承载大电流操作方法 PCB承载大电流注意事项  PCB是电子产品中常见的一种基础组件,它用来连接和支持电子元器件。在一些特殊的应用中,PCB
    的头像 发表于 02-03 16:59 1904次阅读