0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Chiplet生态正在形成

半导体产业纵横 来源:半导体产业纵横 作者:半导体产业纵横 2022-12-19 15:28 次阅读

Chiplets为何存在?

在最先进的工艺节点上开发单片芯片的时间正在迅速缩短。几乎每个在设计前沿工作的人都在寻找某种使用离散异构组件的高级封装。

现在的挑战是如何将整个芯片行业转变为这种细分模式。这需要时间、精力以及公司、技术和方向的重大调整。随着每一个新节点的扩展优势不断减少,芯片制造商正在寻求架构和定制,以提高性能并降低功耗。系统级封装、3D-IC、2.5D和扇出都是可行的选择。但最大的玩家正在寻求Chiplets来帮助提供某种程度的大规模定制,比如可以像乐高积木一样添加功能并按预期工作。

“我们处在一个新时代,”ASE研究员 William Chen 说。“过去,我们通常考虑三个部分——用户、晶圆厂和介于两者之间的封装。现在我们必须考虑更广泛的生态系统。我们需要设备,我们需要设计工具,所有这些都必须协同工作。这是正在进行中的事情,因为每个人都有一个共同的目标,那就是异构集成、堆叠小芯片和定制解决方案。过去,我们只有一种前进的方式。现在我们有多种方法。因此,我们可以为特定用例找到最佳组合。”

7c43b81a-7f1d-11ed-8abf-dac502259ad0.png

图 1:2.5D 和 3D-IC 封装。来源:日月光

Chen的观点在整个行业都得到了共鸣“这是工具箱中的另一个工具,”Brewer Science首席开发官 Kim Arnold 说。“这不仅是如何打开和关闭事物并使它们组合在一起的灵活性,而且还设计了不同的方式来使事物组合在一起。这是英特尔的理念,而且他们不是唯一这样做的人。这就是创建这些可以组合在一起以形成整个系统的软件包的工作方式,很具有挑战性。”

应用程序正在推动技术解决方案。“业界现在正在寻找智能集成解决方案,”Leti 的首席技术官兼副总监 Jean-Rene‘ Lequepeys 说。“例如,使用 SOITEC 的 SmartCut 技术的当前版本,将会有像 InP on silicon 或 GaN、SiC、SOI 等组合来满足应用。”

几乎所有相关人员都将此视为一个漫长的过程,而不是一个快速的变化,并且这个过程充满了障碍。“Chiplet 的生态系统实际上正在形成中,”三星电子产品规划副总裁 Indong Kim 说。“鉴于摩尔定律所发生的事情,人们已经投入了大量资金并对其产生了兴趣。我不知道是否有人真的拥有该解决方案的灵丹妙药。但这不仅仅是一项技术。你需要研发封装创新,以及各种 IP 的接口。还必须能够找出哪些是已知的好产品,并确保有适当的产量。我们试图回答的问题数不胜数。”

材料问题

挑战之一是如何集成在不同节点开发的芯片,并使用不同的基板或介电膜,这些芯片可能在不同条件下(包括这些不同小芯片在封装中的放置位置)以不同速率对热量或老化做出不同反应。

“一个关键趋势是新材料,”Nova的首席技术官 Shay Wolfling 说。“过去,我会在实验室里稳定材料,一旦符合要求,我就不需要测量任何东西。我会在一些空白晶圆上测量它,以确保一切都在控制之中。但材料和结构的重要性现在非常重要,以至于每个原子都不容忽视。随着过程中的每一次变化,如果你将温度升高太多——即使退火过程中的变化很小——也会改变材料的特性。所以需要监控它们。在晶圆的边缘可能存在不同的密度,表现也会不同。”

不同的材料也使得预测这些不同的部件如何与其他组件一起工作变得更加困难。

“关键是一致的特性,” Onto Innovation软件产品管理总监 Mike McIntyre 说。“选择小芯片的原因是为了获得产量和性能的灵活性。因此,虽然锑和铋等材料有利于通信,但我不想用这些材料构建 CPU,因为它会影响晶体管的性能。所以我正在根据最适合该小芯片的技术构建小芯片。从经济的角度来看,我认为chiplets的数量不会下降。而且数字会上升。”

设计问题

布局对于这些设备的功能至关重要,它涉及许多因素,例如用例、热膨胀系数、各种类型的噪声,以及它们在一段时间内和在给定功率预算内的性能。

“这个行业的现状就像小芯片,可以由不同的公司单独制作的分区,然后他们一起讨论事情,”高级研究员、研发副总裁兼 3D 系统集成项目主任 Eric Beyne 说,“这是可行的。但它确实引入了 PHY 接口,并且不会减少延迟。所以只能针对非关键问题这样做,比如 L3 缓存,而不是 L2 缓存。如果你想进入芯片内部并在层次结构中更深入到内核本身——比如说 L1 或 L2 缓存,那么你可以拆分设计,但是不会为此使用现成的内存。它将与你的芯片共同设计。因此,EDA 工具需要能够在布局布线期间同时处理不同层的 PDK。这是我们一直在与 Cadence 积极合作的事情,他们已经发布了实际的布局布线工具来满足我称之为 3D SoC 的这种深度。从设计的角度来看,存在很多挑战,因为必须在多层中进行布局布线。工具本身通常不会以这种方式工作,因此人必须去引导工具,例如,将内存放在一个层上,将逻辑放在另一个层上,然后优化互连。”

互连在挑战列表中也名列前茅。小芯片需要将各个芯片相互连接,最后连接到封装中的基板。今年早些时候发布的 Universal Chiplet Interconnect Express (UCIe) 标准是朝这个方向迈出的一步。它结合了 CXL 和 PCIe 协议。然而,这种方法在真正“通用”之前还有一段路要走。

物理层是起点。“你必须把PHY 做好,” Arteris IP首席营销官 Michal Siwinski 说。“需要确保物理层面有效地运作。所以更多大公司聚集在一起。我们需要一到两种行业标准方式来将一切联系在一起。但要真正做到这一切,你必须能够以标准化、可重复的方式做到这一点。”

集成和连接问题

自 1980 年代以来,将多个芯片集成到一个封装中就已经存在,但将现代芯片分解为核心部件,然后将它们集成到一个封装中,这比旧的多芯片模块要困难得多。

“使用单片集成电路的一大好处是连接数量减少了。你只是在边缘设置了 I/O,因此可靠性猛增,” Ansys产品营销总监 Marc Swinnen 说道。“但现在我们要进行异构集成。我们一直是单体太久了,以至于我们忘记了互连并不是一件好事,现在我们要回到数百万个微小的凸点连接。那将是什么可靠性?”

这些考虑因素会影响生产的各个方面,从设计到如何进行检验。Synopsys首席架构师兼研究员 Yervant Zorian 表示:“我们看到人们对小芯片很感兴趣。“在许多情况下,他们通过 PHY 进行通信。如果是逻辑到逻辑的通信,他们正在使用 UCIe。如果它是逻辑到内存的小芯片,他们正在使用 HBM,但在这两种情况下都需要用于诊断、修复和监控的引擎。过去,我们只是为了内存而依靠测试和修复。今天我们想提前预测,不想等到芯片出现故障再去修复。所以这就是我们想要监控的原因。是预防性维护。通过监控,你可以看到随着时间的推移而退化,就会知道什么时候会发生。”

这是晶圆代工厂和 IDM 构建自己的生态系统的原因之一。以台积电为例,其开发了一种3DFabric,可用于前后端封装。要创建一个商业 chiplet 市场,其中来自多个供应商的 chiplet 是根据使它们能够真正即插即用的标准开发的,这将困难得多,据一些业内人士称,这可能需要十年的时间。

“当我们构建这些基于多个小芯片的系统时,我们需要验证整个封装中小芯片 A 到小芯片 B 到小芯片 C 之间的导电性是否全部正确连接,” CadenceIC 封装产品管理总监 John Park 说。“在 IC 领域,我们称之为 LVS(版图与原理图),但在代工封装层面也需要应用类似的概念。对于单个裸片,它并没有那么复杂,但是当你转移到 FOWLP 中的多个芯片或小芯片时,您需要验证所有东西都正确连接在一起。当人们将设计流程放在一起并尽早考虑时,这对人们来说非常重要。”

最重要的是,小芯片还受到异质结构的其他挑战,例如热应力和机械应力。

“需要一个温度更均匀的芯片,”Swinnen 说。“当在一个内插器上有多个芯片时,你会有不同的温度,它们会以不同的方式膨胀。可能会出现翘曲,并且现在微凸块非常小,它们的可靠性存在风险。我们知道压力会影响晶体管甚至电线的电气性能。不同的应力将对电气参数产生不同的影响。”

但还有更多挑战。小芯片面临着另一个熟悉的挑战——模具移位。Cadence 的 Park 说:“解决芯片移位对于从一个或两个芯片转向可以支持多个芯片或小芯片的世界至关重要。” “你拥有的芯片越多,每个芯片都会稍微移动一两度,然后你把六个放在一起,就再也没有任何连接了。”

西门子 EDA的电子行业经理 John Parry指出了类似的问题。“你面临着多种相互影响的挑战。从一个芯片的角度来看可能是一个好的解决方案,实际上会使下一个芯片的情况变得更糟。如果我可以将更多的热量从一个小芯片传导到基板中,它会使该芯片变冷,但会提高基板的温度,从而提高所有其他芯片的温度。这是一个打地鼠问题,你刚解决了一个问题,它就给你带来了另一个领域的问题。”

好处

不过,还是有好消息。小芯片可以帮助行业更好地应对热问题,这些问题已成为高级架构的持久性问题,因为许多现有方法都不是最优的。

“热节流绝对是一种降低温度的机制,”Amkor高级工程师 Nathan Whitchurch 说。“但没有人喜欢这样做,因为你所有的工程工作都是为了从你的设备中获得尽可能多的功率和尽可能多的性能,只是因为阻止它而被浪费了。”

小芯片为智能平面规划提供了更多机会,因此可以避免将逻辑芯片堆叠在逻辑芯片之上等问题,以及随后的滞热问题。

“你仍然非常紧密地集成芯片,”Parry 说。“你是在一个非常高的互连密度基板上做的,但你是在平面内做而不是堆叠它们。这使您可以将具有不同材料的不同封装或不同小芯片组合在一起。它允许您为这些小芯片中的任何一个使用成本最优化的解决方案。它还为低功耗设计提供了一些机会,因为通过这种基板设计,您可以采用一个小芯片,并且只为您想要的部分供电,这样您就不会最终为您不需要的部分供电需要。在将事物组合在一起方面,您的巧妙程度实际上是没有限制的。”

结论

尽管在实现方面存在挑战,但小芯片的未来似乎充满希望,尤其是随着UCIe标准的发展。Swinnen 说:“chiplet 的想法肯定正在蓬勃发展。这在商业领域仍然是一个梦想,但它正在被应用。例如,AMD 在他们自己的公司内部有一个小的 chiplet 生态系统和他们自己的产品。”

随着 chiplets 行业的发展,JCET 全球技术营销高级总监 Michael Liu 在一年多前提出的一个问题仍未解决。“每当我们的客户与我们谈论小芯片时,他们总是会问这个问题:‘小芯片在上市时间方面对我们有多大帮助?’我们总是发现为他们量化答案非常具有挑战性。异构集成的整个价值链尚不明确。这是我们所有人——OSAT、代工厂和 IDM——一路上要考虑的事情。”

审核编辑 :李倩

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 封装
    +关注

    关注

    125

    文章

    7609

    浏览量

    142212
  • 应用程序
    +关注

    关注

    37

    文章

    3201

    浏览量

    57388
  • chiplet
    +关注

    关注

    6

    文章

    406

    浏览量

    12517

原文标题:Chiplet 生态正在形成

文章出处:【微信号:ICViews,微信公众号:半导体产业纵横】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    Primemas选择Achronix eFPGA技术用于Chiplet平台

    高性能 FPGA 和嵌入式FPGA (eFPGA) IP 的领导者 Achronix Semiconductor Corporation 和使用Chiplet 技术开发创新 SoC Hub
    的头像 发表于 09-18 16:16 379次阅读

    Chiplet是否也走上了集成竞赛的道路?

    Chiplet会将SoC分解成微小的芯片,各公司已开始产生新的想法、工具和“Chiplet平台”,旨在将这些Chiplet横向或纵向组装成先进的SiP(system-in- package)形式。
    的头像 发表于 02-23 10:35 739次阅读
    <b class='flag-5'>Chiplet</b>是否也走上了集成竞赛的道路?

    什么是Chiplet技术?

    什么是Chiplet技术?Chiplet技术是一种在半导体设计和制造中将大型芯片的不同功能分解并分散实现在多个较小和专用的芯片(Chiplets)上的方法。这些较小的芯片随后通过高速互连方式集成到一个封装中,共同实现全功能的芯片系统。
    的头像 发表于 01-25 10:43 1529次阅读
    什么是<b class='flag-5'>Chiplet</b>技术?

    Chiplet技术对英特尔和台积电有哪些影响呢?

    Chiplet,又称芯片堆叠,是一种模块化的半导体设计和制造方法。由于集成电路(IC)设计的复杂性不断增加、摩尔定律的挑战以及多样化的应用需求,Chiplet技术应运而生。
    的头像 发表于 01-23 10:49 736次阅读
    <b class='flag-5'>Chiplet</b>技术对英特尔和台积电有哪些影响呢?

    2023年Chiplet发展进入新阶段,半导体封测、IP企业多次融资

    电子发烧友网报道(文/刘静)半导体行业进入“后摩尔时代”,Chiplet新技术成为突破芯片算力和集成度瓶颈的关键。随着技术的不断进步,先进封装、IC载板、半导体IP等环节厂商有望不断获益
    的头像 发表于 01-17 01:18 1878次阅读
    2023年<b class='flag-5'>Chiplet</b>发展进入新阶段,半导体封测、IP企业多次融资

    Chiplet成大芯片设计主流方式,开启IP复用新模式

    电子发烧友网报道(文/吴子鹏)Chiplet又称“小芯片”或“芯粒”,它是将一个功能丰富且面积较大的芯片裸片(die)拆分成多个芯粒(chiplet)。Chiplet技术让芯片从设计之初就按
    的头像 发表于 01-12 00:55 1861次阅读

    什么是Chiplet技术?Chiplet技术有哪些优缺点?

    Chiplet技术是一种将集成电路设计和制造的方法,其中一个芯片被分割成多个较小的独立单元,这些单元通常被称为“chiplets”。每个chiplet可以包含特定的功能块、处理器核心、内存单元或其他
    的头像 发表于 01-08 09:22 4515次阅读

    Chiplet,困难重重

    到目前为止,第三方chiplet的使用情况参差不齐。普遍的共识是,第三方芯粒市场将在某个时候蓬勃发展,部分原因是购买芯粒比构建它们更便宜,前提是有足够的互操作性标准。
    的头像 发表于 12-20 16:23 530次阅读
    <b class='flag-5'>Chiplet</b>,困难重重

    Chiplet 互联:生于挑战,赢于生态

    12月13日,第七届中国系统级封装大会(SiP China 2023)在上海举办,奇异摩尔联合创始人兼产品及解决方案副总裁祝俊东发表了《Chiplet和网络加速,互连定义计算时代的两大
    的头像 发表于 12-19 11:12 3014次阅读
    <b class='flag-5'>Chiplet</b> 互联:生于挑战,赢于<b class='flag-5'>生态</b>

    先进封装 Chiplet 技术与 AI 芯片发展

    、主流技术和应用场景,以及面临的挑战和问题。进而提出采用Chiplet技术,将不同的功能模块独立集成为独立的Chiplet,并融合在一个AI芯片上,从而实现更高的计算能力。该设计不仅允许独立开发和升级各个模块,还可在封装过程中将它们巧妙组合起
    的头像 发表于 12-08 10:28 574次阅读
    先进封装 <b class='flag-5'>Chiplet</b> 技术与 AI 芯片发展

    奇异摩尔与润欣科技加深战略合作开创Chiplet及互联芯粒未来

    2023 年 11 月 23 日,上海润欣科技股份 (sz300493) 与奇异摩尔(上海)集成电路设计有限公司达成深度合作。润欣科技正式注资奇异摩尔,未来,双方将深化探索 Chiplet 产业发展
    的头像 发表于 11-30 11:06 2576次阅读

    Chiplet真的那么重要吗?Chiplet是如何改变半导体的呢?

    2019年以来,半导体行业逐渐转向新的芯片设计理念:chiplet 。从表面上看,这似乎是一个相当小的变化,因为真正发生的只是芯片被分成更小的部分。
    的头像 发表于 11-27 10:48 739次阅读

    互联与chiplet,技术与生态同行

    作为近十年来半导体行业最火爆、影响最深远的技术,Chiplet 在本质上是一种互联方式。在微观层面,当开发人员将大芯片分割为多个芯粒单元后,假如不能有效的连接起来,Chiplet 也就无从谈起。在片间和集群间层面,互联之于 Chiple
    的头像 发表于 11-25 10:10 832次阅读

    Chiplet可以让SoC设计变得更容易吗?

    理想情况下,chiplet可以像搭积木一样组合成现成的产品,无需使用EDA工具。
    的头像 发表于 11-09 11:48 382次阅读

    Chiplet需求飙升 为何chiplet产能无法迅速提高?

    制造2D和2.5D multi-die的技术已存在了近十年。然而,在Generative AI时代来临之前,chiplet的需求一直萎靡不振
    的头像 发表于 10-23 15:11 769次阅读
    <b class='flag-5'>Chiplet</b>需求飙升 为何<b class='flag-5'>chiplet</b>产能无法迅速提高?