0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

寄生电感的优化

江师大电信小希 来源:江师大电信小希 作者:江师大电信小希 2022-12-28 18:05 次阅读

在实际电路中,寄生电感最主要的来源是PCB上的走线以及过孔,PCB板上的走线长度越长,过孔的深度越大,寄生电感就越大。

输入端走线优化

要减少通电瞬间,寄生电感对输入电容上电压的影响,就需要降低电路中寄生电感的感值,最有效的方法就是减少从电路输入端到输入电容的走线长度,当从输入端到输入电容之间必须使用过孔时,我们可以选择厚度较薄的PCB板,减少过孔的深度,同时多打过孔,使寄生电感并联从而降低输入端到电容之间的电感值。

另外在对电路通电前,要预先检查输入电容上的电压是否有异常的高压,如果发现电压过高则需要继续通过上面的方法进行优化。

芯片端的电路走线优化

从之前LP6451的分析中可以看到,寄生电感LG1和LG2产生的感应电压对Buck控制芯片的影响最大,因此在实际电路中,我们希望LG1和LG2越小越好,这也就是我们常说的,输入电容要尽可能的靠近控制芯片,并且从输入电容到芯片相应引脚之间的走线最好在同一层,而且越短越好的原因。图1是LP6451的建议走线图,输入电容CIN需要尽可能的靠近芯片的VIN和GND引脚。

pYYBAGOsFP2APMiUAABHQgS-Ouw305.png

图1:建议Layout 打线图

poYBAGOsFP6AbtdEAAEXy3lScQk666.png

图2:LP6451 Layout 布线图

而图2为LP6451 Demo Board的实际Layout的走线图,其中输入电容C2和C3(即图1中的CIN)尽量靠近控制芯片LP6451,输入电容的正极和地线也都采用铺铜的方式在TOP层分别与芯片的VIN和GND引脚连接,这样能尽可以的减少寄生电感,从而降低寄生电感对电路的影响。

pYYBAGOsFP-ATBFoAADnnhOkHkE832.png

图3:LP6451 工作波形

图3为LP6451 Demo Board的实际工作波形,输入电压为12VDC,输出负载为5V/3A,采用优化的Layout走线图后,Demo Board在满载工作时测试LP6451的SW引脚,从波形上看没有任何毛刺,电路工作状态十分良好。

总结

这里我们介绍了开关电源电路中,寄生电感的来源,与哪些因素有关,寄生电感对电路的影响以及如何采用优化Layout的方法来降低电路中寄生电感。因为寄生电感并不(找元器件现货上唯样商城)是工程师们在开发电源时专门设计的,所以很多时候寄生电感造成的不良影响往往就被忽略了,希望通过这三期文章介绍,能让大家对寄生电感有更多更深入的认识,在设计电源的初期就能引起重视,做到防患于未然。

审核编辑黄昊宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    449

    文章

    48589

    浏览量

    413094
  • 电感
    +关注

    关注

    51

    文章

    5786

    浏览量

    101335
收藏 人收藏

    评论

    相关推荐

    碳化硅模块(SiC模块/MODULE)大电流下的驱动器研究

    了驱动回路的寄生电感优化驱动回路布局,使得开通与关断回路杂散电感分别降低到 6.50 nH和 5.09 nH。最后,以Cree公司的1 200 V/400 A CAB400M12XM
    发表于 05-14 09:57

    什么是寄生电感?如何计算过孔的寄生电感

    在PCB(PrintedCircuitBoard,印刷电路板)设计中,过孔寄生电感是一个重要的考虑因素。当电流通过PCB的过孔时,由于过孔的几何形状和布局,会产生一定的寄生电感。这种
    的头像 发表于 03-15 08:19 1405次阅读
    什么是<b class='flag-5'>寄生</b><b class='flag-5'>电感</b>?如何计算过孔的<b class='flag-5'>寄生</b><b class='flag-5'>电感</b>?

    如何测量功率回路中的杂散电感

    本文支持快捷转载影响IGBT和SiCMOSFET在系统中的动态特性有两个非常重要的参数:寄生电感寄生电容。而本文主要介绍功率回路中寄生电感
    的头像 发表于 03-07 08:13 383次阅读
    如何测量功率回路中的杂散<b class='flag-5'>电感</b>

    寄生电感到底是什么?如何计算过孔的寄生电感

    从式中可以看出:过孔的直径对寄生电感的影响较小,而长度才是影响寄生电感的关键因素。所以,在设计电路板时,要尽量减小过孔的长度,以提高电路的性能。
    的头像 发表于 02-27 14:28 533次阅读

    详解MOS管的寄生电感寄生电容

    寄生电容和寄生电感是指在电路中存在的非意图的电容和电感元件。 它们通常是由于电路布局、线路长度、器件之间的物理距离等因素引起的。
    的头像 发表于 02-21 09:45 1318次阅读
    详解MOS管的<b class='flag-5'>寄生</b><b class='flag-5'>电感</b>和<b class='flag-5'>寄生</b>电容

    寄生电感的介绍

    寄生电感的介绍
    的头像 发表于 11-29 16:41 1466次阅读
    <b class='flag-5'>寄生</b><b class='flag-5'>电感</b>的介绍

    寄生电感的影响

    寄生电感的影响
    的头像 发表于 11-29 16:32 588次阅读
    <b class='flag-5'>寄生</b><b class='flag-5'>电感</b>的影响

    如何优化PCB走线来减小回路电感和环路面积?

    如何优化PCB走线来减小回路电感和环路面积? 随着电路设计的复杂性和频率的不断提高,电路中的电感和环路造成的影响也越来越明显。因此,优化PCB走线以减小回路
    的头像 发表于 10-23 09:58 1656次阅读

    如何应对电路板寄生组件对电路性能的干扰

    电路板布线所产生主要寄生组件分别是电阻、电容以及电感。从电路图转成实际电路板时,所有寄生组件都有机会干扰电路性能。当一系统混合数字与模拟组件时,仔细布线是电路板成功与否关键。
    发表于 10-13 14:52 281次阅读
    如何应对电路板<b class='flag-5'>寄生</b>组件对电路性能的干扰

    寄生参数抽取只会StarRC不会QRC?

    寄生参数抽取 只会StarRC 不会QRC?本章节讲解下QRC抽取寄生参数。
    的头像 发表于 10-11 16:01 2284次阅读
    <b class='flag-5'>寄生</b>参数抽取只会StarRC不会QRC?

    如何减轻米勒电容所引起的寄生导通效应?

    如何减轻米勒电容所引起的寄生导通效应?  米勒电容是指由电路中存在的电感所形成的电容。它可以导致电路中的寄生导通效应,从而影响电路的性能。常见的一种解决方法是使用补偿电容,但这么做也会带来其他
    的头像 发表于 09-05 17:29 1393次阅读

    如何减少导线的寄生电感

    优化电路性能的关键之一,本文将介绍导线寄生电感的原因和对策,以便读者更好地了解和掌握降低寄生电感的方法。 第一部分: 导线的
    的头像 发表于 09-05 17:29 4253次阅读

    介绍寄生电感对PCB布局的影响

    《处理稳压器高开关频率的 PCB 布局》系列专辑由三篇文章构成,主要围绕高开关频率处理稳压器,介绍了高频 DC/DC 转换器的优点、使用注意事项以及寄生电感对 PCB 布局的影响。
    发表于 08-21 14:51 1212次阅读
    介绍<b class='flag-5'>寄生</b><b class='flag-5'>电感</b>对PCB布局的影响

    Avago射频VMMK设备提高性能通过减少寄生电感和电容

    电子发烧友网站提供《Avago射频VMMK设备提高性能通过减少寄生电感和电容.pdf》资料免费下载
    发表于 07-20 10:15 0次下载
    Avago射频VMMK设备提高性能通过减少<b class='flag-5'>寄生</b><b class='flag-5'>电感</b>和电容

    EMI的PCB寄生参数有哪些

    影响EMI的PCB寄生参数你都清楚吗?
    的头像 发表于 07-18 12:57 629次阅读
    EMI的PCB<b class='flag-5'>寄生</b>参数有哪些