FPGA的用处比我们平时想象的用处更广泛,原因在于其中集成的模块种类更多,而不仅仅是原来的简单逻辑单元(LE)。
早期的FPGA相对比较简单,所有的功能单元仅仅由管脚、内部buffer、LE、RAM构建而成,LE由LUT(查找表)和D触发器构成,RAM也往往容量非常小。现在的FPGA不仅包含以前的LE,RAM也更大更快更灵活,管教IOB也更加的复杂,支持的IO类型也更多,而且内部还集成了一些特殊功能单元,包括:DSP:实际上就是乘加器,FPGA内部可以集成多个乘加器,而一般的DSP芯片往往每个core只有一个。换言之,FPGA可以更容易实现多个DSP core功能。在某些需要大量乘加计算的场合,往往多个乘加器并行工作的速度可以远远超过一个高速乘加器。SERDES:高速串行接口。将来PCI-E、XAUI、HT、S-ATA等高速串行接口会越来越多。有了SERDES模块,FPGA可以很容易将这些高速串行接口集成进来,无需再购买专门的接口芯片。CPU core:分为2种,软core和硬core.软core是用逻辑代码写的CPU模块,可以在任何资源足够的FPGA中实现,使用非常灵活。而且在大容量的FPGA中还可以集成多个软core,实现多核并行处理。硬core是在特定的FPGA内部做好的CPU core,优点是速度快、性能好,缺点是不够灵活。不过,FPGA还是有缺点。对于某些高主频的应用,FPGA就无能为力了。现在虽然理论上FPGA可以支持的500MHz,但在实际设计中,往往200MHz以上工作频率就很难实现了。FPGA设计要点之一:时钟树对于FPGA来说,要尽可能避免异步设计,尽可能采用同步设计。同步设计的第一个关键,也是关键中的关键,就是时钟树。一个糟糕的时钟树,对FPGA设计来说,是一场无法弥补的灾难,是一个没有打好地基的大楼,崩溃是必然的。具体一些的设计细则:1)尽可能采用单一时钟;
2)如果有多个时钟域,一定要仔细划分,千万小心;
3)跨时钟域的信号一定要做同步处理。对于控制信号,可以采用双采样;对于数据信号,可以采用异步fifo.需要注意的是,异步fifo不是万能的,一个异步fifo也只能解决一定范围内的频差问题。
4)尽可能将FPGA内部的PLL、DLL利用起来,这会给你的设计带来大量的好处。
5)对于特殊的IO接口,需要仔细计算Tsu、Tco、Th,并利用PLL、DLL、DDIO、管脚可设置的delay等多种工具来实现。简单对管脚进行Tsu、Tco、Th的约束往往是不行的。可能说的不是很确切。这里的时钟树实际上泛指时钟方案,主要是时钟域和PLL等的规划,一般情况下不牵扯到走线时延的详细计算(一般都走全局时钟网络和局部时钟网络,时延固定),和ASIC中的时钟树不一样。对于ASIC,就必须对时钟网络的设计、布线、时延计算进行仔细的分析计算才行。FPGA设计要点之二:FSMFSM:有限状态机。这个可以说是逻辑设计的基础。几乎稍微大一点的逻辑设计,几乎都能看得到FSM.FSM分为moore型和merly型,moore型的状态迁移和变量无关,merly型则有关。实际使用中大部分都采用merly型。FSM通常有2种写法:单进程、双进程。初学者往往喜欢单进程写法,格式如下:
always@(posedgeclkorposedgerst)
begin
if(rst==1'b1)
FSM_status <= ……;
else
case(FSM_status)
……;
endcase
end
简单的说,单进程FSM就是把所有的同步、异步处理都放入一个always中。
优点:
1)看起来比较简单明了,写起来也不用在每个case分支或者if分支中写全对各个信号和状态信号的处理。也可以简单在其中加入一些计数器进行计数处理。2)所有的输出信号都已经是经过D触发器锁存了。缺点:1)优化效果不佳。由于同步、异步放在一起,编译器一般对异步逻辑的优化效果最好。单进程FSM把同步、异步混杂在一起的结果就是导致编译器优化效果差,往往导致逻辑速度慢、资源消耗多。2)某些时候需要更快的信号输出,不必经过D触发器锁存,这时单进程FSM的处理就比较麻烦了。双进程FSM,格式如下:
always@(posedgeclkorposedgerst)
begin
if(rst==1'b1)
FSM_status_current <= …;
else
FSM_status_current<= FSM_status_next;
always@(*)
begin
case(FSM_status_current)
FSM_status_next =……;
endcase
end
从上面可以看到,同步处理和异步处理分别放到2个always中。其中FSM状态变量也采用2个来进行控制。双进程FSM的原理我这里就不多说了,在很多逻辑设计书中都有介绍。这里描述起来太费劲。优点:1)编译器优化效果明显,可以得到很理想的速度和资源占用率。
2)所有的输出信号(除了FSM_status_current)都是组合输出的,比单进程FSM快。缺点:1)所有的输出信号(除了FSM_status_current)都是组合输出的,在某些场合需要额外写代码来进行锁存。
2)在异步处理的always中,所有的if、case分支必须把所有的输出信号都赋值,而且不能出现在FSM中的输出信号回送赋值给本FSM中的其他信号的情况,否则会出现 latch.latch会导致如下问题:1)功能仿真结果和后仿不符;2)出现无法测试的逻辑;3)逻辑工作不稳定,特别是latch部分对毛刺异常敏感;4)某些及其特殊的情况下,如果出现正反馈,可能会导致灾难性的后果。这不是恐吓也不是开玩笑,我就亲眼见过一个小伙把他做的逻辑加载上去后,整个FPGA给炸飞了。后来怀疑可能是出现正反馈导致高频振荡,最后导致芯片过热炸掉(这个FPGA芯片没有安装散热片)。FPGA设计要点之三:latch首先回答一下:1)stateCAD没有用过,不过我感觉用这个东东在构建大的系统的时候似乎不是很方便。也许用systemC或者system Verilog更好一些。2)同步、异步的叫法是我所在公司的习惯叫法,不太对,不过已经习惯了,呵呵。这次讲一下latch.latch的危害已经说过了,这里不再多说,关键讲一下如何避免。1)在组合逻辑进程中,if语句一定要有else!并且所有的信号都要在if的所有分支中被赋值。
always@(*)begin
if(sig_a==1'b1)sig_b=sig_c;
end
这个是绝对会产生latch的。
正确的应该是
always@(*)begin
if ( sig_a == 1'b1 ) sig_b = sig_c;
else sig_b = sig_d;
end
另外需要注意,下面也会产生latch.也就是说在组合逻辑进程中不能出现自己赋值给自己或者间接出现自己赋值给自己的情况。
always@(*)begin
if(rst==1'b1)counter=32'h00000000;
elsecounter=counter+1;
end
但如果是时序逻辑进程,则不存在该问题。
2)case语句的default一定不能少!原因和if语句相同,这里不再多说了。需要提醒的是,在时序逻辑进程中,default语句也一定要加上,这是一个很好的习惯。3)组合逻辑进程敏感变量不能少也不能多。这个问题倒不是太大,verilog2001语法中可以直接用 * 搞定了。顺便提一句,latch有弊就一定有利。在FPGA的LE中,总存在一个latch和一个D触发器,在支持DDR的IOE(IOB)中也存在着一个latch来实现DDIO.不过在我们平时的设计中,对latch还是要尽可能的敬而远之。FPGA设计要点之四:逻辑仿真仿真是FPGA设计中必不可少的一步。没有仿真,就没有一切。仿真是一个单调而繁琐的工作,很容易让人产生放弃或者偷工减料的念头。这时一定要挺住!仿真分为单元仿真、集成仿真、系统仿真。单元仿真:针对每一个最小基本模块的仿真。单元仿真要求代码行覆盖率、条件分支覆盖率、表达式覆盖率必须达到100%!这三种覆盖率都可以通过MODELSIM来查看,不过需要在编译该模块时要在Compile option中设置好。集成仿真:将多个大模块合在一起进行仿真。覆盖率要求尽量高。系统仿真:将整个硬件系统合在一起进行仿真。此时整个仿真平台包含了逻辑周边芯片接口的仿真模型,以及BFM、Testbench等。系统仿真需要根据被仿真逻辑的功能、性能需求仔细设计仿真测试例和仿真测试平台。系统仿真是逻辑设计的一个大分支,是一门需要专门学习的学科。
审核编辑 :李倩
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。
举报投诉
-
FPGA
+关注
关注
1631文章
21806浏览量
606681 -
仿真
+关注
关注
50文章
4134浏览量
134123 -
高速串行
+关注
关注
2文章
22浏览量
11352
原文标题:详解FPGA的四大设计要点
文章出处:【微信号:zhuyandz,微信公众号:FPGA之家】欢迎添加关注!文章转载请注明出处。
发布评论请先 登录
相关推荐
制造业仓库管理四大要点与广东MES系统:珠海先达的实践与探索
在制造业领域,仓库管理是企业运营的重要环节,直接关系到生产效率、成本控制和产品质量。本文将从制造业仓库管理的四个要点出发,探讨广东MES系统在仓库管理中的应用,并以珠海先达为例,展示其在仓库管理方面
赛逸展2025响应四大行业协会倡议,审慎采购美国芯片!
,中国互联网协会、中国汽车工业协会、中国半导体行业协会、中国通信企业协会发表声明,呼吁国内企业审慎选择采购美国芯片。赛逸展坚定不移地与中国四大行业协会站在一起,迅速加入四大协会阵营,全力支持四大协会的倡议。 赛逸展以实际行动展现
UVLED固化机结构的四大模块
UVLED固化机作为一种高效、节能的固化设备,在多个行业中发挥着重要作用。其结构设计的合理性直接决定了设备的性能和使用效果。UVLED固化机的四大模块主要包括光源系统、控制系统、散热系统和传送系统
![UVLED固化机结构的<b class='flag-5'>四大</b>模块](https://file1.elecfans.com/web1/M00/F5/C7/wKgZoWdEMNiAdc6VAADQtj68qxc852.png)
详解FPGA的基本结构
ZYNQ PL 部分等价于 Xilinx 7 系列 FPGA,因此我们将首先介绍 FPGA 的架构。简化的 FPGA 基本结构由 6 部分组成,分别为可编程输入/输出单元、基本可编程逻辑单元、嵌入式块RAM、丰富的布线资源、底层
![<b class='flag-5'>详解</b><b class='flag-5'>FPGA</b>的基本结构](https://file1.elecfans.com/web1/M00/F3/B4/wKgZoWcbXIyAb327AAAwW_9Aqco842.png)
探秘四大主流芯片架构:谁将主宰未来科技?
在科技日新月异的今天,芯片作为现代电子设备的心脏,其架构的选择与设计显得尤为重要。目前市场上主流的芯片架构有四种:X86、ARM、RISC-V和MIPS。它们各具特色,广泛应用于各种电子设备中。本文将详细剖析这四大主流芯片架构的特点、优势及应用领域。
![探秘<b class='flag-5'>四大</b>主流芯片架构:谁将主宰未来科技?](https://file1.elecfans.com/web2/M00/FF/9D/wKgZomaprB2AAz_dAAB5jM6cQtM901.png)
基于FPGA的CCD工业相机系统设计
基于FPGA的CCD工业相机系统设计是一个综合性的项目,它结合了硬件电路设计、FPGA编程以及图像处理技术。以下是一个详细的系统设计方案,包括设计概述、硬件架构、FPGA编程要点以及部
机器视觉的四大类应用是什么?
机器视觉是一种利用计算机和图像处理技术,模拟人类视觉系统,实现对图像的获取、处理、分析和理解的技术。它在工业、医疗、农业、交通等领域有着广泛的应用。以下是机器视觉的四大类应用: 工业自动化 工业
中国FPGA市场竞争格局分析
AMD(Xilinx)FPGA相关产品矩阵主要包括:四大 FPGA产品系列(VIRTEX、KINTEX、ARTIX、SPARTAN),以及集成度更高的两大自适应 SoC(Adaptive SoC)系列(ZYNQ、VERSAL)。
发表于 04-26 17:01
•1372次阅读
![中国<b class='flag-5'>FPGA</b>市场竞争格局分析](https://file1.elecfans.com/web2/M00/DC/46/wKgaomYrbcuAEZTdAAAT72ycnhI229.png)
韩四大集团营业利润降66% 三星集团利润下降92.7%
韩四大集团营业利润降66% 三星集团利润下降92.7% 据韩媒报道,“韩国CXO研究所”这家企业分析机构发布了一份统计数据报告,2023年三星、SK、现代汽车和LG这四家韩的利润总额同比下降65.9
FPGA设计需要掌握的四大核心要点
CPU core:分为2种,软core和硬core.软core是用逻辑代码写的CPU模块,可以在任何资源足够的FPGA中实现,使用非常灵活。而且在大容量的FPGA中还可以集成多个软core,实现多核并行处理。
发表于 03-14 11:36
•1101次阅读
![<b class='flag-5'>FPGA</b>设计需要掌握的<b class='flag-5'>四大</b>核心<b class='flag-5'>要点</b>](https://file1.elecfans.com/web2/M00/C4/4B/wKgZomXycVSAKBURAAAeIZLUJ3Y323.jpg)
小白学习FPGA的四大误区
1、不熟悉
FPGA的内部结构,不了解可编程逻辑器件的基本原理。FPGA为什么是可以编程的?恐怕很多菜鸟不知道,他们也不想知道。因为他们觉得这是无关紧要的。他们潜意识的认为可编程嘛,肯定就是像写
发表于 02-22 11:00
评论