0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

详解三维NAND集成工艺(3D-NAND Integration Technology)

Semi Connect 来源:Semi Connect 2023-02-03 09:16 次阅读

在20nm 工艺节点之后,传统的平面浮栅 NAND 闪速存储器因受到邻近浮栅 -浮栅的耦合电容干扰而达到了微缩的极限。为了实现更高的存储容量,NAND集成工艺开始向三维堆叠方向发展。在三维NAND 存储单元中,电荷的存储层可以是浮栅或氮化硅电荷俘获层(Charge-Trapping Layer, CTL)。三维CTL垂直沟道型NAND 闪存(3D NAND 或 V-NAND)基于无结型 (Junctionless, JL)薄膜场效应晶体管(TFT),具有更好的可靠性。

目前,国际上主流的 3D NAND 产品是韩国三星电子研发出来的,2013 年第一代产品(32~64Gbit)有24层堆叠的存储单元,2014 年第二代产品 (128Gbit)有 32层,2015 年第三代产品(256Gbit) 有48层,64层产品于 2017 年量产,128 层存储单元的3D NAND 产品目前已研发完成并量产。

0b59a8c6-a34e-11ed-bfe3-dac502259ad0.png

上图所示为3D NAND 闪存器件结构示意图。图中,底层的选通晶体管(CSL/GSI)为反型晶体管,其余每个存储单元的晶体管均为无结型薄膜晶体管(JL-TFT)。在晶体管关闭时,多晶硅薄膜沟道处于全耗尽状态,开关电流比大于10^6。存储层采用的是基于纸化硅的高陷阱密度材料(电子/空穴在存储层中的横向扩散会降低 3D NAND 的可靠性)。电荷存储单元之间的耦合效应低。写入 / 擦除操作分别使用电子和空穴的 FN 隧道穿透,隧道穿透层通常是基于氧化硅和氮氧化硅叠层材料结构的,阻挡层采用氧化硅或氧化铝等材料 (目的是降低栅反向注入)。3D NAND 存储单元的存储性能优异,具有写入 / 擦除快速,存储窗口大于 6V ,存储写入 / 擦除次数大于 10^4,以及在 85°C 下数据保持能力可达10年等优势。

0b8ab18c-a34e-11ed-bfe3-dac502259ad0.png

上图所示为 3D NAND 闪存器件制造工艺流程示意图。在完成 CMOS的源漏之后,开始重覆沉淀多层氧化硅/氮化硅,然后进行光刻和沟道超深孔刻蚀(深宽比大于30:1),沉淀高质量的多晶硅薄膜和沟道深孔填充并形成栅衬垫阵列(Gate Pad)。接下来进行光刻和字线刻蚀 一 离子注入形成 CSL 线 一 湿法去除氮化硅 一 沉淀栅介质和电荷俘获 ONO 薄膜(其特点是厚度和组分均匀,沟道 - 介质界面缺陷密度低) 一 沉积钨薄膜作为栅极,并刻蚀钨以分开字线。完成上述工艺后,继续进行 BEOL 工艺。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • NAND
    +关注

    关注

    16

    文章

    1677

    浏览量

    136005
  • 存储器
    +关注

    关注

    38

    文章

    7448

    浏览量

    163587
  • 工艺
    +关注

    关注

    4

    文章

    573

    浏览量

    28749
  • 晶体管
    +关注

    关注

    77

    文章

    9629

    浏览量

    137819
  • 三维
    +关注

    关注

    1

    文章

    495

    浏览量

    28941

原文标题:三维NAND 集成工艺(3D-NAND Integration Technology)

文章出处:【微信号:Semi Connect,微信公众号:Semi Connect】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    3D NAND良率是NAND Flash市场最大变数

    据海外媒体报道,去年下半年以来NAND Flash市场供不应求,主要关键在于上游原厂全力调拨2D NAND Flash产能转进3D NAND
    发表于 02-27 09:21 1472次阅读
    <b class='flag-5'>3D</b> <b class='flag-5'>NAND</b>良率是<b class='flag-5'>NAND</b> Flash市场最大变数

    NAND三维多层1TXR阻变存储器设计

    提出一种适用于未来高密度应用的与非(NAND) 型共享选通管的三维多层1TXR 阻变存储器概念。在0.13 m工艺下, 以一个使用8 层金属堆叠的1T64R 结构为例, 其存储密度比传统的单层1T1R 结构高
    发表于 12-07 11:02 16次下载
    <b class='flag-5'>NAND</b>型<b class='flag-5'>三维</b>多层1TXR阻变存储器设计

    Allwinner Technology Nand Flash Support List

    Allwinner Technology Nand Flash Support List—全志科技NAND Flash支持列表。
    发表于 09-26 16:31 2次下载

    2017年NAND产能成长有限、价格走扬

    017年NAND Flash整体投片产能仅年增6%,随着业者加速转进3D-NAND,2017年2D-NAND缺货情况将持续一整年。
    发表于 12-23 09:38 741次阅读

    美光与英特尔合作伙伴关系将终止 因3D-NAND不符合目前市场

    近日,美光与英特尔宣布NAND Flash合作伙伴关系即将终止,据悉是因为96层3D-NAND不符合目前的市场,要形成主流起码要到2019年。
    发表于 01-15 13:58 1086次阅读

    Sean Kang介绍未来几年3D-NAND的发展线路图,2021年堆叠层数会超过140层,而且会不断变薄

    在正在举行的国际存储研讨会2018(IMW 2018)上,应用材料公司Sean Kang介绍了未来几年3D-NAND的发展线路图,到了2021年,3D-NAND的堆叠层数会超过140层,而且每一层的厚度会不断的变薄。
    的头像 发表于 06-18 09:46 3665次阅读
    Sean Kang介绍未来几年<b class='flag-5'>3D-NAND</b>的发展线路图,2021年堆叠层数会超过140层,而且会不断变薄

    3D工艺的转型步伐较慢,NAND闪存依然处于供给吃紧的状态

    今年第季度,NAND闪存依然处于供给吃紧的状态,主要是颗粒厂面向3D工艺的转型步伐较慢,低于预期。
    发表于 09-16 10:38 590次阅读

    半导体行业3D NAND Flash

    .DIGITIMES研究观察,由于干蚀刻使用在64层以上更高堆叠层数的三维NAND闪存,其蚀刻速度与正确性可望优于湿蚀刻,将使星于64层以上的3D
    发表于 10-08 15:52 514次阅读

    星、美光3D-NAND Flash产出比重已逾50%

    集邦咨询半导体研究中心(DRAMeXchange)最新研究显示,随着下半年各家原厂最新64层堆栈的3D-NAND Flash产能开出,在星及美光等领头羊带领下,预估第3D-NAND
    发表于 11-16 08:45 1262次阅读

    未来的3D NAND将如何发展?

    NAND 应运而生,可以支持在更小的空间内容纳更高的存储容量,在需要存储海量数据的时代有着重大价值。 依托于先进工艺3D NAND,氧化层越来越薄,面临可靠性和稳定性的难题,未来
    的头像 发表于 11-20 16:07 2533次阅读

    未来的3D NAND将如何发展?如何正确判断一款3D NAND的总体效率?

    依托于先进工艺3D NAND,氧化层越来越薄,面临可靠性和稳定性的难题,未来的 3D NAND 将如何发展?如何正确判断一款
    的头像 发表于 11-20 17:15 3239次阅读

    基于三维集成技术的红外探测器

    三维集成技术可分为三维晶圆级封装、基于三维中介层(interposer)的集成三维堆叠式
    的头像 发表于 04-25 15:35 1931次阅读

    什么是3D NAND闪存?

    我们之前见过的闪存多属于Planar NAND平面闪存,也叫有2D NAND或者直接不提2D的,而3D 闪存,顾名思义,就是它是立体堆叠的,
    的头像 发表于 03-30 14:02 2794次阅读

    3D-NAND 闪存探索将超过300层

    全行业正在努力将 3D 引入 DRAM。采用 3D X-DRAM 仅涉及利用当前成熟的 3D NAND 工艺,这与学术论文提出和内存行业研究
    发表于 05-30 11:13 520次阅读
    <b class='flag-5'>3D-NAND</b> 闪存探索将超过300层

    3D-NAND浮栅晶体管的结构解析

    传统平面NAND闪存技术的扩展性已达到极限。为了解决这一问题,3D-NAND闪存技术应运而生,通过在垂直方向上堆叠存储单元,大幅提升了存储密度。本文将简要介绍3D-NAND浮栅晶体管。
    的头像 发表于 11-06 18:09 243次阅读
    <b class='flag-5'>3D-NAND</b>浮栅晶体管的结构解析