0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

联华电子和Cadence共同合作开发3D-IC混合键合(hybrid-bonding)参考流程

Cadence楷登 来源:Cadence楷登 2023-02-03 11:02 次阅读

联华电子(NYSE:UMC;TWSE:2303)与楷登电子(美国 Cadence 公司NASDAQ:CDNS)今日共同宣布,采用 Integrity 3D-IC 平台的 Cadence 3D-IC 参考工作流程已通过联电的芯片堆栈技术认证,将进一步缩短产品上市时间。

联电的混合键合解决方案已经做好支持广泛技术节点集成的准备,适用于边缘 AI、图像处理和无线通信应用。采用联电的 40nm 低功耗(40LP)工艺作为片上堆栈技术的展示,双方合作验证了该设计流程中的关键 3D-IC 功能,包括使用 Cadence 的 Integrity 3D-IC 平台实现系统规划和智能桥突创建。Cadence Integrity 3D-IC 平台是业界首款综合解决方案,在单一平台中集成了系统规划、芯片和封装实现以及系统分析。

联华电子元件技术开发及设计支援副总经理郑子铭表示:“过去一年,我们的客户在不牺牲设计面积或增加成本的情况下,寻求设计效能的提升方法,让业界对 3D-IC 解决方案的兴趣大为提升。成本效益和设计可靠度的提升是联电混合键合技术的两大主轴,同时也是此次与 Cadence 合作所创造的成果与优势,未来将可让共同客户享受 3D 设计架构所带来的优势,同时大幅减省设计整合所需时间。”

Cadence 数字与签核事业部研发副总裁 Don Chan 表示:“随着物联网人工智能5G 应用设计复杂性的日益增加,片上技术自动化对芯片设计师越来越重要。Cadence 3D-IC 工作流程与 Integrity 3D-IC 平台针对 UMC 的混合键合技术进行了优化,为客户提供全面的设计、验证和实现解决方案,使他们能够自信地创建并验证创新的 3D-IC 设计,同时缩短产品推向市场的时间。”

该参考流程以 Cadence 的 Integrity 3D-IC 平台为核心,围绕高容量、多技术分层的数据库构建而成。该平台在统一的管理平台下提供 3D 设计完整的设计规划、实现和分析。通过在设计初期执行热能、功耗和静态时序分析,可以实现 3D 芯片堆栈中的多个晶粒的同步设计和分析。该流程还支持针对连接精度的系统级布局与原理图(LVS)检查,针对覆盖和对齐的电气规则检查(ERC),以及在 3D 堆栈设计结构中的热分布分析。

除了 Integrity 3D-IC 平台,Cadence 3D-IC 流程还包括 Innovus 设计实现系统,Quantus 寄生提取解决方案,Tempus 时序签核解决方案,Pegasus 验证系统,Voltus IC 电源完整性解决方案和Celsius 热求解器。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • IC
    IC
    +关注

    关注

    36

    文章

    5897

    浏览量

    175210
  • 3D
    3D
    +关注

    关注

    9

    文章

    2861

    浏览量

    107312
  • 封装
    +关注

    关注

    126

    文章

    7771

    浏览量

    142705
  • Cadence
    +关注

    关注

    64

    文章

    915

    浏览量

    141855
  • 联华电子
    +关注

    关注

    0

    文章

    56

    浏览量

    16681

原文标题:联华电子和 Cadence 共同合作开发 3D-IC 混合键合(hybrid-bonding)参考流程

文章出处:【微信号:gh_fca7f1c2678a,微信公众号:Cadence楷登】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    三维堆叠封装新突破:混合技术揭秘!

    随着半导体技术的飞速发展,芯片的性能需求不断提升,传统的二维封装技术已难以满足日益增长的数据处理速度和功耗控制要求。在此背景下,混合Hybrid
    的头像 发表于 11-13 13:01 342次阅读
    三维堆叠封装新突破:<b class='flag-5'>混合</b><b class='flag-5'>键</b><b class='flag-5'>合</b>技术揭秘!

    先进封装技术激战正酣:混合合成新星,重塑芯片领域格局

    随着摩尔定律的放缓与面临微缩物理极限,半导体巨擘越来越依赖先进封装技术推动性能的提升。随着封装技术从2D向2.5D3D推进,芯片堆迭的连接技术也成为各家公司差异化与竞争力的展现。而“混合
    的头像 发表于 11-08 11:00 381次阅读

    混合的基本原理和优势

    混合Hybrid Bonding)是半导体封装领域的新兴技术,能够实现高密度三维集成,无需传统的焊料凸点。本文探讨
    的头像 发表于 10-30 09:54 344次阅读
    <b class='flag-5'>混合</b><b class='flag-5'>键</b><b class='flag-5'>合</b>的基本原理和优势

    混合,成为“芯”宠

    要求,传统互联技术如引线键合、倒装芯片和硅通孔(TSV)等,正逐步显露其局限。在这种背景下,混合
    的头像 发表于 10-18 17:54 352次阅读
    <b class='flag-5'>混合</b><b class='flag-5'>键</b><b class='flag-5'>合</b>,成为“芯”宠

    电子封装 | Die Bonding 芯片的主要方法和工艺

    传统方法和先进方法。传统的方法包括晶片连接和电线连接,而先进的方法包括IBM在60年代末开发的倒装芯片连接。倒装芯片是一种结合了模具
    的头像 发表于 09-20 08:04 594次阅读
    <b class='flag-5'>电子</b>封装 | Die <b class='flag-5'>Bonding</b> 芯片<b class='flag-5'>键</b><b class='flag-5'>合</b>的主要方法和工艺

    Cadence与Samsung Foundry开展广泛合作

    (GAA)节点上 AI 和 3D-IC 半导体的设计速度。Cadence 与 Samsung 的持续合作大大推进了业界要求最苛刻应用中的系统和半导体开发,如人工智能、汽车、航空航天、
    的头像 发表于 08-29 09:24 537次阅读

    混合技术:开启3D芯片封装新篇章

    Bonding)技术应运而生,并迅速成为3D芯片封装领域的核心驱动力。本文将深入探讨混合技术在3D
    的头像 发表于 08-26 10:41 836次阅读
    <b class='flag-5'>混合</b><b class='flag-5'>键</b><b class='flag-5'>合</b>技术:开启<b class='flag-5'>3D</b>芯片封装新篇章

    Samsung 和Cadence3D-IC热管理方面展开突破性合作

      企业若想保持领先地位,往往需要在快速发展的技术领域中培养战略合作伙伴关系并开展前沿创新。Samsung 和 Cadence3D-IC 热管理方面的突破性合作就完美诠释了这一策
    的头像 发表于 07-16 16:56 790次阅读

    Cadence与Intel Foundry的战略合作取得重大成果

    设计套件 (PDK),逐步深化了两家公司在多个 Intel 工艺节点上的 3D-IC 赋能、EDA 流程和 IP 开发方面的合作
    的头像 发表于 06-26 11:24 680次阅读

    借助云计算加速3D-IC可靠性的机械应力模拟

    《半导体芯科技》杂志文章 Ansys公司最近与台积电和微软合作开发联合解决方案,该解决方案为分析2.5D/3D-IC多芯片系统中的机械应力提供了高容量云解决方案,使共同客户能够避免现场
    的头像 发表于 06-03 16:05 428次阅读
    借助云计算加速<b class='flag-5'>3D-IC</b>可靠性的机械应力模拟

    Cadence与台积电深化合作创新,以推动系统和半导体设计转型

    楷登电子(美国 Cadence 公司,NASDAQ:CDNS)与台积电(TSMC)深化了双方的长期合作,官宣了一系列旨在加速设计的创新技术进展,包括从 3D-IC 和先进制程节点到设计
    的头像 发表于 04-30 14:25 550次阅读

    3D-IC 以及传热模型的重要性

    本文要点缩小集成电路的总面积是3D-IC技术的主要目标。开发3D-IC的传热模型,有助于在设计和开发的早期阶段应对热管理方面的挑战。开发
    的头像 发表于 03-16 08:11 802次阅读
    <b class='flag-5'>3D-IC</b> 以及传热模型的重要性

    3D-IC 设计之早期三维布图综合以及层次化设计方法

    3D-IC 设计之早期三维布图综合以及层次化设计方法
    的头像 发表于 12-04 16:53 509次阅读
    <b class='flag-5'>3D-IC</b> 设计之早期三维布图综合以及层次化设计方法

    3D-IC 设计之 Memory-on-Logic 堆叠实现流程

    3D-IC 设计之 Memory-on-Logic 堆叠实现流程
    的头像 发表于 12-01 16:53 672次阅读
    <b class='flag-5'>3D-IC</b> 设计之 Memory-on-Logic 堆叠实现<b class='flag-5'>流程</b>

    3D-IC 中 硅通孔TSV 的设计与制造

    3D-IC 中 硅通孔TSV 的设计与制造
    的头像 发表于 11-30 15:27 881次阅读
    <b class='flag-5'>3D-IC</b> 中 硅通孔TSV 的设计与制造