0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Xilinx IP GTY调试心得

pdh的FPGA 来源:pdh的FPGA 2023-02-20 11:01 次阅读

本文为调试心得

1.TXUSRCLK为用户接口时钟,接的PCS层,TXUSRCLK2接的PMA层,TXUSRCLK对应的GUI界面为user data width,而 TXUSRCLK2 对应的 GUI界面为internal data width。

ef9e127c-aebd-11ed-bfe3-dac502259ad0.png

2.两者的位宽可以相同,也可以不同,相同时,TXUSRCLK = TXUSRCLK 2,当在使用时,如果IP设置 8B/10B编码,在控制用户接口时,没有什么要特别注意的。而如果IP设置64B/66B编码,那么在TX用户接口,控制tx sequence时时序会不同,需要特别注意,并且根据user data width 的不同,tx sequence 的掩码位置也不同,更具体的信息需要去阅读手册ug578,pg182。

3.8B/10B编码是不需要你进行 bit移位来还原数据的,但64B /66B 编码是需要的。

4.使用8b/10b编码时

efd17446-aebd-11ed-bfe3-dac502259ad0.png

否则

efddf112-aebd-11ed-bfe3-dac502259ad0.png

5.使用的K码一般使用k28.5,即BC

eff512fc-aebd-11ed-bfe3-dac502259ad0.png

6.接下来是最重要的使用问题,通常,我们使用GT IP大多会选 4个lane

f02b5754-aebd-11ed-bfe3-dac502259ad0.png

在IP核GUI界面中,选了x0y0-x3y3 共4个通道,然后GUI界面有tx master channel和 rx maxter channel 这个选项,当使用gt例化一个quad的时要注意master所在的lane在外部硬件上一定要确保连接不可悬空,否则导致其它lane连接不稳定。上板实测发现设置主为x0y0,如果你的x0y0的硬件没接,那么你的x1y1-x3y3会工作不正常,硬件上一定要接x0y0,其他lane才会正常工作。

7.PMA层设置

f06f3816-aebd-11ed-bfe3-dac502259ad0.png

f082c458-aebd-11ed-bfe3-dac502259ad0.png






审核编辑:刘清

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • PCS
    PCS
    +关注

    关注

    1

    文章

    139

    浏览量

    14664
  • PMA
    PMA
    +关注

    关注

    1

    文章

    31

    浏览量

    18803
  • GUI
    GUI
    +关注

    关注

    3

    文章

    659

    浏览量

    39658

原文标题:Xilinx IP GTY 使用心得(一)

文章出处:【微信号:pdh的FPGA,微信公众号:pdh的FPGA】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    下载Xilinx IP Core

    除了在Xilinx官网上在哪里能下载到Xilinx IP Core 及license? 如FFTFIRCORDIC核等!
    发表于 06-20 23:51

    是否有关于为GTY收发器发布IBERT的讨论?

    是否有关于为GTY收发器发布IBERT的讨论?现在可用的Virtex UltraScale器件是XCVU095-FFVD1924,它具有GTH和GTY收发器。在2014.2中,该部分的IP目录中有一
    发表于 09-28 11:28

    GTY 100G Aurora IP的一些问题

    Vivado:2016.4FPGA:xcvu190Hello,我在两个xcvu190平台之间遇到Aurora 64B66B IP(v11.1)的一些问题。使用x4 GTY通道将IP配置为全双工,成帧
    发表于 09-28 11:29

    DDS 调试心得

    本站提供DDS 调试心得的资料,希望能够帮你学习。
    发表于 05-25 15:53 43次下载
    DDS <b class='flag-5'>调试</b><b class='flag-5'>心得</b>

    Xilinx TCP_IP协议实现

    Xilinx FPGA工程例子源码:Xilinx TCP_IP协议实现
    发表于 06-07 14:54 32次下载

    Xilinx DDR3最新VHDL代码(通过调试)

    Xilinx FPGA工程例子源码:Xilinx DDR3最新VHDL代码(通过调试)
    发表于 06-07 14:54 77次下载

    Xilinx DDR2存储器接口调试代码

    Xilinx FPGA工程例子源码:Xilinx DDR2存储器接口调试代码
    发表于 06-07 14:54 27次下载

    XilinxIP:1024点FFT快速傅立叶变换

    Xilinx FPGA工程例子源码:XilinxIP:1024点FFT快速傅立叶变换
    发表于 06-07 15:07 51次下载

    基于QEMU系统模拟器Xilinx/QEMU的运行与调试

    Xilinx基于QEMU系统模拟器Xilinx/QEMU可用于模拟运行Zynq Linux的运行与调试
    的头像 发表于 07-04 07:50 9157次阅读

    Xilinx CORE生成器IP列表名称及说明详解

    本页包含通过LabVIEW FPGA模块可用的Xilinx CORE生成器IP的列表。LabVIEW通过Xilinx IP节点实现该IP
    发表于 11-18 05:55 4829次阅读

    图解JLINK在ADS下调试心得

    文章是对LPC2148而写的,但是对三星的44B0芯片同样适用,只需要在选择时将相应的CPU选择的S3C44B0就可以了。 JLINK在ADS下调试心得 前两天一个客户用jlink在ADS来调试LPC2148总报错,这个错误我之
    发表于 04-09 09:41 4523次阅读
    图解JLINK在ADS下<b class='flag-5'>调试</b><b class='flag-5'>心得</b>

    如何使用Xilinx AXI进行验证和调试

    了解如何使用Xilinx AXI验证IP有效验证和调试AXI接口。 该视频回顾了使用的好处,以及如何使用示例设计进行模拟。
    的头像 发表于 11-20 06:38 4105次阅读

    Versal GTY仿真:初始化,复位和速率变更

    本篇博文侧重于提供 Versal GTY 仿真示例、演示 GTY 如何解复位以及如何执行速率变更。
    的头像 发表于 11-23 10:02 1192次阅读

    HK32MCU应用笔记(六)| HK32MCU芯片调试心得

    HK32MCU应用笔记(六)| HK32MCU芯片调试心得
    的头像 发表于 09-18 10:59 787次阅读
    HK32MCU应用笔记(六)| HK32MCU芯片<b class='flag-5'>调试</b><b class='flag-5'>心得</b>

    如何申请xilinx IP核的license

    在使用FPGA的时候,有些IP核是需要申请后才能使用的,本文介绍如何申请xilinx IP核的license。
    的头像 发表于 10-25 16:48 329次阅读
    如何申请<b class='flag-5'>xilinx</b> <b class='flag-5'>IP</b>核的license