0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

单板上时钟的注意事项

项华电子DXE 来源:PCBworld 2023-02-22 09:22 次阅读

单板上时钟的注意事项,主要有以下几个方面可以考虑:

1、布局

a、时钟晶体和相关电路应布置在PCB的中央位置并且要有良好的地层,而不是靠近I/O接口处。不可将时钟产生电路做成子卡或者子板的形式,必须做在单独的时钟板上或者承载板上。

如下图所示,绿色框中部分下一层 好不要走线

37d62e4c-b249-11ed-bfe3-dac502259ad0.png   

b、在PCB时钟电路区域只布与时钟电路有关的器件,避免布设其他电路,晶体附近或者下面不要布其他信号线:在时钟发生电路、晶体下使用地平面,若其他信号穿过该平面,违反了映像平面功能,如果让信号穿越这个地平面的话,就会存在很小的地环路并影响地平面的连续性,这些地环路在高频时将会产生问题。

c、对于时钟晶体、时钟电路,可以采用屏蔽措施进行屏蔽处理;

d、若时钟外壳为金属,则PCB设计时一定要在晶体下方铺铜,并保证此部分与完整的地平面有良好的电气连接(通过多孔接地)。

时钟晶体下面铺地的好处:


晶体振荡器内部的电路会产生射频电流,如果晶体是金属外壳封装的,直流电源脚是直流电压参考和晶体内部射频电流回路参考的依靠,通过地平面释放外壳被射频辐射产生的瞬态电流。总之,金属外壳是一个单端天线, 近的映像层、地平面层有时两层或者更多层做为射频电流对地的辐射耦合作用是足够的。晶体下铺地对散热也是有好处的。

时钟电路和晶体下铺地将提供一个映像平面,可以降低对相关晶体和时钟电路产生共模电流,从而降低射频辐射,地平面对差模射频电流同样有吸收作用,这个平面必须通过多点连接到完整的地平面上,并要求通过多个过孔,这样可以提供低的阻抗,为增强这个地平面的效果,时钟发生电路应该与这个地平面靠近。

SMT封装的晶体将比金属外壳的晶体有更多的射频能量辐射:因为表贴晶体大多是塑料封装,晶体内部的射频电流会向空间辐射并耦合到其他器件。

1、共用时钟走线

对快速上升沿信号及时钟信号采用辐射状拓扑连接好于采用单个公共驱动源的网络串接,每个走线应该根据其特性阻抗采取端接措施来布线。

2、时钟传输线要求及PCB分层

时钟走线原则:在紧邻时钟走线层安排完整的映像平面层,减小走线的长度并进行阻抗控制。

37fcf626-b249-11ed-bfe3-dac502259ad0.png  

错误的跨层走线和阻抗不匹配会导致:

1)、走线使用过孔和跳转导致映像回路的不完整性;

2)、映像平面上由于器件信号管脚上电压随着信号的变化而变化产生的浪涌电压;

3)、如果走线没有考虑3W原则的话,不同时钟信号会引起串扰;

时钟信号的布线

1、时钟线一定要走在多层PCB板的内层。并且一定要走带状线;如果要走在外层,只能走微带线。

2、走在内层能保证完整的映像平面,它可以提供一个低阻抗射频传输路径,并产生磁通量,以抵消它们的源传输线的磁通量,源和返回路径的距离越近,则消磁就越好。由于增强了消磁能力,高密PCB板的每个完整平面映像层可提供6-8dB的抑制。

3、时钟布多层板的好处:有一层或者多层可以专门用于完整的电源和地平面,可以设计成好的去藕系统,减小地环路的面积,降低了差模辐射,减小了EMI,减小了信号和电源返回路径的阻抗水平,可以保持全程走线阻抗的一致性,减小了邻近走线间的串扰等。







审核编辑:刘清

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4319

    文章

    23083

    浏览量

    397563
  • PCB设计
    +关注

    关注

    394

    文章

    4683

    浏览量

    85561
  • 时钟电路
    +关注

    关注

    10

    文章

    236

    浏览量

    50717

原文标题:单板上时钟有哪些注意事项

文章出处:【微信号:项华电子DXE,微信公众号:项华电子DXE】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    【PCB小知识 8 】 时钟

    ` 本帖最后由 cooldog123pp 于 2019-8-10 22:43 编辑 这次说说单板时钟注意事项,主要有以下几个方面可以考虑:一、布局
    发表于 12-20 19:27

    CAN模块特性与设计注意事项简析

    文档文章目录目录Part 1. CAN 模块特性Part 2. 硬件设计注意事项Part 3. 软件设计注意事项Part 4. CAN波特率与采样点配置要求Part 5. 同步
    发表于 01-06 08:04

    胆机使用的注意事项

    胆机使用的注意事项:胆机使用的注意事项 我是初哥, 现在对胆机感兴趣, 但听说胆机使用麻烦, 请问有什么需要注意的?湖南吉首火车站 范增不必担心, 胆机的使用方法
    发表于 11-29 17:09 46次下载

    LCM使用注意事项

    LCM使用注意事项 1. 安装   LCD模块的安装是用PCB的安
    发表于 04-16 21:38 1407次阅读

    电池组的设计加工注意事项

    电池组的设计加工注意事项 电池组设计注意事项: 1、功率要求 2、体积空
    发表于 11-05 08:47 1551次阅读

    LPC1200系列ARM高频时钟配置注意事项手册下载

    LPC1200系列ARM高频时钟配置注意事项手册下载
    发表于 03-30 14:46 6次下载

    单板时钟注意事项

    走在内层能保证完整的映像平面,它可以提供一个低阻抗射频传输路径,并产生磁通量,以抵消它们的源传输线的磁通量,源和返回路径的距离越近,则消磁就越好。由于增强了消磁能力,高密PCB板的每个完整平面映像层可提供6-8dB的抑制。
    的头像 发表于 11-08 14:16 3736次阅读

    PCB设计单板时钟注意事项

    时钟晶体和相关电路应布置在PCB的中央位置并且要有良好的地层,而不是靠近I/O接口处。不可将时钟产生电路做成子卡或者子板的形式,必须做在单独的时钟或者承载板
    发表于 02-08 09:12 562次阅读

    使用注意事项

    使用注意事项
    发表于 03-17 20:14 1次下载
    使用<b class='flag-5'>注意事项</b>

    时钟晶体下面铺地和走线布局注意事项

    单板时钟注意事项,主要有以下几个方面可以考虑。
    的头像 发表于 05-09 10:09 1101次阅读
    <b class='flag-5'>时钟</b>晶体下面铺地和走线布局<b class='flag-5'>注意事项</b>

    PCB单板时钟注意事项

    晶体振荡器内部的电路会产生射频电流,如果晶体是金属外壳封装的,直流电源脚是直流电压参考和晶体内部射频电流回路参考的依靠,通过地平面释放外壳被射频辐射产生的瞬态电流。
    发表于 06-30 14:16 489次阅读
    PCB<b class='flag-5'>单板</b><b class='flag-5'>上</b><b class='flag-5'>时钟</b>的<b class='flag-5'>注意事项</b>

    使用注意事项

    使用注意事项
    发表于 07-07 19:04 0次下载
    使用<b class='flag-5'>注意事项</b>

    华大单片机设计特别注意事项

    华大单片机设计特别注意事项
    的头像 发表于 09-18 10:59 1005次阅读

    单板时钟注意事项 单板时钟晶体下面铺地的好处

    单板时钟注意事项 单板时钟晶体下面铺地的好处
    的头像 发表于 02-06 16:06 581次阅读

    LMK时钟family LVDS输出交流耦合设计注意事项

    电子发烧友网站提供《LMK时钟family LVDS输出交流耦合设计注意事项.pdf》资料免费下载
    发表于 09-27 09:42 0次下载
    LMK<b class='flag-5'>时钟</b>family LVDS输出交流耦合设计<b class='flag-5'>注意事项</b>