0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

解读ADC采样芯片EV10AQ190A的工作模式

FPGA之家 来源:CSDN 2023-02-24 09:06 次阅读

直接看框架图吧:

37f4f758-b3db-11ed-bfe3-dac502259ad0.png

直接说重点,任意一个输入端口输入的模拟信号同时进入ADC芯片的四个核(也可以理解为4个通道),这四个核的时钟输入是由内部时钟电路(Clock Circuit)产生的,这四个时钟之间是什么关系呢?

首先这四个时钟频率一致,都是1.25GHz。

其次,假设以ADC A这个核的时钟为坐标系(称之为标准时钟),那么由上图易知,ADC B的时钟输入为偏移了180°的时钟,同理,ADC C的输入时钟偏移了90°,ADC D的输入时钟偏移了270°。

其时序图如下:

381e0d64-b3db-11ed-bfe3-dac502259ad0.png

我们分解开来看:

模拟输入XAI

384817da-b3db-11ed-bfe3-dac502259ad0.png

基准时钟CLK:

387fcebe-b3db-11ed-bfe3-dac502259ad0.png

将上面的基准时钟2分频,然后各种相位偏移得到如下内部采样时钟:

38943c8c-b3db-11ed-bfe3-dac502259ad0.png

可以将上面的内部时钟由上到下编号为clk_a、clk_c、clk_b、clk_d,每个时钟的上升沿到达时,都会对输入模拟数据进行一次采样,这样就相当于采样时钟的最高频率为5GHz,多么充分地应用了4个核的优势呀!

由完整的时序图还可以看出clk_a的第一个时钟上升沿到达时,核A(ADC A)采样的数据为N,clk_c的第一个时钟上升沿到达时,采样的数据为N+1,adc_b的第一个时钟上升沿到达时,采样的数据为N+2,adc_d的第一个时钟上升沿到达时,采样的数据为N+3,后面依次循环。

从下面这张图上也能看出上面的采样数据关系:

38b0a016-b3db-11ed-bfe3-dac502259ad0.png

A0...A9就是ADC A采样得到的数据;(N)

B0...B9就是ADC B采样得到的数据;(N+2)

C0...C9就是ADC C采样得到的数据;(N+1)

D0...D9就是ADC D采样得到的数据;(N+3)

恰好第一个时钟时钟上升沿到达时,4个核采样四个数据。

同样,下面就进入了数据同步环节:

38d0c0bc-b3db-11ed-bfe3-dac502259ad0.png

同步时钟仍然是基准时钟的4分频,也就是说同步时钟的频率是基准时钟CLK的1/4。

ADR的第一个时钟上升沿到达时,同步数据N,之后是同步数据N+1,再之后同步数据N+2,然后是N+3,ADR、BDR、CDR、以及DDR四个同步时钟理论上是一致的,时钟上升沿以及下降沿同时有效。

程序的部分思路如下:

module adc(...); //由于这是一个不完整的程序,所以省略了输入输出;

wire syn_clk; //数据同步时钟,这个时钟一般是由fpga中的IP核产生

wire [9:0] ad_data_a,ad_data_b,ad_data_c,ad_data_d; //adc采样得到的数据,对于四通道模式而言,此为A端口输入模拟信号,采样得到的数据

reg [9:0] ad_data1,ad_data2,ad_data3,ad_data4,ad_data5,ad_data6,ad_data7,ad_data8; //假设该寄存器变量用于存放adc采样得到的数据

38f3a078-b3db-11ed-bfe3-dac502259ad0.png

3909e360-b3db-11ed-bfe3-dac502259ad0.png

3933d102-b3db-11ed-bfe3-dac502259ad0.png

395170ae-b3db-11ed-bfe3-dac502259ad0.png

​​​






审核编辑:刘清

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 模拟信号
    +关注

    关注

    8

    文章

    1114

    浏览量

    52383
  • 时钟电路
    +关注

    关注

    10

    文章

    236

    浏览量

    50694
  • CLK
    CLK
    +关注

    关注

    0

    文章

    127

    浏览量

    17122
  • ADC采样
    +关注

    关注

    0

    文章

    134

    浏览量

    12829
  • ADC芯片
    +关注

    关注

    3

    文章

    76

    浏览量

    20237

原文标题:解读ADC采样芯片(EV10AQ190A)的工作模式(单通道模式)

文章出处:【微信号:zhuyandz,微信公众号:FPGA之家】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    ADC需要采样保持器的原因及采样ADC工作原理

    如今大多数ADC芯片里都集成了采样保持功能,以便更好地处理交流信号,这种类型的ADC我们叫做采样ADC
    的头像 发表于 04-28 11:02 2.6w次阅读
    <b class='flag-5'>ADC</b>需要<b class='flag-5'>采样</b>保持器的原因及<b class='flag-5'>采样</b><b class='flag-5'>ADC</b>的<b class='flag-5'>工作</b>原理

    解读ADC采样芯片EV10AQ190A)的工作模式(四通道模式

    由上图可知,四通道模式有4个输入端口,我们分别称其为A端口,B端口,C端口,与D端口,四个端口分别对应四个通道,也就是说四个输入端口中每个端口分别对应一个ADC采样通道,例如当模拟输入
    的头像 发表于 02-23 11:04 4244次阅读

    高性能DAC与ADC转换技术

    1GSPS@16bits,双通道;(2) ADC产品:(a) 基于E2V公司 EV10AQ190A的高性能信号采集板,转换速率为5GSPS@10bits,有效位可达8bits,可
    发表于 06-08 09:51

    哪位大神用过 EV10AQ190 高速ad 求指导

    哪位大神用过EV10AQ190高速ad
    发表于 11-18 10:04

    EV10AQ190AVTPY 模拟多路复用器现货

    15989509955 深圳市首质诚科技有限公司, EV10AQ190AVTPY 四路ADC由四个10ADC核心组成,可以独立考虑(四通道)模式
    发表于 11-14 10:14

    EV12DS460

    165 EV12AQ6000EV12AD500AEV12AD550AEV12AD550BEV12AS350AEV12AS200AEV12AS200AT84AS001EV10AQ190AEV10AS180AEV10AS150BEV10AS152AEV10
    发表于 03-12 10:09

    解读ADC采样芯片EV10AQ190A)的工作模式(单通道模式

    发表于 05-07 15:01

    ADC10模块的寄存器及其工作模式

    ), 因而无需 CPU 的干预即可对 ADC 采样进行转换和存储。一、ADC10寄存器字寄存器字节寄存器二、ADC10工作
    发表于 11-29 06:47

    EV8AQ160型ADC在2.5 Gsps双通道高速信号采集系统中的应用

    针对某高速实时频谱仪中的高速模数转换器(ADC)的应用,基于信号采集系统硬件平台,介绍了一种最大采样率可达5 Gbps的高速8位A/D转换器EV8AQ160。该器件内部由4路并行的
    发表于 11-03 15:17 71次下载

    一种高速ADC接口电路设计方案

    EV10AQ190 可以工作在3 种模式下,分别是采样率为1.25 GHz 的四通道模式采样
    的头像 发表于 04-12 13:59 1.3w次阅读

    EV12AQ605,EV12AQ600面向竞争激烈的大用量应用的优化版本

    Teledyne e2v已研发出最新的12位四核高速大带宽ADC的新版本。EV12AQ605和EV12AQ600的管脚完全兼容。这款新的ADC版本主要面向大用量的商业和工业市场领域。
    发表于 11-11 08:43 2055次阅读
    <b class='flag-5'>EV12AQ</b>605,<b class='flag-5'>EV12AQ</b>600面向竞争激烈的大用量应用的优化版本

    高速adc四路光纤

    EV10AQ190A ADC支持四通道分别工作在1.25 Gsps采样率。利用SPI接口配置和内置的交叉点开关,可交织实现双通道2.5Gsps采样
    的头像 发表于 04-24 17:26 3754次阅读

    EV12AQ600/EV12AQ605数模转换器介绍

    EV12AQ600 / EV12AQ605是一款12位1.6 GSPS ADC。四路内置交叉开关(CPS)允许多种模式操作,可以跨越四个独立的内核,以实现更高的
    发表于 08-27 10:43 1036次阅读

    解读ADC采样芯片EV10AQ190A)的采样工作模式(双通道模式

    当信号从A输入端口输入时,就意味着使用ADC AADC B通道对输入的模拟信号进行采样,双通道组态内部时钟电路(Clock Circuit
    的头像 发表于 02-22 11:11 4145次阅读

    基于EV10AQ190的高速ADC接口设计

    核C(ADC C),相位偏移270°的二分频时钟送到核D(ADC D)。四个ADC核(A、B、C、D)同时工作(同时
    的头像 发表于 03-03 09:25 1566次阅读