0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

基于28nm工艺制程的7系列FPGA

FPGA技术驿站 来源:FPGA技术驿站 2023-03-03 09:46 次阅读

全局时钟管脚

7系列FPGA是基于28nm工艺制程。在7系列FPGA中,每个输入/输出区域(I/O Bank)包含50个输入/输出管脚,其中有4对(8个)全局时钟管脚,称之为CCIO(Clock-capable IO)。每对CCIO包含一个P端和一个N端,用于构成差分IO,从而使得输入时钟支持差分时钟。如果外部时钟是单端时钟,则需要连接到CCIO的P端。

此时,相应的N端只能用作通用IO,而不能再当作另一个全局单端时钟管脚。在这4对CCIO中,有2对MRCC(Multi-regionClock-capable),2对SRCC(Single-region Clock-capable)。当它们未被当作时钟管脚使用时,可用作通用IO。

时钟缓冲器

7系列FPGA中的时钟缓冲器分为全局时钟缓冲器(GlobalClock Buffer)和区域时钟缓冲器(Regional Clock Buffer)。全局时钟缓冲器是指由BUFGCTRL配置成的BUFG、BUFGCE、BUFGMUX和BUFGMUX_CTRL。7系列FPGA有32个全局时钟缓冲器。这32个全局时钟缓冲器位于全局时钟列,不属于任何时钟区域(ClockRegion)。

其中有16个位于全局时钟列的上侧,另外16个位于全局时钟列的下侧,如下图所示。图中XmYn是时钟区域坐标,每个时钟区域的高度为50个CLB(Configurable Logic Block),宽度为整个芯片宽度的一半。同时,还可以看到全局时钟列位于芯片的中心位置,垂直时钟布线资源也位于此。水平时钟布线资源则位于每个时钟区域水平方向的中心位置。

cc4a0572-b8ec-11ed-bfe3-dac502259ad0.png

之所以称之为全局时钟缓冲器是因为它们输出的时钟可经全局时钟树(GlobalClock Tree)到达FPGA内部逻辑以及输入/输出逻辑(指ILOGIC和OLOGIC,位于输入/输出区域)的时钟端口,而其输入时钟可来自于与之同侧的MRCC、SRCC、CMT(时钟管理带,Clock Management Tile,一个CMT包含一个MMCM和一个PLL)、BUFG或高速收发器的输出时钟RXOUTCLK/TCOUTCLK,如下图所示。

cc58ed30-b8ec-11ed-bfe3-dac502259ad0.png

区域缓冲器也称之为局部缓冲器,包括BUFH、BUFIO、BUFR和BUFMR。之所以称之为区域缓冲器是因为它们输出的时钟经区域时钟树(RegionalClock Tree)之后可到达特定区域内的逻辑的时钟端口。区域缓冲器隶属于时钟区域。每个时钟区域包括12个BUFH、4个BUFIO、4个BUFR和2个BUFMR,如下图所示。

cc6990fe-b8ec-11ed-bfe3-dac502259ad0.png

BUFH的输入时钟可来自于与之同一时钟区域或相邻水平时钟区域内的MRCC、SRCC、CMT、BUFG或高速收发器的输出时钟RXOUTCLK/TCOUTCLK。

BUFH的输出可连接到CMT的时钟端口或本时钟区域内BUFG可到达的时钟端口,如下图所示。相比于BUFG,BUFH具有更低的功耗,同时输出时钟抖动更小。此外,BUFH还可配置为带时钟使能的BUFHCE,从而实现门控时钟功能。

cc800492-b8ec-11ed-bfe3-dac502259ad0.png

BUFIO和BUFR的输入时钟均可来自于与之同一时钟区域内的MRCC、SRCC、MMCM的输出时钟CLKOUT0~CLKOUT3、MMCM的输出反馈时钟CLKFBOUT或BUFMR。

BUFIO的输出时钟只能驱动ILOGIC和OLOGIC。BUFR的输出时钟可驱动CMT或与之同一时钟区域内的逻辑资源,包括ILOGIC和OLOGIC,如下图所示。此外,BUFR还具备分频功能,可支持的分频因子为1~8(包含1和8)的整数。

cc94a262-b8ec-11ed-bfe3-dac502259ad0.png

应用案例

我们看一个应用案例。在源同步设计中,我们可能用到ISERDES/OSERDES。这两个模块都有CLK/CLKDIV。其中CLKDIV由CLK分频得到。

由于二者均在IOB里,所以可以用BUFIO驱动时钟CLK,借助BUFR的分频功能生成CLKDIV。如果ISERDES/OSERDES在多个IOB内,那么就需要BUFMR,因为BUFR只能驱动所在Bank的资源,如下图所示。时钟由MRCC管脚进入,连接BUFMR。

ccacbaa0-b8ec-11ed-bfe3-dac502259ad0.png 






审核编辑:刘清

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • FPGA
    +关注

    关注

    1624

    文章

    21597

    浏览量

    601001
  • 收发器
    +关注

    关注

    10

    文章

    3360

    浏览量

    105764
  • 时钟缓冲器
    +关注

    关注

    2

    文章

    88

    浏览量

    50821
  • pll
    pll
    +关注

    关注

    6

    文章

    771

    浏览量

    134983
  • CMT
    CMT
    +关注

    关注

    0

    文章

    15

    浏览量

    10795

原文标题:时钟资源(1):7系列FPGA

文章出处:【微信号:Lauren_FPGA,微信公众号:FPGA技术驿站】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    面向低成本及中端应用的28nm FPGA

    低成本和中端应用对于成本和功耗等因素的考量素来严谨,Altera新发布的28nm器件系列产品将为这类应用提供理想选择,最新的Cyclone V FPGA和Arria V FPGA
    发表于 01-26 08:59 710次阅读

    令人侧目的Altera 28nm FPGA芯片?

    本帖最后由 ycq654263138 于 2012-9-21 16:34 编辑   电子发烧友网讯:Altera公司 28nm FPGA系列芯片共包括三大系列:Stratix V
    发表于 09-21 13:49

    如何利用28nm高端FPGA实现功耗和性能的平衡?

     从工艺选择到设计直至投产,设计人员关注的重点是以尽可能低的功耗获得最佳性能。Altera在功耗和性能上的不断创新,那其28nm高端FPGA如何实现功耗和性能的平衡?具体有何优势? 
    发表于 09-17 08:18

    请问C2000系列产品的制程是45nm还是28nm

    请问工程师,C2000系列产品的制程是45nm还是28nm?同一款新片可能采用不同的制程生产吗?
    发表于 06-17 14:41

    台积电年中将为Altera试产28nm制程FPGA芯片

    台积电年中将为Altera试产28nm制程FPGA芯片  据业者透露,台积电公司将于今年中期开始为Altera公司生产28nm制程
    发表于 02-05 10:21 613次阅读

    28nm Stratix V FPGA突破带宽瓶颈

    28nm Stratix V FPGA突破带宽瓶颈 Altera公司的最新28nm Stratix V FPGA正是为满足高带宽应用设计要求而推出。 移动互联网、高清视频、军事、医疗
    发表于 05-10 17:52 774次阅读

    降低赛灵思28nm 7系列FPGA的功耗

    本白皮书介绍了有关赛灵思 28 nm 7 系列 FPGA 功耗的几个方面,其中包括台积电 28nm
    发表于 03-07 14:43 41次下载
    降低赛灵思<b class='flag-5'>28nm</b> <b class='flag-5'>7</b><b class='flag-5'>系列</b><b class='flag-5'>FPGA</b>的功耗

    赛灵思28nm系列的里程碑–首批Artix-7 FPGA出货

    赛灵思首批Artix™-7 FPGA 系列产品正式出货。随着首批Artix-7 A100T器件面向客户开始供货,意味着赛灵思所有7
    发表于 07-20 12:14 1970次阅读
    赛灵思<b class='flag-5'>28nm</b><b class='flag-5'>系列</b>的里程碑–首批Artix-<b class='flag-5'>7</b> <b class='flag-5'>FPGA</b>出货

    Cyclone V系列28nm FPGA:市场功耗最低、成本最低

    Cyclone V FPGA简介 Altera公司的28nm Cyclone V FPGA器件是目前市场上功耗最低、成本最低的28nm FPGA
    发表于 09-04 13:44 2327次阅读

    Chipworks拆解基于台积电28nm HPL工艺的赛灵思Kintex

    Chipworks制程分析室的研究人员对使用台积电28nm HPL制程工艺(基于gatelast HKMG技术)制作的赛灵思Kintex-7
    发表于 02-11 06:39 3126次阅读

    超越--赛灵思7系列28nm FPGA产品发布会

    超越--赛灵思7系列28nm FPGA产品发布会
    的头像 发表于 06-05 13:45 3839次阅读

    紫光推出Logos-2系列,采用28nm CMOS工艺制程

    紫光同创强势推出Logos-2系列高性价比FPGA第一款产品PG2L100H及其全套自主软件和IP方案。该系列产品采用28nm CMOS工艺
    的头像 发表于 03-18 16:25 4201次阅读

    半导体制程发展:28nm向3nm的“大跃进”

    虽然高端市场会被 7nm、10nm以及14nm/16nm工艺占据,但40nm
    的头像 发表于 10-15 11:18 5062次阅读

    Omdia 研究报告,28nm 将在未来 5 年成为半导体应用的长节点制程工艺

    12 月 3 日消息 据 Omdia 研究报告,28nm 将在未来 5 年成为半导体应用的长节点制程工艺。 在摩尔定律的指引下,集成电路的线宽不断缩小,基本上是按每两年缩小至原尺寸的 70% 的步伐
    的头像 发表于 12-03 17:02 2696次阅读

    复旦微去年上半年28nm工艺制程FPGA的毛利率水平分别为98.48%和99.6%

    集微网消息,日前,复旦微在回复上交所问询函中表示,公司28nm大规模亿门级FPGA产品于2019年初开始量产。2019年和2020年1-6月,公司28nm工艺
    的头像 发表于 01-11 18:06 2558次阅读