0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

AD9545输入端与输出端信号延迟问题解析

ADI智库 来源:ADI智库 2023-03-08 15:58 次阅读

AD9545 输入端与输出端信号延迟问题

目前使用AD9545方案,备注:1PPS_IN为上升沿500ms的1HZ的时钟信号,Rise time 160us左右,现在有以下问题请帮忙Spport一下

1:目前1PPS_IN与OUT有非固定的延迟,最大15ms左右,我们这边测试0x3100和ox3200,一直是0x28, APLL锁定了的,想咨询一下这个延迟有哪些原因可能导致,

2:当输入端输入上升沿10ms的1PPS信号后,输出还是500ms的上升沿,请问有什么原因可能导致此类问题么?

3d4e88f8-bb2a-11ed-bfe3-dac502259ad0.png
3d6fe548-bb2a-11ed-bfe3-dac502259ad0.png

3d93de4e-bb2a-11ed-bfe3-dac502259ad0.png

根据您的描述,您是想实现1pps的0延时功能,也就是说输出的1pps需要和输入的1pps有个固定的0时延。

AD9545支持DPLL的两种配置模式,第一种是PBO,这种模式下每次上电初始化锁定后,输出和输入会保持固定相位差,但这个相位差根据每次锁定时候的初始值会是一个随机指,也就是说PBO模式下保证输入输出频率锁定,相位固定但每次不确定。

第二种是0延时模式,该模式下输入和输出的1pps可以保证每次锁定后上升沿严格对齐。这两种模式的配置差异很大,有很多细节包括配置的细节和其他实现的细节需要考虑,请联系你们的ADI的支持渠道(可以通过sales/fae来找AE支持)来获取详细的技术指导,在EZ上很难实现详尽的解答。

关于您上面描述中的一些问题,我一一答复如下:

1:“1PPS_IN为上升沿500ms的1HZ的时钟信号,Rise time 160us左右”, 上升沿500ms应该是想表达高电平脉宽500ms的时钟,rise time160us的可能性不大,可能是测试的示波器采样率太低带宽太小造成的偏差。9545对1pps的上升沿时间有具体spec需求定义,详见datasheet。但对9545的输入而言,只有上升沿信息是有效信息,高电平脉宽信息不需要。

2:0x3100和ox3200,一直是0x28,所以APLL锁定了,但DPLL一直没有锁定,此时输入1pps和输出1pps的相位是一直变化的状态,而且由于没有更多寄存器信息,所以并不能判断此时的DPLL状态,是否参考有效稳定(0x3005~0x3008)?DPLL是否处于跟踪锁定或其他状态状态(0x3101/3201)?

3:“当输入端输入上升沿10ms的1PPS信号后,输出还是500ms的上升沿”。这里上升沿10ms应该还是想指高电平脉宽10ms,前面说过,只有上升沿信息有效,也就是说只有上升沿的沿位置是被9545采样的信息,后面脉宽多长不做任何处理,不会影响内部电路,然后9545的任何输出频率都是50% duty cycle的信号,包括1pps,而且这个duty cycle不能调节。





审核编辑:刘清

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 寄存器
    +关注

    关注

    31

    文章

    5346

    浏览量

    120481
  • PPS
    PPS
    +关注

    关注

    0

    文章

    27

    浏览量

    10568
  • 时钟信号
    +关注

    关注

    4

    文章

    449

    浏览量

    28575
  • 高电平
    +关注

    关注

    6

    文章

    149

    浏览量

    21402
收藏 人收藏

    评论

    相关推荐

    AD9545同步1PPS如何快速锁定相位

    小弟最近正在调试AD9545这颗芯片,在调试1PPS同步时,REFA_P我接入了GPS_1PPS,REFB_P我接入了一个25MHz的VCTCXO(TG5032)作为系统时钟补偿,在ACE工具上点
    发表于 08-13 19:25

    AD9545 IEEE1588 第 2 版以及 1 pps 同步器和自适应时钟转换器

    电子发烧友网为你提供(adi)AD9545相关数据表资料,例如:AD9545的引脚图、接线图、封装手册、中文资料、英文资料,AD9545真值表,AD9545管脚等资料,希望可以帮组广大
    发表于 02-15 18:40
    <b class='flag-5'>AD9545</b> IEEE1588 第 2 版以及 1 pps 同步器和自适应时钟转换器

    AD9545 Gerber Files

    AD9545 Gerber Files
    发表于 02-01 15:02 1次下载
    <b class='flag-5'>AD9545</b> Gerber Files

    AD9545 IBIS Model

    AD9545 IBIS Model
    发表于 02-19 09:15 6次下载
    <b class='flag-5'>AD9545</b> IBIS Model

    AD9545革资料

    AD9545革资料
    发表于 03-23 14:16 0次下载
    <b class='flag-5'>AD9545</b>革资料

    UG-1146:AD9545寄存器映射参考手册

    UG-1146:AD9545寄存器映射参考手册
    发表于 05-21 10:47 8次下载
    UG-1146:<b class='flag-5'>AD9545</b>寄存器映射参考手册

    AD9545:快速输入,10输出,双DPLL/IEEE1588 1小步同步和Jetter Clearan数据Sheet

    AD9545:快速输入,10输出,双DPLL/IEEE1588 1小步同步和Jetter Clearan数据Sheet
    发表于 05-21 14:38 4次下载
    <b class='flag-5'>AD9545</b>:快速<b class='flag-5'>输入</b>,10<b class='flag-5'>输出</b>,双DPLL/IEEE1588 1小步同步和Jetter Clearan数据Sheet

    AD9545原理图

    AD9545原理图
    发表于 05-25 13:34 11次下载
    <b class='flag-5'>AD9545</b>原理图

    AD9545 IBIS型号

    AD9545 IBIS型号
    发表于 05-28 13:30 0次下载
    <b class='flag-5'>AD9545</b> IBIS型号

    关于SIGNAL输入/输出信号协议

    为了可以对模拟输入输出进行响应,需要这样的关联,即 SIGNAL 协议。一个输入
    的头像 发表于 10-14 09:59 1798次阅读

    时钟同步器AD9545能否实现0延时?

    目前使用AD9545方案,备注:1PPS_IN为上升沿500ms的1HZ的时钟信号,Rise time 160us左右,现在有以下问题请帮忙Spport一下
    的头像 发表于 03-08 16:00 1272次阅读

    差分放大电路中,单输入和双输入两种输出值是否相同?为什么呢?

    差分放大电路中,单输入和双输入两种输出值是否相同?为什么呢? 在差分放大电路中,单
    的头像 发表于 11-20 16:24 5056次阅读

    光耦失效的几种常见问题解析

    光耦失效的几种常见问题解析  光耦失效是一个常见的问题,特别是在电子设备中经常使用光耦进行隔离和信号传输的情况下。下面将详细介绍一些光耦失效的常见问题以及解析。 1. 输出
    的头像 发表于 12-25 14:30 6537次阅读

    比较器输入输出的关系

    比较器是一种电子设备,用于比较两个电压或电流信号的大小。比较器的输入输出之间的关系是其核心功能之一。 比较器的基本原理 比较器是一种模
    的头像 发表于 07-10 10:39 2419次阅读

    输入和双输入的区别是什么

    输入和双输入是电子电路设计中的两种不同的输入方式。它们在电路设计、性能和应用方面存在一些关键的区别 单
    的头像 发表于 07-31 10:50 2697次阅读