0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

引入空气间隙以减少前道工序中的寄生电容

半导体芯科技SiSC 来源:半导体芯科技SiSC 作者:半导体芯科技SiS 2023-03-28 17:19 次阅读

作者:泛林集团半导体工艺与整合工程师 Sumant Sarkar

使用Coventor SEMulator3D®创建可以预测寄生电容机器学习模型

poYBAGQisQKAFnspAADQy41aj8o322.jpg

减少栅极金属和晶体管的源极/漏极接触之间的寄生电容可以减少器件的开关延迟。减少寄生电容的方法之一是设法降低栅极和源极/漏极之间材料层的有效介电常数,这可以通过在该位置的介电材料中引入空气间隙来实现。这种类型的方式过去已经用于后道工序 (BEOL) 中,以减少金属互连之间的电容 [1-4]。本文中,我们将专注于前道工序 (FEOL),并演示在栅极和源极/漏极之间引入空气间隙的SEMulator3D®模型[5]。SEMulator3D®是一个虚拟的制造软件平台,可以在设定的半导体工艺流程内模拟工艺变量。利用SEMulator3D®设备中的实验设计 (DoE) 功能,我们展示了寄生电容与刻蚀深度和其他用于制作空气间隙的刻蚀工艺参数的相关性,以及它与空气间隙大小和体积的相关性。

图1显示了SEMulator3D® FinFET模型的横截面。为了在FinFET的栅极和源极/漏极之间引入空气间隙,我们进行了高选择比的氮化硅刻蚀工艺,然后进行经过优化的氮化硅沉积工艺,以封闭结构并产生空气间隙结构。接着用氮化硅CMP(化学机械抛光)工艺对表面进行平坦化处理。

pYYBAGQisQKAUy39AAB9R4gdtBU496.jpg

poYBAGQisQOAbnRrAAB1dLrkHak464.jpg

图1:在FinFET模型中引入空气间隙的SEMulator3D工艺流程。可视性沉积的步骤通过在顶端夹止的方式产生空气间隙,然后进行CMP步骤除去多余的氮化硅。空气间隙减少了栅极和源极/漏极之间的寄生电容。空气间隙的大小可以通过改变刻蚀反应物的刻蚀深度、晶圆倾角和等离子体入射角度分布来控制。

使用SEMulator3D的虚拟测量功能测量以下指标:

1 栅极金属和源极/漏极之间的寄生电容

2 空气间隙的体积

3 空气间隙z轴的最小值,代表空气间隙的垂直尺寸

在氮化硅刻蚀步骤中,刻蚀深度、刻蚀反应物等离子体入射角度分布(在文献中称为等离子体入射角度分布)和晶圆倾角(假定晶圆旋转)在实验设计期间是变化的。图2a-f 显示了在不同的晶圆倾角和等离子体入射角度分布值下,电容和空气间隙的体积如何跟随刻蚀深度发生变化。随着刻蚀深度的增加,产生的空气间隙也变大(图2d)。因为空气的介电常数比氮化物要低很多,所以这降低了有效的介电常数。相应地,栅极和源极/漏极之间的寄生电容就减小了。倾斜角减小会将刻蚀反应物从侧壁移开,并将其推向所产生的空气间隙底部(图3b-c)。这解释了为什么在给定的深度和等离子体入射角度分布值下,晶圆倾角越小,空气间隙越大,电容越小(图2a&d)。另一个重要的结果是,等离子体入射角度分布的增加会导致晶圆倾角影响减弱。当等离子体入射角度分布设置为5度(对应较宽/等向性的角分散)的时候,晶圆倾角对电容和空气间隙体积完全没有影响(图2c&f)。这与等离子体入射角度分布增加对刻蚀的影响是一致的。等离子体入射角度分布增加会使刻蚀反应物更等向性地轰击基板(图3a)。这意味着相比等离子体入射角度分布值低的时候,晶圆倾角不再影响刻蚀行为。

pYYBAGQisQSATBNHAAESDIdqMC0799.jpg

poYBAGQisQWAQVeXAAD_BtQsYcc935.jpg

pYYBAGQisQaAb7oPAADimZUCyY8272.jpg

图2:随着刻蚀深度增加,空气间隙体积增大,寄生电容减少(图2a&d)。随着晶圆倾角降低,这种下降更为急剧。但晶圆倾角的影响随着等离子体入射角度分布的增加而减小,当等离子体入射角度分布为5度时,晶圆倾角对电容和空气间隙体积没有影响(图2c&f)。

poYBAGQisQaASCEeAABim3O_T04456.jpg

poYBAGQisQeALCI-AABtXzO56vs794.jpg

图3:(a) 角分散 (sigma) 对刻蚀反应物方向性的影响;(b) 45度晶圆倾角的影响(晶圆被固定);(c) 80度晶圆倾角的影响(晶圆旋转)

图片来源:SEMulator3D产品文档

运行大型的实验设计需要消耗很多时间和算力资源。但这在工艺优化中很有必要——实验设计参数空间上的任何减少都有助于减少所需的时间和资源。能够基于自变量预测结果的机器学习模型非常有用,因为它能减少为所有自变量组合进行实验设计的需求。为了这一目标,将从实验设计中收集到的数据分成训练集 (70%) 和测试集 (30%),然后将其输入人工神经网络 (ANN)。该模型有两个隐藏层(图4a),用网格搜索法进行超参数调优。该模型在测试数据上运行,发现其平均准确度为99.8%。四分之三测试集的绝对百分比误差 (APE) 为0.278%及以下(图4c)。图4e显示了预测和实际寄生电容的测试行样本。这种机器学习的应用使我们能够降低实验设计的规模,减少所需时间。我们可以大幅减小参数空间,与此同时并没有明显降低结果的准确性。在我们的案例中,实验设计的规模从~5000减少到~2000个参数组合。SEMulator3D的自定义python步骤将这种类型的机器学习代码整合到工艺模拟中,其结果可以导入半导体工艺模型的下一个步骤。

pYYBAGQisQqAKpoGAACVdw8rnDk855.jpg

poYBAGQisQuAVIfPAABYFtMxn0A851.jpg

pYYBAGQisQyAPq3VAACPrBKG7Cs713.jpg

图4:根据刻蚀深度、晶圆倾角和等离子体入射角度分布来预测寄生电容的人工神经网络 (ANN) 模型。测试数据的预测准确度为99.8%。衡量预测电容和实际电容之间差异的指标是绝对百分比误差 (APE)。75%测试案例的APE值为0.28%或更低。准确的机器学习模型可以帮助探索更小的参数空间,从而减少所需的时间和算力资源。

结论:

使用Coventor SEMulator3D® 在FinFET器件的栅极和源极/漏极之间引入虚拟空气间隙,我们研究了空气间隙对寄生电容的影响,并通过改变刻蚀工艺参数,研究了对空气间隙体积和寄生电容的影响。随后,结果被输入到人工神经网络中,以创建一个可以预测寄生电容的机器学习模型,从而减少为每个刻蚀参数值组合进行实验设计的需求。

参考资料

[1] Hargrove, M. (2017, October 18). Reducing BEOL Parasitic Capacitance using Air Gaps https://www.coventor.com/blog/reducing-beol-parasitic-capacitance-using-air-gaps[2] Nitta, S., Edelstein, D., Ponoth, S., Clevenger, L., Liu, X., & Standaert, T. (2008, June). Performance and reliability of airgaps for advanced BEOL interconnects. In 2008 International Interconnect Technology Conference (pp. 191-192). IEEE.[3] Shieh, B., Saraswat, K. C., McVittie, J. P., List, S., Nag, S., Islamraja, M., & Havemann, R. H. (1998). Air-gap formation during IMD deposition to lower interconnect capacitance. IEEE Electron Device Letters, 19(1), 16-18.[4] Fischer, K., Agostinelli, M., Allen, C., Bahr, D., Bost, M., Charvat, P., … & Natarajan, S. (2015, May). Low-k interconnect stack with multi-layer air gap and tri-metal-insulator-metal capacitors for 14nm high volume manufacturing. In 2015 IEEE International Interconnect Technology Conference and 2015 IEEE Materials for Advanced Metallization Conference (IITC/MAM) (pp. 5-8). IEEE.[5] Banna, S. (2016, August). Scaling challenges and solutions beyond 10nm. In 2016 IEEE International Conference on Electron Devices and Solid-State Circuits (EDSSC) (pp. 181-186). IEEE.

审核编辑黄宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 半导体
    +关注

    关注

    334

    文章

    27502

    浏览量

    219736
  • 电容
    +关注

    关注

    100

    文章

    6061

    浏览量

    150532
  • 刻蚀
    +关注

    关注

    2

    文章

    190

    浏览量

    13145
收藏 人收藏

    评论

    相关推荐

    CAN通信节点多时,如何减少寄生电容和保障节点数量?

    导读在汽车电子与工业控制等领域,CAN通信至关重要。本文围绕CAN通信,阐述节点增多时如何减少寄生电容的策略,同时从发送、接收节点等方面,讲解保障节点数量及通信可靠性的方法。如何减少寄生电容
    的头像 发表于 01-03 11:41 642次阅读
    CAN通信节点多时,如何<b class='flag-5'>减少</b><b class='flag-5'>寄生电容</b>和保障节点数量?

    半大马士革工艺:利用空气减少寄生电容

    问题。为了应对这些挑战,人们提出了大马士革(semi-damascene)工艺,特别是在使用钌(Ru)作为互连材料时,这种工艺显示出了显著的优势,尤其是通过引入空气隙来减少寄生电容
    的头像 发表于 11-19 17:09 590次阅读
    半大马士革工艺:利用<b class='flag-5'>空气</b>隙<b class='flag-5'>减少</b><b class='flag-5'>寄生电容</b>

    深入解析晶振时钟信号干扰源:寄生电容、杂散电容与分布电容

    在现代电子电路设计,晶振时钟信号的高频特性使得其容易受到各种干扰。其中,寄生电容、杂散电容和分布电容是影响晶振时钟信号稳定性的主要因素。晶发电子将详细分析这三种
    发表于 09-26 14:49

    仿真的时候在哪些地方添加寄生电容呢?

    请问各位高手,仿真的时候在哪些地方添加寄生电容呢,比如下面的图, 另外一般万用板焊出来的杂散电容有多大?在高速运放仿真时应该加在哪些地方呢
    发表于 09-19 07:59

    在LF411CD的放大模块出现输出会发生振荡,请问该元件输入端(2端)与GND间的寄生电容多大?

    在LF411CD的放大模块出现输出会发生振荡,怀疑是寄生电容造成,请问该元件输入端(2端)与GND间的寄生电容多大? 谢谢~~
    发表于 09-10 07:51

    普通探头和差分探头寄生电容对测试波形的影响

    显著的影响。本文将探讨普通探头和差分探头的寄生电容及其对测试波形的影响。 1. 探头寄生电容概述 寄生电容是指在探头设计无意间形成的电容
    的头像 发表于 09-06 11:04 387次阅读

    系统寄生参数对SiC器件开关的影响分析

    的影响外,本文还讨论了系统设计寄生电容对开通电流应力、电流振荡和开通损耗的负面影响。01导言随着SiC技术的发展和电力电子行业的增长,SiC器件越来越受到工程师
    的头像 发表于 08-30 12:24 450次阅读
    系统<b class='flag-5'>寄生</b>参数对SiC器件开关的影响分析

    igbt功率管寄生电容怎么测量大小

    IGBT(绝缘栅双极晶体管)是一种广泛应用于电力电子领域的功率器件。IGBT的寄生电容是指在IGBT内部由于结构原因产生的电容,这些电容会影响IGBT的开关速度和性能。 一、IGBT寄生电容
    的头像 发表于 08-07 17:49 907次阅读

    天线效应的定义、产生原因及影响因素

    在集成电路设计,天线效应是一个重要的问题,它是指在集成电路,由于寄生电容寄生电感的存在,导致电路的信号传输受到干扰,从而影响电路的性能。 一、天线效应的定义 天线效应是指在集成电
    的头像 发表于 07-19 10:04 2675次阅读

    独家揭秘:三极管电路基极和发射极为什么需要并联电容?容值如何计算?

    核心的思路就是BE电容和BC寄生电容分压要小于BE导通电压,避免误导通。
    的头像 发表于 05-27 16:37 3.3w次阅读
    独家揭秘:三极管电路基极和发射极为什么需要并联<b class='flag-5'>电容</b>?容值如何计算?

    怎样减小分布电容对交流电桥平衡的干扰

    分布电容在交流电桥可能引起测量误差,尤其是在高频应用,电路的寄生电容效应更为显著。
    的头像 发表于 05-15 18:03 883次阅读

    推荐!DC-DC电路如何应用电容

    能力。这种情况下,设计师可以通过使用电容在一定程度上对此进行改善。 本次对馈补偿进行基本介绍,以方便设计人员选择合适的电容
    发表于 05-13 14:19

    寄生电容器的基础知识详解

    电源纹波和瞬态规格会决定所需电容器的大小,同时也会限制电容器的寄生组成设置。
    的头像 发表于 03-17 15:45 2.3w次阅读
    <b class='flag-5'>寄生电容</b>器的基础知识详解

    详解MOS管的寄生电感和寄生电容

    寄生电容寄生电感是指在电路存在的非意图的电容和电感元件。 它们通常是由于电路布局、线路长度、器件之间的物理距离等因素引起的。
    的头像 发表于 02-21 09:45 2606次阅读
    详解MOS管的<b class='flag-5'>寄生</b>电感和<b class='flag-5'>寄生电容</b>

    PCB寄生电容的影响 PCB寄生电容计算 PCB寄生电容怎么消除

    寄生电容有一个通用的定义:寄生电容是存在于由绝缘体隔开的两个导电结构之间的虚拟电容(通常不需要的),是PCB布局的一种效应,其中传播的信号表现得好像就是
    的头像 发表于 01-18 15:36 3135次阅读
    PCB<b class='flag-5'>寄生电容</b>的影响 PCB<b class='flag-5'>寄生电容</b>计算 PCB<b class='flag-5'>寄生电容</b>怎么消除