0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

评估低抖动PLL时钟发生器的电源噪声抑制

星星科技指导员 来源:ADI 作者:ADI 2023-04-11 11:06 次阅读

本文讨论电源噪声干扰对基于PLL的时钟发生器的影响,并介绍几种用于评估由此产生的确定性抖动(DJ)的测量技术。派生关系显示了如何使用频域杂散测量来评估时序抖动行为。实验室台架测试结果用于比较测量技术,并演示如何可靠地评估参考时钟发生器的电源噪声抑制(PSNR)性能。

采用PLL的时钟发生器广泛用于网络设备中,用于生成高精度和低抖动参考时钟或保持同步网络操作。大多数时钟振荡器使用理想、干净的电源给出其抖动或相位噪声规格。然而,在实际的系统环境中,电源可能会因板载开关电源或嘈杂的数字ASIC而受到干扰。为了在系统设计中实现最佳性能,了解这种干扰的影响非常重要。

首先,我们将研究基于PLL的时钟发生器的基本电源噪声抑制(PSNR)特性。然后,我们将解释如何从频域测量中提取时序抖动信息。然后应用这些技术,并使用实验室台架测试比较几种不同的测量方法。最后,我们将总结首选方法的优点。

PLL时钟发生器的PSNR特性

典型的PLL时钟发生器如图1所示。由于输出驱动器对于不同类型的逻辑接口可能具有非常不同的PSNR性能,因此以下分析将重点介绍电源噪声对PLL本身的影响。

poYBAGQ0zqmAOZ4bAAAKIvN9zWA809.gif

图1.PLL时钟发生器的典型拓扑。

图2显示了PLL相位模型。该模型假设电源噪声为 VN,注入 PLL/VCO,并且分频比 M 和 N 设置为 1。

pYYBAGQ0zqqASgWoAAANhRbCQn4103.gif

图2.锁相环的相位模型。

从VN(s)到ΦO(s)的PLL闭环传递函数由下式给出:

这里 ω3分贝是 PLL 3dB 带宽,ΩZ是PLL零点频率,ωZ<< ω3分贝.

公式3表明,在PLL时钟发生器中,当电源干扰(PSI)频率大于PLL20dB带宽时,电源噪声抑制3dB/dec。对于 ω 之间的 PSI 频率Z和 ω3分贝,输出时钟相位随PSI幅度变化,如下所示:

poYBAGQ0zq-AOlVQAAAESSyc83s507.gif

例如,图3显示了PLL在PLL的3dB带宽的两种不同设置下的PSNR特性。

poYBAGQ0zq-AIbC_AAASNHiaqXQ516.gif

图3.典型的 PLL PSNR 特性。

功率频谱杂散到DJ的转换

当单音正弦信号时,fM,应用于PLL的电源,它在时钟输出端产生窄带相位调制。这种相位调制通常可以用傅里叶级数表示来描述:

poYBAGQ0zrCAdz50AAAGC5jFdhs081.gif

这里β是表示最大相位偏差的调制指数。对于小折射率调制(β << 1),贝塞尔函数可以近似为:

poYBAGQ0zrGAdQE4AAADTjI7jIM846.gif

这里 n = 0 表示载体本身。当n = ±1时,相位调制信号由下式给出:

pYYBAGQ0zrKAFyg8AAAE2ZFQwxI139.gif

测量双边带功率谱SV(f)时,如果变量x表示fO处载波与fM处基波边带音之间的电平差,则:

poYBAGQ0zrOAXkDHAAAD04B66vg086.gif

由于β是以弧度为单位的最大相位偏差,因此由这种小折射率相位调制引起的峰峰值DJ可以推导出为:

pYYBAGQ0zrWAUVLeAAAFKtSdUw0346.gif

上述分析假设没有幅度调制对fM音调的影响。实际上,幅度和相位调制都可以产生,从而降低了这种方法的精度。

将相位噪声频谱杂散转换为DJ

有一种方法可以在测量功率谱S 时避免调幅效应V(f).可以通过测量相位噪声频谱中的杂散来计算DJ,同时在电源上施加单音正弦干扰。变量y(dBc)表示在频率偏移f下测得的单边带相位杂散功率M,产生的相位偏差ΔΦ(rad有效值) 可以派生为:

需要注意的是,上述分析中的单边带相位谱并不是双边带谱的折叠版本。这就是公式3中10dB分量的原因。图4显示了DJ与公式12给出的相位杂散功率之间的关系。

poYBAGQ0zriAW7JEAAAaHeh4MEM040.gif

图4.DJ 与相位杂散功率。

PSNR测量技术

下一节将演示测量时钟源PSNR的五种不同方法。MAX3624低抖动时钟发生器作为示例。图5所示的测量设置使用函数发生器将正弦信号注入MAX3624评估(EV)板的电源。单音干扰的幅度直接在V处测量抄送引脚靠近 IC。限幅放大器MAX3272用于消除幅度调制;随后是一个巴伦,将差分输出转换为单端信号,用于驱动不同的测试设备。为了比较不同测试的结果,所有测量均在以下条件下进行:

时钟输出频率:fO= 125兆赫

正弦调制频率:fM= 100kHz

正弦信号幅度:80mVP-P

pYYBAGQ0zrqAY2XBAAAqrSOAkQE111.gif

图5.PSNR 测量设置。

方法 1.功率谱测量

在功率频谱分析仪上观察时,窄带相位调制表现为载波周围的两个边带。图 6 显示了使用安捷伦 E5052 的频谱监控器功能查看时的情况。测得的第一边带幅度相对于载波幅度为-53.1dBc,换算为11.2ps®P-PDJ,根据公式 9。

poYBAGQ0zruAae3dAABWyl98IEQ634.gif

图6.测量的功率谱。

方法 2.SSB 相位杂散测量

在相位噪声分析仪上,PSI将表现为相对于载波的相位杂散。测得的相位噪声频谱如图7所示。100kHz时的相位杂散功率为-53.9dBc,相当于10.2psP-PDJ使用公式12。

pYYBAGQ0zryAYF1HAAB-afpZEjM558.gif

图7.测量的SSB相位噪声和杂散。

方法 3.相位解调测量

使用 Agilent E5052 信号分析仪,可直接测量 100kHz 处的相位解调正弦信号,如图 8 所示,给出了与其理想位置的最大相位偏差。峰峰值相位偏差为0.47°,换算为10.5psP-P在 125MHz 的输出频率下。

poYBAGQ01x-AUUUMAACYXfBiDB4898.png

图8.MAX3624相位解调信号

方法 4.实时示波器测量

在时域测量中,PSI引起的DJ可以通过测量时间间隔误差(TIE)直方图来获得。在实时示波器上,当单音干扰注入PLL时,时钟输出TIE分布将显示为正弦概率密度函数(PDF)。DJ 可以使用双狄拉克模型¹ 通过测量 TIE 直方图中两个高斯分布的平均值之间的峰值距离来估计。图 9 显示了使用安捷伦无限 DSO81304A 40GSa/s 实时示波器测得的 TIE 直方图。测得的峰分离为9.4ps。

poYBAGQ0zr6AaqqTAADAcjbQ3uI365.gif

图9.测量的 TIE 直方图。

应该注意的是,实时示波器的存储深度可能会限制可应用于PLL电源的低正弦调制频率。例如,如果测试设备的存储深度在采样率设置为2Gsps时为40Msps,则它只能捕获低至20kHz的抖动频率分量。

方法 5.采样范围测量

使用采样示波器时,需要同步触发信号来分析被测时钟抖动。TIE测量可以使用两种触发方法。

第一种方法是将低抖动参考时钟应用于PLL时钟发生器的输入;使用与采样示波器触发器相同的时钟源。图10a显示了测得的TIE直方图,其峰值间距为9.2ps。使用参考时钟触发的优点是,测得的TIE直方图峰间距与触发位置的水平时间延迟无关。但是,测得的TIE直方图可能会受到触发时钟抖动的影响。因此,使用抖动比被测时钟发生器器件低得多的时钟源非常重要。

替代方法使用自触发来消除触发时钟抖动的影响。在这种情况下,被测时钟发生器的输出使用功率分配器分成两个相同的信号。一个信号施加到采样示波器的数据输入,另一个信号施加到触发输入。由于触发信号包含与测试信号相同的DJ,因此当示波器主时基的水平位置扫过正弦调制频率的一个周期时,直方图峰值分离会发生变化。在调制信号半个周期的水平位置,TIE直方图上的峰值间隔将是测试信号的两倍。图10b所示为水平时延设置为3624μs时测得的MAX5 TIE直方图。估计的TIE峰值分离为19ps,相当于9.5ps的DJP-P.

图10c显示了在与触发点不同的水平时间延迟下测得的TIE直方图峰间距。为了进行比较,当采样范围由参考时钟输入触发时,也会显示TIE结果。

pYYBAGQ0zr-AUZpAAAEUuvZntvM208.jpg

图 10.TIE 直方图显示了各种触发条件:由REF_IN (a) 触发;自触发,Td= 5μs (b);以及峰值间距与触发时间延迟的关系 (c)。

测量摘要

表1总结了MAX3624 125MHz时钟输出端测得的DJ。使用上面讨论的不同方法收集数据。应该注意的是,使用TIE直方图的双狄拉克近似测量的DJ略小于从频域频谱分析中获得的DJ。这种差异是由正弦抖动 (SJ) PDF 与随机抖动分量的高斯分布卷积过程引起的。 因此,从双狄拉克模型中提取的 DJ 只是一个估计值;仅当随机抖动的标准偏差远小于抖动直方图的两个峰值间隔之间的距离时,才应应用它。

测量方法 DJ (psP-P)
功率谱 11.2
SSB 相位杂散 10.3
相分解 10.5
实时范围 9.4
采样范围
(参考触发)
9.2
采样范围
(自触发)
9.5
*80mVP-P,电源上的100kHz正弦信号。

结论

对于示例中使用的相对较大的干扰,结果具有很好的相关性。但是,当干扰水平相对于随机抖动下降时,时域方法变得不那么精确。此外,如果时钟信号被幅度调制破坏,则使用功率谱分析仪的测量将变得不可靠。因此,在所介绍的所有方法中,使用相位噪声分析仪测量相位杂散功率是表征时钟发生器PSNR的最准确、最方便的方法。相同的方法可以扩展为评估由相位噪声频谱上出现的其他杂散产物引起的DJ方面。

审核编辑:郭婷

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 电源
    +关注

    关注

    184

    文章

    17571

    浏览量

    249432
  • pll
    pll
    +关注

    关注

    6

    文章

    774

    浏览量

    135042
  • 时钟发生器
    +关注

    关注

    1

    文章

    198

    浏览量

    67224
收藏 人收藏

    评论

    相关推荐

    超低抖动时钟发生器与串行链路系统性能的优化

    噪声抑制和出色的电源抑制比 (PSRR) 来帮助改进无错数据传输。图2显示的是使用LMK03328时对PSRR和TX眼图性能的改进,其原因就在于LMK03328集成了一个LDO。图2:
    发表于 09-05 16:07

    用于评估AD9576时钟倍频异步时钟发生器评估板AD9576/PCBZ

    AD9576 / PCBZ,AD9576评估板提供多输出时钟发生器功能,包括两个专用锁相环(PLL)内核,具有灵活的频率转换功能,经过优化,可作为整个系统的强大异步时钟源,提供扩展功能
    发表于 02-25 09:40

    抖动高精度时钟发生器MAX3625B相关资料分享

    概述:MAX3625B是MAXIM公司生产的一款提供三路输出的抖动,高精度时钟发生器。该MAX3625B是为网络应用而优化的抖动,高精度
    发表于 05-18 07:39

    MAX3625B中文资料,pdf,抖动、精密时钟发生器

    MAX3625B是一款抖动、精密时钟发生器,优化用于网络设备。器件内置晶体振荡和锁相环(PLL)时钟
    发表于 03-01 08:54 126次下载

    MAX3625A 抖动、精密时钟发生器,提供三路输出(应用

    MAX3625A 抖动、精密时钟发生器,提供三路输出
    发表于 08-13 13:01 919次阅读
    MAX3625A <b class='flag-5'>低</b><b class='flag-5'>抖动</b>、精密<b class='flag-5'>时钟发生器</b>,提供三路输出(应用

    评估抖动PLL时钟发生器电源噪声抑制性能

    评估抖动PLL时钟发生器电源噪声
    发表于 09-18 08:46 1573次阅读
    <b class='flag-5'>评估</b><b class='flag-5'>低</b><b class='flag-5'>抖动</b><b class='flag-5'>PLL</b><b class='flag-5'>时钟发生器</b>的<b class='flag-5'>电源</b><b class='flag-5'>噪声</b><b class='flag-5'>抑制</b>性能

    MAX3624 抖动、精密时钟发生器,提供四路输出

    MAX3624 抖动、精密时钟发生器,提供四路输出 概述 MAX3624是一款抖动精密
    发表于 09-18 08:56 764次阅读
    MAX3624 <b class='flag-5'>低</b><b class='flag-5'>抖动</b>、精密<b class='flag-5'>时钟发生器</b>,提供四路输出

    MAX3625B 抖动仅为0.36ps的PLL时钟发生器

    MAX3625B 抖动仅为0.36ps的PLL时钟发生器 概述 MAX3625B是一款抖动、精密
    发表于 03-01 08:56 1429次阅读
    MAX3625B <b class='flag-5'>抖动</b>仅为0.36ps的<b class='flag-5'>PLL</b><b class='flag-5'>时钟发生器</b>

    如何选择合适的时钟发生器

    系统设计师通常侧重于为应用选择最合适的数据转换,在向数据转换提供输入的时钟发生器件的选择上往往少有考虑。然而,如果不慎重考虑时钟发生器的相位噪声
    的头像 发表于 11-22 11:34 2936次阅读
    如何选择合适的<b class='flag-5'>时钟发生器</b>

    AD9525: 8路LVPECL输出抖动时钟发生器

    AD9525: 8路LVPECL输出抖动时钟发生器
    发表于 03-21 15:00 0次下载
    AD9525: 8路LVPECL输出<b class='flag-5'>低</b><b class='flag-5'>抖动</b><b class='flag-5'>时钟发生器</b>

    AD9540:655 MHz抖动时钟发生器数据表

    AD9540:655 MHz抖动时钟发生器数据表
    发表于 03-22 19:57 0次下载
    AD9540:655 MHz<b class='flag-5'>低</b><b class='flag-5'>抖动</b><b class='flag-5'>时钟发生器</b>数据表

    评估抖动 PLL 时钟发生器电源噪声抑制

    发表于 11-18 23:45 0次下载
    <b class='flag-5'>评估</b><b class='flag-5'>低</b><b class='flag-5'>抖动</b> <b class='flag-5'>PLL</b> <b class='flag-5'>时钟发生器</b>的<b class='flag-5'>电源</b><b class='flag-5'>噪声</b><b class='flag-5'>抑制</b>

    评估抖动PLL时钟发生器电源噪声抑制

    采用PLL时钟发生器广泛用于网络设备中,用于生成高精度和抖动参考时钟或保持同步网络操作。大多数时钟
    的头像 发表于 03-08 15:33 1354次阅读
    <b class='flag-5'>评估</b><b class='flag-5'>低</b><b class='flag-5'>抖动</b><b class='flag-5'>PLL</b><b class='flag-5'>时钟发生器</b>的<b class='flag-5'>电源</b><b class='flag-5'>噪声</b><b class='flag-5'>抑制</b>

    时钟发生器由哪些部分组成?锁相环pll的特点是什么?

    时钟发生器由哪些部分组成?锁相环pll的特点是什么?如何用硬件配置pll  时钟发生器是指通过特定的电路设计产生适合各种电子设备使用的时钟
    的头像 发表于 10-13 17:39 1320次阅读

    LMK03318超低噪声抖动时钟发生器系列数据表

    电子发烧友网站提供《LMK03318超低噪声抖动时钟发生器系列数据表.pdf》资料免费下载
    发表于 08-21 09:53 0次下载
    LMK03318超低<b class='flag-5'>噪声</b><b class='flag-5'>抖动</b><b class='flag-5'>时钟发生器</b>系列数据表