0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Cadence成功流片基于台积电N3E工艺的16G UCIe先进封装IP

Cadence楷登 来源:Cadence楷登 2023-04-28 15:14 次阅读

此款完整的高性能 2.5D 封装解决方案使异构集成成为可能。

中国上海,2023 年 4 月 26 日——楷登电子(美国 Cadence 公司NASDAQ:CDNS)近日宣布基于台积电 3nm(N3E)工艺技术的 Cadence 16G UCIe 2.5D 先进封装 IP 成功流片。该 IP 采用台积电 3DFabric CoWoS-S 硅中介层技术实现,可提供超高的带宽密度、高效的低功耗性能和卓越的低延迟,非常适合需要极高算力的应用。

Cadence UCIe IP 为Chiplet裸片到裸片通信提供了开放标准,随着人工智能/机器学习AI/ML)、移动、汽车、存储和网络应用推动从单片集成向系统级封装(SiP)Chiplet 的转变,Chiplet 裸片到裸片通信变得越来越重要。

Cadence 目前正与许多客户合作,来自 N3E 测试芯片流片的 UCIe 先进封装 IP 已开始发货并可供使用。这个预先验证的解决方案可以实现快速集成,为客户节省时间和精力。

Cadence UCIe PHY 和控制器的异构集成简化了 Chiplet 解决方案,具有裸片可重复使用性。完整的解决方案包括以下方面,可带 Cadence 验证 IP(VIP)和 TLM 模型交付:

UCIe 先进封装 PHY

UCIe 先进封装 PHY 专为支持 5Tbps/mm 以上 Die 边缘带宽密度而设计,能在显著提高能效的同时实现更高的吞吐量性能,可灵活集成到多种类型的 2.5D 先进封装中,例如硅中介层、硅桥、RDL 和扇出型封装。

UCIe 标准封装 PHY

助力客户降低成本,同时保持高带宽和高能效。Cadence 的电路设计使客户可以在该标准的 Bump pitch范围下限内进行设计,从而最大程度提高每毫米带宽,同时还能实现更长的覆盖范围。

UCIe 控制器

UCIe 控制器是一种软 IP 核,可以在多个技术节点进行综合,针对不同的目标应用提供多种选项,支持流、PCI Express (PCIe) 和 CXL 协议。

“UCIe 联盟支持各公司设计用于标准和先进封装的Chiplet。我们非常高兴地祝贺 Cadence 实现先进封装测试芯片的流片里程碑,该芯片使用基于 UCIe 1.0 规范的 die-to-die 互连,”UCIe 联盟主席 Debendra Das Sharma 博士说道,“成员公司在 IP(扩展)和 VIP(测试)方面的进展是该生态系统中的重要组成部分。再加上 UCIe 工作组的成果,业界将继续看到基于开放行业标准的新 Chiplet 设计进入市场,促进互操作性、兼容性和创新。”

Cadence 一直是 Chiplet 系统解决方案产品领域的先驱,并将继续突破先进节点和封装架构中各种多 Chiplet 应用的性能和能效极限,”Cadence 公司全球副总裁兼 IP 事业部总经理 Sanjive Agarwala 说道,“我们认为,协调整个行业的互连标准十分重要,而 UCIe IP 可作为桥梁,为大型系统级芯片提供开放式 Chiplet 解决方案,达到或超过制造的最大光罩极限。基于台积电 N3E 工艺的 UCIe 先进封装流片是为客户提供开放式 Chiplet 连接标准的关键里程碑和承诺。”

Cadence 16G UCIe 2.5D 先进封装 IP 支持 Cadence 的智能系统设计(Intelligent System Design)战略,该战略可实现 SoC 的卓越设计。






审核编辑:刘清

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 控制器
    +关注

    关注

    112

    文章

    16093

    浏览量

    177030
  • SoC设计
    +关注

    关注

    1

    文章

    147

    浏览量

    18750
  • PHY
    PHY
    +关注

    关注

    2

    文章

    301

    浏览量

    51657
  • UCIe
    +关注

    关注

    0

    文章

    44

    浏览量

    1612
  • 先进封装
    +关注

    关注

    1

    文章

    366

    浏览量

    206

原文标题:Cadence 成功流片基于台积电 N3E 工艺的 16G UCIe 先进封装 IP

文章出处:【微信号:gh_fca7f1c2678a,微信公众号:Cadence楷登】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    谷歌Tensor G系列芯片代工转向

    近日,谷歌Tensor G4将成为该公司最后一款由三星代工的手机芯片。从明年的Tensor G5开始,谷歌将选择作为其新的代工伙伴,并
    的头像 发表于 10-24 09:58 229次阅读

    谷歌Tensor G5芯片转投3nm与InFO封装

    近日,业界传出重大消息,谷歌手机的自研芯片Tensor G5计划转投3nm制程,并引入
    的头像 发表于 08-06 09:20 505次阅读

    Alphawave推出业界首款支持CoWoS封装3nm UCIe IP

    3nm Die-to-Die(D2D)多协议子系统IP。这一里程碑式的成果不仅标志着半导体互连技术的又一次飞跃,还通过深度融合的Ch
    的头像 发表于 08-01 17:07 735次阅读

    3nm工艺节点步入正轨,N3P预计2024年下半年量产

    N3P上,公司利用之前的N3E工艺节点进行优化升级,以提升整体能效及晶体管密度。据介绍,N3E工艺节点的良率已达到与5纳米成熟
    的头像 发表于 05-17 14:56 780次阅读

    N3P工艺新品投产,性能提质、成本减负

    N3E工艺的批量生产预期如期进行,其缺陷密度与2020年量产的N5工艺相当。
    的头像 发表于 05-17 09:17 822次阅读

    苹果M4芯片将采用N3E工艺,分三款

    据悉,苹果将于当地时间今晚十时举行的“放飞吧”特别活动上发布全新iPad Pro产品,预计搭载M4处理器,且有传言称其将采用N3E制程。
    的头像 发表于 05-07 15:40 671次阅读

    2023年报:先进制程与先进封装业务成绩

    据悉,近期发布的2023年报详述其先进制程与先进封装业务进展,包括
    的头像 发表于 04-25 15:54 578次阅读

    新思科技与英特尔在UCIe互操作性测试进展

    英特尔的测试芯片Pike Creek由基于Intel 3技术制造的英特尔UCIe IP小芯片组成。它与采用
    的头像 发表于 04-18 14:22 668次阅读

    2纳米进展超预期,首季业绩或优于预期

    据悉,3 纳米工艺将在2023年下半年以N3B为主,单月产能由之前的约6万
    的头像 发表于 02-20 09:46 495次阅读

    先进封装产能供不应求

    因为AI芯片需求的大爆发,先进封装产能供不应求,而且产能供不应求的状况可能延续到2025年;这是
    的头像 发表于 01-22 18:48 911次阅读

    3nm工艺预计2024年产量达80%

    据悉,2024年的第二代3nm工艺(称为N3E)有望得到更广泛运用。此前只有苹果有能力订购
    的头像 发表于 01-03 14:15 756次阅读

    特斯拉加入3nm芯片NTO客户名单,计划生产次世代FSD智驾芯片

    公布的蓝图,N3P 工艺比现有的 N3E 工艺
    的头像 发表于 12-28 15:15 861次阅读

    英特尔20A、18A工艺面临挑战

    英特尔的Intel 20A和Intel 18A工艺已经开始,意味着量产阶段已经不远。而2nm工艺和1.8nm工艺
    的头像 发表于 12-20 17:28 1495次阅读

    拟在铜锣科学园设先进封装晶圆厂

    今年6月,宣布启动先进封测六厂的运作,宣示3DFabric系统整合技术扩产的标志性成果。这座位于竹南科技园区的新工厂占地14.3公顷,
    的头像 发表于 12-20 14:09 508次阅读

    再现排队潮,最先进制程越来越抢手

    3nm制程家族在2024年有更多产品线,除了当前量产的N3E之外,明年再度推出N3P及
    发表于 12-05 10:25 312次阅读