0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Sigrity PowerDC是如何计算IR Drop Margin?

Mijia329 来源:电子汇 2023-05-12 14:17 次阅读

IR Drop仿真是一个系统层面的问题,需要考虑完整的Power Distribution System(PDS)链路上所有压降,并以此来优化每颗器件所接收到的供电电压。

在设计设计中所有的电源供电芯片在相应的设计下都有一个标称的输出电压与电压波动范围(可能是由于芯片本身或所用分压电阻误差造成)。每颗SINK芯片也有标称的正常工作的电压与上下容限范围。我们需要根据这些给定条件结合PowerDC仿真结果来判断PDS设计是否符合要求。

典型的PowerDC仿真流程:

16a95480-f081-11ed-90ce-dac502259ad0.png

案例1:实际电压低于正常额定电压

如下图所示的一个PCB板,一个VRM同时给两个SINK供电,SINK1通过一个被动元件(如磁珠或电阻等)与VRM连接,SINK2直接通过PCB敷铜与VRM连接。假设VRM输出电压为1.5V,输出容限为0%,SINK1和SINK2额定供电电压为1.5V, 容限为1%,供电电流分别为5A和0.2A。

16b11eb8-f081-11ed-90ce-dac502259ad0.png

PowerDC的仿真结果如下图所示,SINK1和SINK2结果都为FAIL。那么PowerDC软件是如何计算Margin值的呢?

16b6e1ea-f081-11ed-90ce-dac502259ad0.png

当实际电压低于正常额定电压时,Margin通过下面公式计算:

Margin = (Actual voltage + SinkLowerTolerance) – (Normal voltage + VRMoutputTolerance)

因此以U2为例计算得到U2的Margin为:

U2_margin = [1.42763 + (1.5 * 1%)] – [1.5 + (1.5*0%)]

= 1.44263 – 1.5 = –0.05737V

当Margin为负时则说明IR Drop仿真结果Fail, 在PowerDC报告中会出现一个红色的叉叉。

案例2:实际电压高于正常额定电压

假设有一个PCB设计如下图所示, 包含一个VRM和4个SINK芯片,VRM与SINK的设计参数见下图仿真结果表格所设。

16bd4788-f081-11ed-90ce-dac502259ad0.png

PowerDC最终的仿真结果显示所有SINK的IR Drop仿真结果都PASS,那这些Margin值又是如何计算出来的呢?

16c32b76-f081-11ed-90ce-dac502259ad0.png

当实际电压高于正常额定电压时,Margin通过下面公式计算:

Margin = (Normal voltage + SinkUpperTolerance) – (Actual voltage + VRMoutputTolerance)

因此以SINK_U_flash1为例计算得到SINK_U_flash1的Margin为:

SINK_U_flash1_margin = [3.3 + (3.3 * 1.2121%)] – [3.31945 + (3.3*0%)]

= 3.33999996 – 3.31945 = 0.020548V

当Margin为负时则说明IR Drop仿真结果Pass, 在PowerDC报告中会出现一个绿色的勾。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • PCB板
    +关注

    关注

    27

    文章

    1448

    浏览量

    51656
  • 仿真
    +关注

    关注

    50

    文章

    4085

    浏览量

    133637
  • PCB设计
    +关注

    关注

    394

    文章

    4689

    浏览量

    85672
  • DC
    DC
    +关注

    关注

    9

    文章

    3648

    浏览量

    679703
  • 电源供电
    +关注

    关注

    0

    文章

    157

    浏览量

    22112

原文标题:Sigrity PowerDC是如何计算IR Drop Margin?

文章出处:【微信号:电子汇,微信公众号:电子汇】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    谈谈芯片设计中的IR-drop

    什么是IR-drop?其实,IR这个词并不是什么缩写,这里的I就是指电流,R是指电阻,他们放在一起相乘,得出来的结果就是电压。
    发表于 06-16 09:26 7496次阅读
    谈谈芯片设计中的<b class='flag-5'>IR-drop</b>

    什么是DC IR Drop?DC IR Drop仿真有何意义?

    DC即Direct Current,直流电,电流方向不随时间发生改变;IR Drop中的I指电流,R指电阻,I与R相乘即为电压,IR Drop就是电压降;
    的头像 发表于 09-28 11:34 4805次阅读
    什么是DC <b class='flag-5'>IR</b> <b class='flag-5'>Drop</b>?DC <b class='flag-5'>IR</b> <b class='flag-5'>Drop</b>仿真有何意义?

    Cadence_Sigrity_Seminar

    Cadence_Sigrity_Seminar,Cadence_Sigrity_Seminar
    发表于 05-15 11:02

    什么是ADM (Add/Drop Multiplexer)

    什么是ADM (Add/Drop Multiplexer)  英文缩写: ADM (Add/Drop Multiplexer) 中文译名: 分插复用器 分  类: 网络与交换
    发表于 02-22 10:10 2653次阅读

    Sigrity_PCB_PI-SI_分析工具介绍

    Sigrity_PCB_PI-SI_分析工具介绍
    发表于 01-14 02:53 0次下载

    Cadence Sigrity PowerDC应用程序的用户手册资料免费下载

    PowerDC是业界唯一一款电热协同仿真工具,能够给出在考虑电热相互影响的情况下,整板的直流电压降,电流密度分布,温度热量分布以及所有过孔通过电流的情况,并基于仿真结果给出最优的VRM感应线放置位置。PowerDC也可以为封装设计提取标准的JEDEC热阻模型。
    发表于 03-12 08:00 96次下载
    Cadence <b class='flag-5'>Sigrity</b> <b class='flag-5'>PowerDC</b>应用程序的用户手册资料免费下载

    PowerDC直流仿真操作说明详细概述

    本文档的主要内容详细介绍的是PowerDC直流仿真操作说明详细概述。一、仿真文件格式转换 1、将brd文件转换为PowerDC能够识别的spd仿真文件, 双击,通过SPDLinks将PCB文件转换成Sigrity专用的仿真文
    发表于 04-14 08:00 0次下载
    <b class='flag-5'>PowerDC</b>直流仿真操作说明详细概述

    电源完整性之Cadence Sigrity Power DC_IR_Drop仿真

    之前和大家分享过电源完整性之仿真设计原理链接: link.今天接着上一篇文章总结一下电源直流压降的的仿真操作流程及一些simulation中的设置参数,用到的时候Cadence Sigrity
    发表于 11-09 19:51 50次下载
    电源完整性之Cadence <b class='flag-5'>Sigrity</b> Power DC_<b class='flag-5'>IR_Drop</b>仿真

    IR Drop对芯片性能及功能的影响

    之前做过一个项目,有个模块例化了10次,流片回来测试,有9个正常工作,另外一个工作不起来。这时这个模块的负责人就来找我,问到:IR仿真时这10个模块结果是怎样的?测试有问题那个是IR最差的那个
    的头像 发表于 04-03 09:56 4409次阅读

    IR Drop与封装分析

    大部分从事后端设计的同行应该没有接触过带封装的IR Drop分析(模块级别的IR分析不需要考虑封装),一般只有PA工程师、后端项目经理、封装同事等才会接触这一部分内容。
    的头像 发表于 04-21 09:31 3045次阅读

    IR Drop对芯片性能及功能的影响

    之前做过一个项目,有个模块例化了10次,流片回来测试,有9个正常工作,另外一个工作不起来。这时这个模块的负责人就来找我,问到:IR仿真时这10个模块结果是怎样的?
    的头像 发表于 06-16 10:00 1840次阅读
    <b class='flag-5'>IR</b> <b class='flag-5'>Drop</b>对芯片性能及功能的影响

    IR Drop与封装(一)

    大部分从事后端设计的同行应该没有接触过带封装的IR Drop分析(模块级别的IR分析不需要考虑封装),一般只有PA工程师、后端项目经理、封装同事等才会接触这一部分内容。
    发表于 06-16 10:05 1199次阅读
    <b class='flag-5'>IR</b> <b class='flag-5'>Drop</b>与封装(一)

    技术资讯 | PowerDC直流压降分析

    位置。PowerDC也可以为封装设计提取标准的JEDEC热阻模型。PowerDC解决了当前PCB电路板上低压大电流和封装产品的IR-Drop直流压降分析、电压、电流
    的头像 发表于 03-01 10:26 3890次阅读
    技术资讯 | <b class='flag-5'>PowerDC</b>直流压降分析

    2022 Sigrity Aurora SPB 17.4 版本更新 I IR Drop 直流电压降仿真支持自动剪切功能

    Allegro和Sigrity软件最新发布了一系列的产品更新(SPB17.4QIR4release)。我们将通过实例讲解、视频演示让您深入了解AllegroPCBEditor
    的头像 发表于 09-13 11:31 2023次阅读
    2022 <b class='flag-5'>Sigrity</b> Aurora SPB 17.4 版本更新 I <b class='flag-5'>IR</b> <b class='flag-5'>Drop</b> 直流电压降仿真支持自动剪切功能

    芯片的IR drop是什么意思呢?

    IR这个词并不是什么缩写,这里的I就是指电流,R是指电阻,他们放在一起相乘,得出来的结果就是电压。
    的头像 发表于 12-06 14:33 1644次阅读