0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

解析DDR设计中容性负载补偿的作用

edadoc 来源:edadoc 作者:edadoc 2023-05-16 17:56 次阅读

高速先生成员--孙小兵

我们先来了解一下容性负载和感性负载对链路阻抗的影响。仿真链路模型如下图所示。链路中有三段50Ω的理想传输线,第一段和第二段之间增加一个电容模拟容性负载,第二段和第三段之间增加一个电感模拟感性负载,链路末端是一个1KΩ的电阻相当于开路。利用TDR仿真工具看整个链路的阻抗情况。

wKgaomRjU0OAA-9IAABdLpxr3h8968.jpg

这里先简单介绍一下阻抗曲线结果如何看。坐标横轴表示时间,对应传输线从一端看过去不同传输时刻的位置点,坐标纵轴表示阻抗值。从下面阻抗曲线来看。链路在传输1ns时阻抗发生变化,而在链路中第一段传输线的传输时延是0.5ns。为什么时间刻度不对应呢?原因是看链路时域阻抗的方法是通过信号反射原理,比较输入电压和反射回来的电压幅值。脉冲信号需要有一个来回的过程。所以阻抗曲线中时间点实际是传输线时延的两倍。

wKgZomRjU0OAdkq2AABESvIjB5Q076.jpg

从上面链路阻抗曲线结果来看,容性负载导致链路阻抗瞬间降低,然后又缓慢上升恢复到原来走线阻抗。感性负载导致链路阻抗先慢慢升高,然后缓慢恢复到链路阻抗上。对于链路中的出现的容性突变和感性突变,信号感受到的阻抗变化并不是只存在一瞬间的,而是随时间变化的。

了解了链路中容性负载和感性负载对链路阻抗的影响后,下面我们就来看看在DDR的Fly_By设计链路中容性负载对链路阻抗的影响。如下是常见的DDR一拖五的Fly_By拓扑的设计方案,链路中一个主控拖五个负载颗粒,端接电阻放在最后一个颗粒后面。

wKgaomRjU0SAYaH_AAAnWTS3vgw691.jpg

我们先对比下做容性负载补偿前后DDR链路前端颗粒信号质量情况,因为对于Fly_By链路,前端颗粒的信号质量是最差的。下图是有无做容性负载补偿链路中前端颗粒仿真得出的信号眼图。

wKgZomRjU0SAQSZfAACLHKAdHDs603.jpgwKgaomRjU0WAMVQxAAB17a8FIB8526.jpg

从以上仿真结果来看,当没有做容性负载补偿时前端颗粒接收信号眼高为193mV,而做了容性负载补偿之后,信号眼高升高到303mV。因此在多负载链路中,容性负载补偿对负载信号质量有明显地改善。

那容性负载对链路究竟是产生怎样的影响呢?容性负载补偿具体需要怎么做,为什么做容性负载补偿可以改善链路上的信号质量?下面就通过对链路阻抗的观察分析进行阐述。

分别提取上面链路中支路走线做容性负载补偿前后的S参数,利用仿真软件看链路TDR详情如下,探测点选在主控一端。蓝色曲线是未做容性负载补偿的链路阻抗,区域1主干道阻抗是40Ω,分支部分阻抗最低约32Ω,区域2平均阻抗大致为34Ω。红色曲线是做容性负载补偿的链路阻抗结果,分支部分刚开始的阻抗趋向50Ω,但会马上下降,分支部分阻抗最低约37Ω, 区域2平均阻抗大致为41Ω。

wKgZomRjU0WAAByaAABO__8qbL8058.jpg

由上面的纯链路阻抗结果分析可知,信号在分支部分感受到的阻抗会比实际走线阻抗偏低6-10Ω,而容性负载补偿就是将分支部分的阻抗故意抬高,使得链路整体阻抗更趋于匹配。

前面我们只考虑了分支Stub和过孔的影响。除了这些影响因素,芯片封装电容和Die电容也是影响链路阻抗的重要原因,这些因素将导致链路阻抗更低。下面我们接着分析链路增加芯片寄生电容的影响。由于一般芯片的寄生电容值大致在3pF左右,故我们在每一个负载位置挂一个3pF的电容来模拟芯片寄生电容的影响。下面是增加芯片寄生电容前后链路阻抗曲线结果。

wKgaomRjU0aAXnyHAABRKK1_06U158.jpgwKgZomRjU0aAf_DTAABND_uGKAE775.jpg

由上面两张阻抗曲线结果图来看,芯片寄生电容的影响将导致链路阻抗再降低5Ω左右。没有做容性负载补偿时,信号在分支部分感受到的阻抗只有30Ω。而做了容性负载补偿的链路,信号在分支部分感受到的阻抗大致为35Ω,这可能比主干道的40Ω还是偏差较大,但也是更趋于接近了。

下图是一个DDR一拖三Fly_By链路的阻抗测试结果,主干道和支路走线阻抗都控制在50Ω,没有做容性负载补偿处理。绿色曲线是光板阻抗测试结果,红色曲线是贴了DDR颗粒的阻抗测试结果。可以看出光板情况下分支部分阻抗会比主干道偏低3Ω,而增加了颗粒封装寄生电容的影响,分支部分阻抗只有44Ω,比主干道阻抗偏低6Ω。

wKgaomRjU0eANpPwAAByoMC9nyQ961.jpg

由以上测试和仿真结果分析可知,在多负载的Fly_By链路中,由于分支Stub,过孔寄生电容,芯片封装电容和Die电容等因素,导致负载呈容性,使得信号在支路部分感受到的阻抗将会比实际走线阻抗偏低。而容性负载补偿就是事先将支路部分走线阻抗做高,或者将主干线阻抗降低,用以平衡或者抵消容性负载导致阻抗偏低的影响,使得链路整体阻抗更趋近于匹配,从而改善信号质量。

审核编辑黄宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • DDR
    DDR
    +关注

    关注

    11

    文章

    711

    浏览量

    65218
  • 容性负载
    +关注

    关注

    1

    文章

    22

    浏览量

    14822
收藏 人收藏

    评论

    相关推荐

    什么是负载箱?

    负载箱是用于模拟电网感性负载的装置,通常由电容器、电抗器等元件组成。在电力系统
    发表于 09-25 10:51

    电源的负载是什么?

    DC/DC电源模块,一般有一个最大负载。那么在设计电路的时候,1.输出端滤波电容应该不能超过这个最大值?2.输出端如果接运放等芯片的时候,怎么判断该芯片等效的
    发表于 11-26 14:31

    感性与负载的区别及无功功率补偿

    的无功功率可由负荷输出的无功功率得到补偿,这就是无功功率补偿的基本原理。一般而言,
    发表于 05-22 07:28

    负载对电源有什么影响?

    负载的大小对电源各性能的影响、或者说负载对电源设计的要求。大家有什么高见不?探讨一下!比
    发表于 10-17 04:19

    解析DDR设计负载补偿作用

    先对比下做负载补偿前后DDR链路前端颗粒信号质量情况,因为对于Fly_By链路,前端颗粒的信号质量是最差的。下图是有无做
    发表于 05-16 17:57

    并联有源电力滤波器补偿负载谐波放大抑制研究

    针对并联型有源滤波器在补偿负载时出现的谐波放大现象进行了研究,在分析电容滤波型负载的基础上,建立了有源电力滤波器
    发表于 02-18 13:05 39次下载

    小型DC/DC开关电源负载的研究

    小型DC/DC开关电源负载的研究  0 引言   在DC/DC开关电源的应用,输出负载端外接电容能起到滤波、抑制干扰的
    发表于 01-04 10:09 4130次阅读
    小型DC/DC开关电源<b class='flag-5'>容</b><b class='flag-5'>性</b><b class='flag-5'>负载</b>的研究

    什么是负载

    负载:和电源相比,负载电流超前负载电压一个相位差,此时负载
    发表于 06-09 22:31 7634次阅读

    运放设计:偏置电流如何补偿?相位补偿如何选择?负载该怎么处理?资料下载

    电子发烧友网为你提供运放设计:偏置电流如何补偿?相位补偿如何选择?负载该怎么处理?资料下载的电子资料下载,更有其他相关的电路图、源代码、
    发表于 04-11 08:51 15次下载
    运放设计:偏置电流如何<b class='flag-5'>补偿</b>?相位<b class='flag-5'>补偿</b>如何选择?<b class='flag-5'>容</b><b class='flag-5'>性</b><b class='flag-5'>负载</b>该怎么处理?资料下载

    负载、感性负载负载的区别

    线圈负载称为感性负载,电容负载称为负载,纯电阻负载
    发表于 04-27 16:47 3.8w次阅读

    DDR3系列之负载补偿

    同样,如果再考虑封装电容及Die电容的,那么整个负载的有效阻抗就会更低于PCB的设计阻抗,这样就会导致整体的阻抗不连续。
    的头像 发表于 04-07 15:59 2745次阅读
    <b class='flag-5'>DDR</b>3系列之<b class='flag-5'>容</b><b class='flag-5'>性</b><b class='flag-5'>负载</b><b class='flag-5'>补偿</b>

    运放负载该怎么处理?

    运放负载该怎么处理? 运放(放大器)是电子电路中常用的一种器件,用于放大电压、电流或功率信号。在运放的输出端接入负载时,可能会导致
    的头像 发表于 11-06 11:32 1530次阅读

    负载、感性负载负载三者是什么意思?

    负载、感性负载负载三者是什么意思? 阻
    的头像 发表于 11-13 16:09 5404次阅读

    什么是负载、阻负载和感性负载负载有哪些用电器

    负载、阻负载和感性负载是电路中常见的三种负载
    的头像 发表于 02-06 09:32 7040次阅读

    无功补偿补偿会出现负载

    无功补偿是电力系统中一项重要的技术措施,可用于提高电网的功率因数,优化电力质量。然而,我们是否需要担心无功补偿补偿而导致
    的头像 发表于 02-27 14:13 724次阅读