0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

倒装芯片,挑战越来越大

旺材芯片 来源:半导体行业观察 2023-05-22 16:13 次阅读

正在开发新的凸点(bump)结构以在倒装芯片封装中实现更高的互连密度,但它们复杂、昂贵且越来越难以制造。

对于具有高引脚数的产品,倒装芯片封装长期以来一直是一种流行的选择,因为它们利用整个芯片区域进行互连。该技术自 1970 年代以来一直在使用,从 IBM 的 C4(controlled collapse chip connection)开始,但真正广泛使用是在 1990 年代。

从那时起,凸块技术不断发展,以处理内存、高性能计算和移动计算设备所需的不断增加的功率和信号连接密度。满足这一需求需要新的互连技术,以实现更小的凸点间距,目前正在生产中。

随着时间的推移,倒装芯片互连的路线图从无铅凸块发展到铜柱,再到铜微凸块。间距尺寸继续缩小,这反过来又给凸块和键合带来了制造挑战。

7dde74e8-f75a-11ed-90ce-dac502259ad0.png

图 1:倒装芯片技术间距范围

7dfe40fc-f75a-11ed-90ce-dac502259ad0.png

图 2:倒装芯片组件

“在倒装芯片领域——250 微米及以下间距——最初是锡铅凸块,其中一项重大举措是无铅化。但是,当你开始达到 100 微米或以下时,你会开始看到更多的铜柱,尽管当我们看到高达 250 微米的铜柱时存在重叠,”Promex Industries 高级工艺工程师 Jeff Schaefer说。“对于 250 微米的间距,我们看到 130 微米的凸点尺寸或铜柱直径。一旦我们达到 100 微米的间距,它就是 80 微米的直径。我见过的最小间距是 62.5 微米间距和 40 微米柱。我预计很快就会看到 50 微米间距。”

基本的倒装芯片工艺在电路制造之后开始,此时在芯片表面创建金属焊盘以连接到 I/O。接下来是晶圆凸块,将焊球沉积在每个焊盘上。然后晶圆被切割,这些芯片被翻转和定位,使焊球与基板焊盘对齐。然后焊球被熔化/回流,通常使用热空气,并且安装的芯片底部填充有电绝缘粘合剂,通常使用毛细管作用。

7e1c1050-f75a-11ed-90ce-dac502259ad0.png

图 3:倒装芯片制造工艺

转向铜柱或微凸块需要光刻来创建这些结构。

Amkor Technology晶圆级封装高级副总裁 Doug Scott 表示:“铜柱通常用于 130μm 间距以下,因为铜柱不是圆形焊料凸点,而是主要是顶部有焊料的铜柱。” “这允许将铜柱凸点放置得更近,而不会在组装回流期间焊料连接在一起的风险——通常,~40 μmCu + ~25 μm。”

主题也有变化。“微凸块是硅与硅之间互连的常用术语,它略有不同,因为 CTE(热膨胀系数)通常相同,”日月光集团工程/技术营销高级总监 Mark Gerber 说。“用于铜柱的一些一般设计规则是相同的,但平坦的表面形貌和低应力接头允许使用的底部填充物具有灵活性。这也可以驱动单个凸点间距。今天,由于前面提到的路由考虑,对于所使用的晶圆级或晶圆厂级路由,35μm的凸点全阵列间距是可能的。”

异构集成路线图 描述了封装的所有方面,包括从焊线到硅通孔的裸片到基板互连。对于倒装芯片封装,芯片到基板互连、基板重新分布区域和基板到板互连都在制造限制中发挥作用。

7e35c982-f75a-11ed-90ce-dac502259ad0.png

图 4:倒装芯片封装的概念图

异构集成路线图的第 8 章记录了当前和预计的封装技术推介的概况。第 8.7 小节(第 41 页)的表 1 中列出了每种倒装芯片互连技术的最小间距。

7e55d98e-f75a-11ed-90ce-dac502259ad0.png

在第 8.8 小节(第 43 页)中可以找到基板互连(将封装连接到电路板的部分)的相应表格。

7e841308-f75a-11ed-90ce-dac502259ad0.png

互连技术的每一次变革都会带来新的工艺及其局限性,从而推动创新、良率管理和缺陷检测

凸块技术限制

凸块技术是通过间距、尺寸、高度以及电气机械特性来衡量的。热注意事项因材料的 CTE 不匹配而异。翘曲是较大die和晶圆的一个问题,在die贴装之前对晶圆进行背面研磨会加剧翘曲。

“对于每种类型的互连,间距限制有许多驱动因素,”ASE 的 Gerber 说。“从传统的焊料凸点倒装芯片互连开始,间距能力取决于底部填充的坍塌高度、走线布线的捕获焊盘间距、焊球到焊球短路风险的捕获焊盘间距以及其他几个与间距相关的敏感性。预装凸块高度有一个定义的高度,但正如 IBM 定义的 C4 术语——焊料凸块的直径和捕获焊盘尺寸将决定互连的“塌陷或最终高度”。这是使用与间距相关的焊料凸点的主要间距限制因素。”

凸点高度由设计决定,也有加工选择。

“对于标准的电镀焊料凸点和铜柱凸点,预组装凸点高度通常在 70μm 到 75μm左右,组装后塌陷的凸点高度约为 50μm,以便为凸点之间的底部填充流动留出 x、y、z 空间。微凸块的凸块高度要低得多,并且涉及的焊料电镀要少得多。具体来说,根据间距和末端需求,微凸块的高度可以小于 10μm,同时减少铜和焊料的高度,”Amkor 的 Scott 说。“标准电镀焊料凸点通常用于 130μm至 250μm 的间距。在 130μm 以下,当以 70μm预组装凸点高度开始时,凸点之间没有足够的 xy 空间。”

创建铜柱需要比焊料凸点更多的处理步骤。

“当我们过渡到 die-to-die 世界时,技术是不同的,因为现在你正在处理晶圆,而与 die-to-substrate 相比,planerites 非常好。首先,您创建铜柱,在要获得焊料或铜柱的初始晶圆上,首先是凸点下金属 (UBM)。它是向下进入硅的开口上方的一个小盖子。然后我们用它做一个铜芯,然后在上面放一个锡帽。然后是接收晶圆,它们看起来像是有一个 UBM 焊盘,上面通常有一些镍金类型的镀层,因此它既漂亮又原始,”Promex Industries 的 Schaefer 解释道。

因此,您没有像层压基材那样有轻微的压痕,而是有轻微的挤压。我们发现我们实际上能够在没有“焊盘上焊料”的情况下将它们湿焊。' 这就是它们的设计和建造方式。它几乎就像焊料和焊盘一样,因为它是一个小圆顶,而不是试图进入孔内。”

铜柱形成所需的光刻步骤具有限制以及基板设计规则。

“对于由铜柱和尖端焊帽组成的铜柱,铜柱高度可以定义为一个或多个光致抗蚀剂层厚度的限制,并且当您减小间距时,铜柱的纵横比铜柱高度与光刻胶材料和成像工具功能一起成为限制,”Gerber 说。“铜柱互连的第二个限制是使用的基板设计规则。对于 >110um 的精细间距,使用了 2 种主要方法 - BOT(迹线上键合)或 ET - 嵌入式迹线,其中铜柱的焊帽放置在迹线顶部,而不是传统的捕获焊盘。铜柱尺寸和形状,包括上述限制,可以限制继续缩小间距的能力和路线图。许多这些限制是由于能够在基板侧的柱子之间布线。随着晶圆级 RDL 等新技术的出现,互连路线图将得到进一步推进,但在底部填充等制造工艺的高度/纵横比方面仍然存在限制。”

其他人同意底部填充工艺会带来挑战。“当你获得更精细的间距和更小的凸起时,它们会变得更短。现在越来越难找到底层填充材料。过去,底部填充胶被设计为小于 5 密耳的间隙,现在它们降至 3 密耳,即 75 微米,”Schaefer 说。“现在我们开始看到 60 和 25 微米的间隙。我敢肯定人们正在研究新的底部填充胶。但是还有很多事情要做。一方面,当你得到更细的颗粒时,它变得更像淤泥,这使得它更难流动。这是一个需要移除的障碍。”

管理良率

随着凸块技术变得越来越小,额外的处理步骤——例如,用于创建铜柱的光刻——为良率检测器开辟了新的机会。对于成功的键合工艺,微粒、表面污染物和焊料凸点空洞都会影响良率。这些需要过程控制、计量和检查。

需要自然控制污染。“一级 OSAT 投资于降低工厂污染源的水平,从而降低缺陷率,”Amkor 的 Scott 说。“沥青不会导致缺陷。无论间距如何,都存在相似水平的缺陷。”

但是音高本身也带来了一些挑战。“随着间距变小和凸点尺寸减小,颗粒污染管理非常重要。对于混合键合等其他类型的互连,其中间距减小到 30μm以下并且表面与表面的接触很重要,基于晶圆的洁净室环境对产量至关重要,”ASE 的 Gerber 说。

底部填充工艺的准备工作也不应被低估。

“一般来说,对于层压板,你需要在倒装芯片之后进行底部填充,”Promex 的 Schaefer 说。“我们决定将其放置在何处以及如何对其进行回流。我们清洁它以清除芯片和基板之间间隙下的任何助焊剂材料。然后我们将用流动的环氧树脂进行底部填充。它旨在浸湿而不留下空隙和那种性质的东西。但是,随着我们进入更精细的球场,我们面临着挑战。凸点变得更短,随着它们变得更短,芯片和基板之间的间隙变得更小,因此更难清洁。想象一下,将两个载玻片粘在一起,试图清除它们之间的污垢。”

计量和检测需求

对于管理过程控制和产量,计量和检测工具发挥着重要作用。ASE 的 Gerber 说:“除了在设置和定义的生产间隔时使用的过程中横截面分析之外,市场上还有一些工具可以帮助提供有关互连完整性的指导。”

凸块工艺和键合工艺各自具有需要监控的特定特性。对于凸块,计量学侧重于直径、高度和共面性。更小的间距需要更严格的凸点直径和高度控制。类似地,随着凸块高度的缩小,共面性窗口变得更小。通常,允许有 10% 的变化。例如,30μm的凸点高度会导致 ±3μm 的允许偏差。超过此值会导致粘合不成功或粘合不良。

“键合通常使用大回流焊炉完成,”Amkor 高级封装和技术集成副总裁 Mike Kelly 说。“回流工艺的初始特征是使用阴影波纹来量化回流期间的翘曲,并使用烘箱的温度映射来确保倒装芯片部件本身的温度控制一致。在设置过程中,进行机械芯片提升和检查以确保良好的焊料润湿。此外,助焊剂通常通过“浸入式助焊剂”施加,其中芯片凸点“浸入”薄的、严格控制的助焊剂储层中。这些物品的目视检查是在抽样的基础上进行的。”

目视检查自动化程度的提高减少了对操作员查看图像和做出决定的依赖。凸块连接的指数增长是一个驱动因素。键合工艺的改变提供了另一个。自对准回流焊工艺是一项成熟的技术。与先进封装中常用的热压键合,有通过电气测试的可靠性机制。这反过来又促使使用 X 射线检测和计量工具来查看键合后的凸点。

“对于低复杂性封装,设施可以摆脱操作员和手动检查。对于具有 100 个凸点的零件,此方法是可行的。在 1,000 次颠簸时,这绝对是一种压力。一旦零件有 10,000 个凸点,就没有机会了。我们超越了这一点,我们需要转向下一个方法,”Bruker 应用和产品管理总监 Frank Chen指出. “质量和复杂性是相辅相成的,因为当你试图制造更复杂的东西时,你的产量会受到影响,并且需要一些新的工具。而工装既是制程工具,又是计量工具,两者需要并行推进。从我们自己的研究中,我们看到,一旦你进行了 1,000 次颠簸,你就需要开始思考‘我的手动技术不够用,我需要一些新的东西。’”

各种检测和计量工具可用于支持封装制造。

“有几种方法可以或应该用于实现过程控制。首先,传统二维检测 (AOI) 用于每个工艺流程(即 IQC、OQA、照片、清洁、电镀等)的 100% 表面缺陷检测。接下来,二维计量 (AOI) 可用于控制凸点尺寸和直径尺寸控制。此外,3D 计量 (AOI) 可用于采样凸块高度/共面度计量信息采集(这通常使用基于激光三角测量的技术完成),”Onto Innovation 产品营销经理 Nathan Peng说. “此外,3D 计量可以针对单个凸点高度特征,通常使用白光干涉仪技术收集。此外,还有一些方法可以检测凸点顶部的有机残留物,这些有机残留物可能导致凸点与焊盘连接失败。”

结论

需要更高互连数量的产品继续推动互连路线图。每种倒装芯片技术都有制造限制,包括材料特性、挑战底部填充技术的缩小尺寸,以及增加使用光刻技术来创建互连结构。键合工艺的任何变化都会导致计量和检测步骤的增加,以满足良率和质量目标。

审核编辑 :李倩

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    453

    文章

    50360

    浏览量

    421639
  • 电路
    +关注

    关注

    172

    文章

    5837

    浏览量

    171878
  • 焊盘
    +关注

    关注

    6

    文章

    548

    浏览量

    38084

原文标题:倒装芯片,挑战越来越大

文章出处:【微信号:wc_ysj,微信公众号:旺材芯片】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    FCCSP与FCBGA都是倒装有什么区别

    本文简单介绍了倒装芯片球栅阵列封装与倒装芯片级封装的概念与区别。 FCCSP与FCBGA都是倒装,怎么区分?有什么区别?
    的头像 发表于 11-16 11:48 496次阅读
    FCCSP与FCBGA都是<b class='flag-5'>倒装</b>有什么区别

    倒装芯片封装技术解析

    倒装芯片是微电子电路先进封装的关键技术。它允许将裸芯片以面朝下的配置连接到封装基板上,芯片和基板之间通过导电“凸起”进行电气连接。
    的头像 发表于 10-18 15:17 293次阅读
    <b class='flag-5'>倒装</b><b class='flag-5'>芯片</b>封装技术解析

    通话的时候,随着通话时间增加,底噪越来越大声,请问这是什么原因

    您好, 我们用该codec做通话的时候,发现免提那一路的底噪特别大,并且随着通话时间增加,底噪还会越来越大; 目前主要现象如下: 1. 通话的时候就会有比较大的底噪,之后随着通话时间增加,底噪
    发表于 10-09 08:27

    LM324调零调好后,改变输入的时候,输出的偏差越来越大,怎么解决?

    调零调好后,改变输入的时候,输出的偏差越来越大,不知道如何调整,望大神指导!
    发表于 08-28 06:51

    THS3001搭建驱动电路带宽与芯片手册相差悬殊问题出在哪里?

    相符,无衰减和延迟,随着输入信号频率的增加,输出信号衰减会越来越大,相位延迟也越来越大。请问问题出在哪里?
    发表于 08-05 08:17

    cs1237两个差分线,正极端电压大于负极端,两者相差越大,读出来的数据越来越

    尝试加上补码转原码也是一样,压差越来越大,数值越来越小,正常不应该是越来越大吗?
    发表于 03-30 10:52

    嵌入式会越来越卷吗?

    ,嵌入式系统的安全性也面临着越来越大挑战。 这要求设计师在设计和实现时需要充分考虑安全问题并采取相应的措施来保护数据和系统的安全。 总结 综上所述,嵌入式系统的“卷”是一个多维度的过程。其多样性
    发表于 03-18 16:41

    IC datasheet为什么越来越薄了?

    刚毕业的时候IC spec动则三四百页甚至一千页,这种设置和使用方法很详尽,但是这几年IC datasheet为什么越来越薄了,还分成了IC功能介绍、code设置、工厂量产等等规格书,很多东西都藏着掖着,想了解个IC什么东西都要发邮件给供应商,大家有知道这事为什么的吗?
    发表于 03-06 13:55

    浅谈FCCSP倒装芯片封装工艺

    随着移动、网络和消费类电子设备更新换代,电子产品的功能越来越多、体积越来越小,对于半导体封装的性能要求不断提高。如何在更薄、更小的外形尺寸下实现更高更快的数据传输成为了一个关键挑战。由于移动设备需要
    的头像 发表于 03-04 10:06 2574次阅读
    浅谈FCCSP<b class='flag-5'>倒装</b><b class='flag-5'>芯片</b>封装工艺

    英特尔百亿补贴让赴美芯片企业警觉 补贴争议越来越大

      英特尔百亿补贴让赴美芯片企业警觉 补贴争议越来越大   此前有外媒彭博社爆出英特尔将有望获得美国政府提供的100亿美元巨额补贴;这引发了其他一些在美投资企业的不满。   对此有
    的头像 发表于 02-20 16:03 871次阅读

    芯片倒装Flip Chip封装工艺简介

    倒装芯片技术,也被称为FC封装技术,是一种先进的集成电路封装技术。在传统封装技术中,芯片被封装在底部,并通过金线连接到封装基板上。而倒装芯片
    的头像 发表于 02-19 12:29 3740次阅读
    <b class='flag-5'>芯片</b><b class='flag-5'>倒装</b>Flip Chip封装工艺简介

    什么是LED倒装芯片?LED倒装芯片制备流程

    LED倒装芯片的制备始于制备芯片的硅晶圆。晶圆通常是通过晶体生长技术,在高温高压的条件下生长出具有所需电特性的半导体材料,如氮化镓(GaN)。
    的头像 发表于 02-06 16:36 5942次阅读

    TLE9879电流为0的情况下检测是对的,随着电流增加偏差越来越大是什么原因呢?

    电流为0的情况下检测是对的,随着电流增加偏差越来越大是什么原因呢?
    发表于 02-06 07:46

    绝对值编码器用于定位,单方向旋转,位置偏差越来越大是什么原因?

    绝对值编码器用于定位,单方向旋转,位置偏差越来越大。 编码器用来定位,定位是循环的,不同值对应不同位置例:1-2-3-4-1 不同位置录入不同编码器数值。刚才是运转几圈,位置比较准确, 当单方向运转好多圈之后,位置偏移越来越大,求大家帮忙分析下问题所在!!!!
    发表于 01-09 11:50

    EDA+IP,攻克大规模数字电路设计挑战的“不二法门”

    ,对大规模数字芯片提出了更多需求,系统愈加复杂,设计挑战越来越大。因此,在当前行业现状和发展趋势下,如何加速大规模数字电路设计,就成为了业内芯片设计公司关注的焦点。
    的头像 发表于 12-16 08:23 1100次阅读
    EDA+IP,攻克大规模数字电路设计<b class='flag-5'>挑战</b>的“不二法门”