0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

ADALM2000实验:锁相环

星星科技指导员 来源:ADI 作者:Antoniu Miclaus 和 D 2023-05-29 14:15 次阅读

目标

本实验活动介绍锁相环(PLL)。PLL电路有一些重要的应用,例如信号调制/解调(主要是频率和相位调制)、同步、时钟和数据恢复,以及倍频和频率合成。在这项实验中,您将建立一个简单的PLL电路,让您对PLL操作有基本的了解

背景知识

PLL是一种反馈系统,用于调节或锁定压控振荡器(VCO)输出与输入基准信号之间的相位差,如图1所示。VCO是一种振荡器,其输出频率是某个输入控制电压的函数。通常,当VCO用于PLL等反馈环路时,电压频率转换函数必须至少是单调的。VCO的一个特例是电压频率转换器(VFC),其电压/频率特性是线性的。反馈环路中的分频器的分频系数N一般是整数,包括1,若为1则与没有分频器或从VCO输出直连鉴相器输入的情况相同。

wKgaomR0R-SAWEj4AAAvr7oQnO8857.png

图1.PLL基本框图

PLL是许多深奥书籍和讨论的主题,非常复杂,无法在这几页中详尽说明。本实验的末尾有额外阅读材料的链接。

材料

ADALM2000 主动学习模块

无焊试验板

跳线

一个2.2 kΩ电阻

一个47 kΩ电阻

一个10 kΩ电阻

一个4.7 nF电容(标记为472)

一个100 pF电容(标记为101)

一个CD4007 CMOS阵列

2个ZVN2110A NMOS晶体管

2个ZVP2110A PMOS晶体管

一个 AD654 VFC

一节9 V电池(带连接器

第1步指导

在无焊试验板上,首先基于AD654搭建VFC电路,如图2所示。将电路搭建到试验板的一侧,以便为PLL的其他部件留出空间,我们将在本实验活动的后续步骤中添加这些部件。控制电压通过由R1和C1组成的单极点低通滤波器施加。这相当于图1中馈送至VCO模块的低通滤波器模块。

wKgaomR0SFCAZfAFAABHcgPohs4210.png

图2.VFC电路

硬件设置

开启固定5 V电源,并将9 V电池连接到电路。将AWG1输出连接到VIN,如图2所示。将AWG1配置为DC源,初始设置为2.5 V。将示波器通道输入CH1+连接到VSQR输出,如图2所示。还应将CH1-输入接地。

wKgZomR0SFaAZPn3AAJXjsM3XOs101.png

图3.VFC试验板电路

程序步骤

使用AWG 1直流偏置控制,将VIN电压从1 V调整到4 V,同时在VSQR观察VFC输出的频率。使用示波器控制屏幕上的频率测量功能来完成此操作。根据公式1,图2中的Rt和Ct设置VFC的标称输出频率。

wKgZomR0SFyAazf_AAAKW7BoyjA305.png

例如,VIN为设置范围的中间值2.5V,并给定Rt Ct值(2.5/(10 × 10 kΩ × 100 pF)),输出频率应接近250 kHz。验证您的测量结果是否与该值一致。如果不一致,请重新检查电路连接和元件值。

wKgaomR0QuOAJ0XkAABItg4COOw324.jpg

图4.VFC输出

第2步指导

接下来,在试验板上添加来自上一个实验的异或门鉴相器电路,如图5所示。构建异或门后,将其连接到V转F电路,如图6所示,以构成完整的PLL。在给电路添加任何东西之前,务必关闭5 V电源并断开9 V电池。

wKgaomR0SGSAS55KAABblbJ6Cw0205.png

图5.添加XOR鉴相器

wKgZomR0SGuAa7T8AABPhlwY0pQ424.png

图6.完整PLL电路

硬件设置

开启固定5 V电源,并将9 V电池连接到电路。将AWG1输出连接到FREF,如图4所示。将AWG1配置为方波,其幅度为5 V峰峰值,偏置为2.5 V(0 V至5 V摆幅);将初始频率设置为第1步中测得的值(即VIN设置为2.5 V时,应在250 kHz左右)。将示波器通道输入CH1+连接到FREF输入,并将示波器通道CH2+连接到VSQR输出,如图6所示。还应该将CH1-和CH2-输入接地。将示波器设置为在通道1(FREF信号)的上升沿触发。

wKgaomR0SHKASNdpAAKXTtVEYQ0471.png

图7.完整的PLL试验板电路

程序步骤

在FREF的频率设为对应于AD654引脚4上2.5 V控制电压的情况下,VSQR处看到的输出频率应锁定输入基准频率FREF。在示波器屏幕上,您应该看到两个方波是稳定的(即彼此锁定),并且VSQR相对于FREF偏移约90°。请记住,当XOR鉴相器的两个输入相差90°时,其滤波输出将处于其输出范围的一半或约2.5 V。

wKgZomR0SHmAVWv5AADDcGTAEvY072.png

图8.完整的PLL FREF和VSQR曲线

以小增量增大和减小基准频率FREF,以确定PLL会锁定的最小和最大频率。当更改基准输入的频率时,注意FREF和VSQR之间的相对相位差。执行此操作时,测量AD654引脚4上的滤波直流控制电压,并将这些读数与步骤1中扫描VFC直流控制电压时测得的读数进行比较。

将示波器通道2连接到图6中C点处异或门的输出端。将所看到的方波与异或门A (VSQR)和门B (FREF)的输入进行比较。当PLL锁定在最小和最大锁定频率以及锁定范围的中心频率时,C处的波形如何变化?

附加第3步指导

图6中的简单PLL电路不是十分有意义,因为输出信号只是输入信号的相移版本。如图1所示,如果在从VFC输出端到鉴相器输入端的反馈路径中插入一个数字分频器模块,则输出信号将是一个更高的倍频信号。使用任何可用的数字分频器IC,如CD4020、CD4040、CD4060甚至SN7490(几乎任何分频器IC都可以),断开与异或输入A的连接,并插入分频器模块,如图9所示。

wKgaomR0SICAP0K2AABPVxSkCQY907.png

图9.PLL倍频器

根据您构建的分频器的分频系数N,您需要相应地改变FREF输入频率。例如,当N=8时,如果FREF之前是250 kHz,新的FREF将是250/8或31.25 kHz。异或门鉴相器输出端的脉冲频率也将是原来的八分之一。

审核编辑:郭婷

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 振荡器
    +关注

    关注

    28

    文章

    3832

    浏览量

    139091
  • 分频器
    +关注

    关注

    43

    文章

    447

    浏览量

    49911
  • pll
    pll
    +关注

    关注

    6

    文章

    776

    浏览量

    135161
收藏 人收藏

    评论

    相关推荐

    锁相环电路

    锁相环电路 锁相环
    发表于 09-25 14:28 7223次阅读
    <b class='flag-5'>锁相环</b>电路

    什么是锁相环 锁相环的组成 锁相环选型原则有哪些呢?

    大家都知道锁相环很重要,它是基石,锁相环决定了收发系统的基础指标,那么如此重要的锁相环选型原则有哪些呢?
    的头像 发表于 08-01 09:37 5509次阅读
    什么是<b class='flag-5'>锁相环</b> <b class='flag-5'>锁相环</b>的组成 <b class='flag-5'>锁相环</b>选型原则有哪些呢?

    ADALM2000实验:调谐放大器级(二)

    实验活动的目标是延续“ADALM2000实验:调谐放大器级”中开始的调谐放大器级研究。
    发表于 10-16 17:56 1237次阅读

    学子专区—ADALM2000实验:BJT差分对

    本次实验旨在研究一个使用NPN晶体管的简单差分放大器。首先,我们需要做一些关于硬件限制问题的说明。ADALM2000系统中的波形发生器具有高输出带宽,该高带宽代来了宽带噪声。
    发表于 12-14 10:47 2775次阅读
    学子专区—<b class='flag-5'>ADALM2000</b><b class='flag-5'>实验</b>:BJT差分对

    齐纳二极管稳压器ADALM2000应用示例

    齐纳二极管稳压器ADALM2000应用示例
    发表于 06-17 08:53

    模拟锁相环应用实验

    一、实验目的1、掌握模拟锁相环的组成及工作原理。2、学习用集成锁相环构成锁相解调电路。3、学习用集成锁相环构成
    发表于 03-22 11:44 127次下载

    模拟锁相环与载波同步实验

    实验 模拟锁相环与载波同步 一、 实验目的     1. 掌握模拟锁相环的工作原理,以及环路的锁定状
    发表于 04-01 08:57 8985次阅读
    模拟<b class='flag-5'>锁相环</b>与载波同步<b class='flag-5'>实验</b>

    实验 数字锁相环与位同步

    实验五  数字锁相环与位同步 一、 实验目的     1. 掌握数字锁相环工作原理以及触发式数字锁
    发表于 04-01 09:27 5804次阅读
    <b class='flag-5'>实验</b> 数字<b class='flag-5'>锁相环</b>与位同步

    锁相环(PLL),锁相环(PLL)是什么意思

    锁相环(PLL),锁相环(PLL)是什么意思 PLL的概念 我们所说的PLL。其
    发表于 03-23 10:47 6136次阅读

    锁相环

    锁相环英文为PLL,即PLL锁相环。可以分为模拟锁相环和数字锁相环。两种分类的锁相环原理有较大区别,通过不同的
    发表于 10-26 12:40
    <b class='flag-5'>锁相环</b>

    ADALM2000概述

    ADALM2000概述
    发表于 03-23 18:13 14次下载
    <b class='flag-5'>ADALM2000</b>概述

    如何使用Python和ADALM2000创建示波器

    本文旨在演示用户如何使用ADALM2000开发自己的虚拟实验室仪器。本文将使用Python编程语言,因为它的简单性,也因为它是开源的。通过Python和ADALM2000的结合,可以开发多种虚拟
    的头像 发表于 12-14 16:07 1648次阅读
    如何使用Python和<b class='flag-5'>ADALM2000</b>创建示波器

    虚拟电子实验室:如何使用Python编程语言和ADALM2000创建示波器

    本文旨在演示用户如何使用ADALM2000开发自己的虚拟实验室仪器。本文将使用Python这种简单的开源编程语言。将Python与ADALM2000相结合,可以开发多个虚拟实验室仪器,
    的头像 发表于 06-15 14:56 1219次阅读
    虚拟电子<b class='flag-5'>实验</b>室:如何使用Python编程语言和<b class='flag-5'>ADALM2000</b>创建示波器

    ADALM2000实验:可调外部触发电路

    实验活动的目标是研究一种将模拟信号连接到ADALM2000模块的数字式外部触发信号输入的电路。
    的头像 发表于 07-10 09:32 748次阅读
    <b class='flag-5'>ADALM2000</b><b class='flag-5'>实验</b>:可调外部触发电路

    如何使用Python编程语言和ADALM2000创建虚拟示波器

    本文旨在演示用户如何使用ADI ADALM2000和简单的开源编程语言Python开发所需的虚拟实验室仪器。
    的头像 发表于 07-13 16:39 1029次阅读
    如何使用Python编程语言和<b class='flag-5'>ADALM2000</b>创建虚拟示波器