0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

MAX2395锁相环(PLL)在鉴相频率为80kHz时的性能

星星科技指导员 来源:ADI 作者:ADI 2023-06-09 14:23 次阅读

针对WCDMA/UMTS系统,该应用笔记介绍了在鉴相频率为80kHz时,使用MAX2395的一个优化的环路滤波器设计。参考频率是13MHz或26MHz,而且也展示了误差向量值(EVM)结果。

简介

MAX2395是应用于WCDMA/UMTS发射器中完全单片集成的类似直接变频调制IC。根据该芯片的内部结构,其射频(RF)输出频率是RF本振(LO)频率的5/6倍。该本振频率是由片上整数N分频的PLL产生的。由于WCDMA系统中的栅格频率是200kHz,MAX2395 PLL需要提供240kHz步进频率(即200的6/5倍)。对于WCDMA用户终端应用中最常用的参考频率,如19.2MHz和15.36MHz,内部PLL整数分频器可以分别由80和64很容易地产生240kHz的鉴相频率。Maxim评估板是根据19.2MHz参考频率来设计的。

在UMTS系统中经常用到的13MHz或26MHz参考频率不是240kHz的整数倍,因此需要将MAX2395中PLL使用的鉴相频率减小到一个数,这个数的倍数是240kHz和13/26MHz。对于26MHz晶振来说,鉴相频率通常是80kHz,这就可以通过使用3个80kHz步进频率来获得240kHz信道栅。80kHz PLL频率表示相同本振“N分频”值的3倍,这就导致闭环相位噪声(20logN)增加10dB。

一般说来,由于PLL对EVM的影响与其综合相位误差成正比,所以误差向量值(EVM,error vector magnitude)也会降低。因为鉴相泄露在环路滤波器中的衰减变小,故需要重新设计环路滤波器以平衡综合相位误差、锁定时间和鉴相泄露衰减。

环路滤波器部分

鉴相频率为240kHz的环路滤波器带宽大约是12kHz ,而鉴相频率为80kHz情况下的带宽大约是7kHz。环路滤波器元器件的对应值如下表所示:

表1.

BW = 12kHz, 240kHz comparison freq. BW = 7kHz, 80kHz comparison freq.
C1 = 2.2nF C1 = 1nF
C2 = 22nF C2 = 10nF
R2 = 3.3kΩ R2 = 7.5kΩ

有关无源环路滤波器拓扑,请参考下面原理图(图1)。

wKgaomSCxUGAI34UAAAOxL8vTu0742.gif


图1.

测试数据

在Maxim WCDMA参考设计板上分别使用19.2MHz和26MHz晶振来测试MAX2395的性能。所有测试曲线图如图2图7所示。

wKgZomSCxUOAVqMvAABnhOB8XIg113.jpg


图2. 参考晶振为19.2MHz的相位噪声曲线

wKgaomSCxUWAV0LSAABkzjqrlbA559.jpg


图3. 参考晶振为26MHz的相位噪声曲线

wKgZomSCxUeAK1mZAABZDO-npAA928.jpg


图4. 参考晶振为19.2MHz的RF输出EVM

wKgaomSCxZuALD6UAAInq0hRcE4884.png


图5. 参考晶振为26MHz的RF输出EVM

wKgaomSCxUmATQSbAAAvk-0QsbM655.gif


图6. 晶振为19.2MHz时,在60MHz的带宽内跳变时的PLL锁定时间

wKgZomSCxUuAdjn1AAAoFmW6_cw846.gif


图7. 晶振为26.0MHz时,在60MHz带宽内跳变时的PLL锁定时间

鉴相频率为240kHz时,从500Hz至1.92MHz的综合相位差是1.98度,鉴相频率为80kHz时则为2.75度。前者在RF输出5.5%的EVM结果,而后者为7.2%。晶振为19.2MHz时,针对60MHz的跳变频率带宽,环路锁定时间为720µs,晶振为26MHz时的锁定时间为820µs。两种情况下的鉴相泄露衰减相似,都约为-40dBc。

审核编辑:郭婷

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 滤波器
    +关注

    关注

    160

    文章

    7725

    浏览量

    177633
  • pll
    pll
    +关注

    关注

    6

    文章

    774

    浏览量

    135041
  • RF
    RF
    +关注

    关注

    65

    文章

    3042

    浏览量

    166806
收藏 人收藏

    评论

    相关推荐

    鉴频器的指标对锁相环死区及抖动性能的影响

    该应用笔记讨论了鉴频器的指标对锁相环(PLL)死区及抖动性能的影响。
    发表于 12-06 11:28 6009次阅读
    鉴频<b class='flag-5'>鉴</b><b class='flag-5'>相</b>器的指标对<b class='flag-5'>锁相环</b>死区及抖动<b class='flag-5'>性能</b>的影响

    锁相环器的电路原理和结构?

    请问电子电路中锁相环器的电路结构是什么样的?它是如何实现此电路功能的?可否详细解释一下?
    发表于 02-29 22:34

    全数字锁相环的设计及分析

    全数字锁相环本文中以该芯片参考进行设计、分析。ADPLL基本结构如图1所示,主要由器、K变模可逆计数器、脉冲加减电路和除N计数器4
    发表于 03-16 10:56

    锁相环知识

    本帖最后由 zhihuizhou 于 2011-12-21 17:43 编辑   锁相环PLL原理与应用  第一部分:锁相环基本原理  一、锁相环基本组成  二、
    发表于 12-21 17:35

    一文读懂锁相环PLL)那些事

    "用于高频接收器和发射器的锁相环"。图4.PFD错频率失锁使用这种架构,下面+IN端的输入频率高于-IN端(图4),电荷泵输出会推高电流,其
    发表于 01-28 16:02

    【模拟对话】锁相环(PLL)基本原理

    摘要:锁相环(PLL)电路存在于各种高频应用中,从简单的时钟净化电路到用于高性能无线电通信链路的本振(LO),以及矢量网络分析仪(VNA)中的超快开关频率合成器。本文将参考上述各种应用
    发表于 10-02 08:30

    锁相环控制频率的原理

    锁相环控制频率的原理锁相环频率自动跟踪-------用锁相环可以确保工作在想要的频率点上如何理解
    发表于 06-22 19:16

    MAX9382锁相环中的应用

    MAX9382锁相环中的应用 该应用笔记讨论了鉴频器的指标对锁相环(
    发表于 01-11 17:54 1109次阅读
    <b class='flag-5'>MAX</b>9382<b class='flag-5'>在</b><b class='flag-5'>锁相环</b>中的应用

    锁相环(PLL),锁相环(PLL)是什么意思

    锁相环(PLL),锁相环(PLL)是什么意思 PLL的概念 我们所说的PLL。其
    发表于 03-23 10:47 6117次阅读

    锁相环(PLL)的工作原理及应用

    锁相环路是一种反馈控制电路,简称锁相环PLL,Phase-Locked Loop)。锁相环的特点是:利用外部输入的参考信号控制环路内部振荡信号的
    的头像 发表于 03-29 09:54 1.4w次阅读

    基于锁相环(PLL)的频率合成器设计

    锁相环(PLL)电路是由压控振荡器(VCO)和器组成的反馈系统,振荡器信号跟踪施加的频率或相位调制信号是否具有正确的
    的头像 发表于 06-13 16:14 4063次阅读

    使用MAX9382的锁相环应用

    本应用笔记讨论了影响锁相环PLL)死区和抖动性能的鉴频器特性。采用电荷泵环路滤波器设计的
    的头像 发表于 02-23 17:52 1071次阅读
    使用<b class='flag-5'>MAX</b>9382的<b class='flag-5'>锁相环</b>应用

    MAX2395 PLL80kHz比较频率下的性能

    200kHzMAX2395 PLL需要提供240kHz步长(即6的5/200倍)。对于WCDMA用户终端应用中最常用的参考
    的头像 发表于 03-02 15:33 835次阅读
    <b class='flag-5'>MAX2395</b> <b class='flag-5'>PLL</b><b class='flag-5'>在</b><b class='flag-5'>80kHz</b>比较<b class='flag-5'>频率</b>下的<b class='flag-5'>性能</b>

    pll锁相环的作用 pll锁相环的三种配置模式

    pll锁相环的作用 pll锁相环的三种配置模式  PLL锁相环是现代电子技术中广泛应用的一种电路
    的头像 发表于 10-13 17:39 3201次阅读

    锁相环PLL无线电中的应用 锁相环PLL与模拟电路的结合

    ,可以实现对输出频率的精确控制,从而满足不同通信标准的要求。 2. 调制与解调 锁相环调制和解调过程中也扮演着重要角色。调制过程中,PLL
    的头像 发表于 11-06 10:49 172次阅读