0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

英特尔PowerVia技术率先实现芯片背面供电,突破互连瓶颈

英特尔中国 来源:未知 2023-06-09 20:10 次阅读

英特尔宣布在业内率先在产品级测试芯片上实现背面供电(backside power delivery)技术,满足迈向下一个计算时代的性能需求。作为英特尔业界领先的背面供电解决方案,PowerVia将于2024年上半年在Intel 20A制程节点上推出。通过将电源线移至晶圆背面,PowerVia解决了芯片单位面积微缩中日益严重的互连瓶颈问题。

英特尔正在积极推进‘四年五个制程节点’计划,并致力于在2030年实现在单个封装中集成一万亿个晶体管,PowerVia对这两大目标而言都是重要里程碑。通过采用已试验性生产的制程节点及其测试芯片,英特尔降低了将背面供电用于先进制程节点的风险,使得我们能领先竞争对手一个制程节点,将背面供电技术推向市场。

--Ben Sell

英特尔技术开发副总裁

英特尔将PowerVia技术和晶体管的研发分开进行,以确保PowerVia可以被妥善地用于Intel 20A和Intel 18A制程芯片的生产中。在与同样将与Intel 20A制程节点一同推出的RibbonFET晶体管集成之前,PowerVia在其内部测试节点上进行了测试,以不断调试并确保其功能良好。经在测试芯片上采用并测试PowerVia,英特尔证实了这项技术确实能显著提高芯片的使用效率,单元利用率(cell utilization)超过90%,并有助于实现晶体管的大幅微缩,让芯片设计公司能够提升产品性能和能效。

英特尔将在于6月11日至16日在日本京都举行的VLSI研讨会上通过两篇论文展示相关研究成果。

作为大幅领先竞争对手的背面供电解决方案,PowerVia让包含英特尔代工服务(IFS)客户在内的芯片设计公司能更快地实现产品能效和性能的提升。长期以来,英特尔始终致力于推出对行业具有关键意义的创新技术,如应变硅(strained silicon)、高K金属栅极(Hi-K metal gate)和FinFET晶体管,以继续推进摩尔定律。随着PowerVia和RibbonFET全环绕栅极技术在2024年的推出,英特尔在芯片设计和制程技术创新方面将继续处于行业领先地位。

通过率先推出PowerVia技术,英特尔可帮助芯片设计公司突破日益严重的互连瓶颈。越来越多的使用场景,包括AI或图形计算,都需要尺寸更小、密度更高、性能更强的晶体管来满足不断增长的算力需求。从数十年前到现在,晶体管架构中的电源线和信号线一直都在“抢占”晶圆内的同一块空间。通过在结构上将这两者的布线分开,可提高芯片性能和能效,为客户提供更好的产品。背面供电对晶体管微缩而言至关重要,可使芯片设计公司在不牺牲资源的同时提高晶体管密度,进而显著地提高功率和性能。

此外,Intel 20A和Intel 18A制程节点将同时采用PowerVia背面供电技术和RibbonFET全环绕栅极技术。作为一种向晶体管供电的全新方式,背面供电技术也带来了散热和调试设计方面的全新挑战。

通过将PowerVia与RibbonFET这两项技术的研发分开进行,英特尔能够迅速应对上述挑战,确保能在基于Intel 20A和Intel 18A制程节点的芯片中实现PowerVia技术。英特尔开发了散热技术,以避免过热问题的出现,同时,调试团队也开发了新技术,确保这种新的晶体管设计结构在调试中出现的各种问题都能得到适当解决。因此,在集成到RibbonFET晶体管架构之前,PowerVia就已在测试中达到了相当高的良率和可靠性指标,证明了这一技术的预期价值。

PowerVia的测试也利用了极紫外光刻技术(EUV)带来的设计规则。在测试结果中,芯片大部分区域的标准单元利用率都超过90%,同时单元密度也大幅增加,可望降低成本。测试还显示,PowerVia将平台电压(platform voltage)降低了30%,并实现了6%的频率增益(frequency benefit)。PowerVia测试芯片也展示了良好的散热特性,符合逻辑微缩预期将实现的更高功率密度。

接下来,在将于VLSI研讨会上发表的第三篇论文中,英特尔技术专家Mauro Kobrinsky还将阐述英特尔对PowerVia更先进部署方法的研究成果,如同时在晶圆正面和背面实现信号传输和供电。

英特尔领先业界为客户提供PowerVia背面供电技术,并将在未来继续推进相关创新,延续了其率先将半导体创新技术推向市场的悠久历史。


声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 英特尔
    +关注

    关注

    60

    文章

    9879

    浏览量

    171436
  • cpu
    cpu
    +关注

    关注

    68

    文章

    10824

    浏览量

    211125

原文标题:英特尔PowerVia技术率先实现芯片背面供电,突破互连瓶颈

文章出处:【微信号:英特尔中国,微信公众号:英特尔中国】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    英特尔12月或发布Battlemage GPU芯片

    近日,有关英特尔即将在12月发布全新Battlemage GPU芯片的传闻再次被证实。据硬件挖掘者和泄密者Tomasz Gawrońsk分享的预告图显示,英特尔极有可能在AMD RDNA 4和英伟达Blackwell之前,
    的头像 发表于 11-19 17:37 293次阅读

    英特尔是如何实现玻璃基板的?

    在今年9月,英特尔宣布率先推出用于下一代先进封装的玻璃基板,并计划在未来几年内向市场提供完整的解决方案,从而使单个封装内的晶体管数量不断增加,继续推动摩尔定律,满足以数据为中心的应用的算力需求
    的头像 发表于 07-22 16:37 286次阅读

    英特尔OCI芯粒在新兴AI基础设施中实现光学I/O(输入/输出)共封装

    英特尔的OCI(光学计算互连)芯粒有望革新面向AI基础设施的高速数据处理。 英特尔在用于高速数据传输的硅光集成技术上取得了突破性进展。在20
    的头像 发表于 06-29 11:47 804次阅读

    英特尔实现光学IO芯粒的完全集成

    英特尔的OCI(光学计算互连)芯粒有望革新面向AI基础设施的高速数据处理。 英特尔在用于高速数据传输的硅光集成技术上取得了突破性进展。在20
    的头像 发表于 06-28 10:16 346次阅读
    <b class='flag-5'>英特尔</b><b class='flag-5'>实现</b>光学IO芯粒的完全集成

    英特尔推进面向未来节点的技术创新,在2025年后巩固制程领先性

    18A两个节点,将继续采用EUV技术,并应用RibbonFET全环绕栅极晶体管和PowerVia背面供电技术,助力
    的头像 发表于 05-16 15:38 378次阅读

    苹果M3芯片英特尔芯片的差距

    苹果M3芯片英特尔芯片在多个方面存在显著差异。首先,M3芯片是苹果自家研发的,采用了先进的制程技术和架构设计,使其具有出色的计算性能和多任
    的头像 发表于 03-11 18:21 3687次阅读

    Ansys多物理场签核解决方案获得英特尔代工认证

    Ansys的多物理场签核解决方案已经成功获得英特尔代工(Intel Foundry)的认证,这一认证使得Ansys能够支持对采用英特尔18A工艺技术设计的先进集成电路(IC)进行签核验证。18A工艺
    的头像 发表于 03-11 11:25 649次阅读

    Ansys和英特尔代工合作开发多物理场签核解决方案

    Ansys携手英特尔代工,共同打造2.5D芯片先进封装技术的多物理场签核解决方案。此次合作,将借助Ansys的高精度仿真技术,为英特尔的创新
    的头像 发表于 03-11 11:24 629次阅读

    苹果M3芯片英特尔芯片对比

    苹果M3芯片英特尔芯片在多个方面存在显著差异。首先,M3芯片是苹果自家研发的,采用了先进的制程技术和架构设计,具有出色的计算性能和多任务处
    的头像 发表于 03-08 16:12 4886次阅读

    新思科技与英特尔深化合作加速先进芯片设计

    近日,新思科技与英特尔宣布深化合作,共同加速先进芯片设计的步伐。据悉,新思科技的人工智能驱动的数字和模拟设计流程已经成功通过英特尔代工的Intel 18A工艺认证,这一突破性的进展标志
    的头像 发表于 03-06 10:33 609次阅读

    英特尔量产3D Foveros封装技术

    英特尔在封装技术方面取得了重大突破,并已经开始大规模生产基于3D Foveros技术的产品。这项技术使得
    的头像 发表于 01-26 16:04 605次阅读

    英特尔实现3D先进封装技术的大规模量产

    英特尔宣布已实现基于业界领先的半导体封装解决方案的大规模生产,其中包括英特尔突破性的3D封装技术Foveros,该
    的头像 发表于 01-25 14:24 273次阅读

    英特尔深度解析其芯片技术创新,引领全球芯片科技潮流

    众所周知,晶体管微缩和背面供电英特尔满足快速增长的算力市场需求的关键所在。虽然面临着困境和挑战,例如成本压力,但英特尔坚定不移地推动着自己的发展计划,使自身在满足此类市场需求时处于领
    的头像 发表于 12-12 15:00 767次阅读

    英特尔展示下一代晶体管微缩技术突破,将用于未来制程节点

    在IEDM 2023上,英特尔展示了结合背面供电和直接背面触点的3D堆叠CMOS晶体管,这些开创性的技术进展将继续推进摩尔定律。
    的头像 发表于 12-11 16:31 626次阅读

    英特尔宣布完成PowerVia背面供电技术的开发

    英特尔在2023年国际电子设备制造大会上宣布,他们已经成功完成了一项名为PowerVia背面供电技术的开发。这个
    的头像 发表于 12-11 16:10 830次阅读
    <b class='flag-5'>英特尔</b>宣布完成<b class='flag-5'>PowerVia</b><b class='flag-5'>背面</b><b class='flag-5'>供电</b><b class='flag-5'>技术</b>的开发