0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

建议收藏:芯片设计全流程概述

Dbwd_Imgtec 来源:未知 2023-06-15 08:40 次阅读
来源:大同学吧 -蛙哥
芯片设计分为前端设计和后端设计,前端设计(也称逻辑设计)和后端设计(也称物理设计)并没有统一严格的界限,涉及到与工艺有关的设计就是后端设计。wKgZomTnvgWAfhvNAAG8EGuQJxk147.png  

1、规格制定

芯片规格,也就像功能列表一样,是客户向芯片设计公司(称为Fabless,无晶圆设计公司)提出的设计要求,包括芯片需要达到的具体功能和性能方面的要求。

2、详细设计

Fabless根据客户提出的规格要求,拿出设计解决方案和具体实现架构,划分模块功能。3、HDL编码

使用硬件描述语言(VHDL,Verilog HDL,业界公司一般都是使用后者)将模块功能以代码来描述实现,也就是将实际的硬件电路功能通过HDL语言描述出来,形成RTL(寄存器传输级)代码。

4、仿真验证

仿真验证就是检验编码设计的正确性,检验的标准就是第一步制定的规格。看设计是否精确地满足了规格中的所有要求。规格是设计正确与否的黄金标准,一切违反,不符合规格要求的,就需要重新修改设计和编码。计和仿真验证是反复迭代的过程,直到验证结果显示完全符合规格标准。

5、逻辑综合――Design Compiler仿真验证通过,进行逻辑综合。逻辑综合的结果就是把设计实现的HDL代码翻译成门级网表netlist。综合需要设定约束条件,就是你希望综合出来的电路在面积,时序等目标参数上达到的标准。逻辑综合需要基于特定的综合库,不同的库中,门电路基本标准单元(standard cell)的面积,时序参数是不一样的。所以,选用的综合库不一样,综合出来的电路在时序,面积上是有差异的。一般来说,综合完成后需要再次做仿真验证(这个也称为后仿真,之前的称为前仿真)。

逻辑综合工具Synopsys的Design Compiler。

6、STA

Static Timing Analysis(STA),静态时序分析,这也属于验证范畴,它主要是在时序上对电路进行验证,检查电路是否存在建立时间(setup time)和保持时间(hold time)的违例(violation)。这个是数字电路基础知识,一个寄存器出现这两个时序违例时,是没有办法正确采样数据和输出数据的,所以以寄存器为基础的数字芯片功能肯定会出现问题。

STA工具有Synopsys的Prime Time。

7、形式验证

这也是验证范畴,它是从功能上(STA是时序上)对综合后的网表进行验证。常用的就是等价性检查方法,以功能验证后的HDL设计为参考,对比综合后的网表功能,他们是否在功能上存在等价性。这样做是为了保证在逻辑综合过程中没有改变原先HDL描述的电路功能。

形式验证工具有Synopsys的Formality。

从设计程度上来讲,前端设计的结果就是得到了芯片的门级网表电路。

Backend design flow :

1、DFTDesign For Test,可测性设计。芯片内部往往都自带测试电路,DFT的目的就是在设计的时候就考虑将来的测试。DFT的常见方法就是,在设计中插入扫描链,将非扫描单元(如寄存器)变为扫描单元。关于DFT,有些书上有详细介绍,对照图片就好理解一点。DFT工具Synopsys的DFT Compiler2、布局规划(FloorPlan)布局规划就是放置芯片的宏单元模块,在总体上确定各种功能电路的摆放位置,如IP模块,RAM,I/O引脚等等。布局规划能直接影响芯片最终的面积。工具为Synopsys的Astro3、CTSClock Tree Synthesis,时钟树综合,简单点说就是时钟的布线。由于时钟信号在数字芯片的全局指挥作用,它的分布应该是对称式的连到各个寄存器单元,从而使时钟从同一个时钟源到达各个寄存器时,时钟延迟差异最小。这也是为什么时钟信号需要单独布线的原因。CTS工具有Synopsys的Physical Compiler。

4、布线(Place & Route)

这里的布线就是普通信号布线了,包括各种标准单元(基本逻辑门电路)之间的走线。比如我们平常听到的0.13um工艺,或者说90nm工艺,实际上就是这里金属布线可以达到的最小宽度,从微观上看就是MOS管的沟道长度。工具有Synopsys的Astro。5、寄生参数提取由于导线本身存在的电阻,相邻导线之间的互感,耦合电容在芯片内部会产生信号噪声,串扰和反射。这些效应会产生信号完整性问题,导致信号电压波动和变化,如果严重就会导致信号失真错误。提取寄生参数进行再次的分析验证,分析信号完整性问题是非常重要的。工具Synopsys的Star-RCXT。

6、版图物理验证

对完成布线的物理版图进行功能和时序上的验证,验证项目很多,如LVS(Layout Vs Schematic)验证,简单说,就是版图与逻辑综合后的门级电路图的对比验证;DRC(Design Rule Checking):设计规则检查,检查连线间距,连线宽度等是否满足工艺要求, ERC(Electrical Rule Checking):电气规则检查,检查短路和开路等电气 规则违例;等等。

工具为Synopsys的Hercules。

实际的后端流程还包括电路功耗分析,以及随着制造工艺不断进步产生的DFM可制造性设计)问题,在此不赘述了。

物理版图验证完成也就是整个芯片设计阶段完成,下面的就是芯片制造了。物理版图以GDS II的文件格式交给芯片代工厂(称为Foundry)在晶圆硅片上做出实际的电路,再进行封装和测试,就得到了我们实际看见的芯片。

END

欢迎加入Imagination GPU人工智能交流2群

wKgZomTnvgWAUpXQAABN8aBfIqc288.jpg

入群请加小编微信:eetrend89

(添加请备注公司名和职称)

推荐阅读 对话Imagination中国区董事长:以GPU为支点加强软硬件协同,助力数字化转型

Imagination Technologies是一家总部位于英国的公司,致力于研发芯片和软件知识产权(IP),基于Imagination IP的产品已在全球数十亿人的电话、汽车、家庭和工作 场所中使用。获取更多物联网智能穿戴、通信、汽车电子、图形图像开发等前沿技术信息,欢迎关注 Imagination Tech!


原文标题:建议收藏:芯片设计全流程概述

文章出处:【微信公众号:Imagination Tech】欢迎添加关注!文章转载请注明出处。


声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • imagination
    +关注

    关注

    1

    文章

    573

    浏览量

    61325

原文标题:建议收藏:芯片设计全流程概述

文章出处:【微信号:Imgtec,微信公众号:Imagination Tech】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    保偏光纤流程处理仪表技术说明书

    电子发烧友网站提供《保偏光纤流程处理仪表技术说明书.pdf》资料免费下载
    发表于 12-02 16:30 0次下载

    建议收藏!PPEC数字电源控制芯片科普篇(下)

    一、PPEC可以开发哪些电源拓扑?PPEC(ProgrammablePowerElectronicsController,可编程电力电子控制器)系列控制芯片涵盖了DC-DC、DC-AC和AC-DC
    的头像 发表于 11-20 18:15 324次阅读
    <b class='flag-5'>建议</b><b class='flag-5'>收藏</b>!PPEC数字电源控制<b class='flag-5'>芯片</b>科普篇(下)

    数字设计ic芯片流程

    主要介绍芯片的设计流程                                                                    &
    发表于 11-20 15:57 0次下载

    浅谈芯片制造的完整流程

    在科技日新月异的今天,芯片作为信息技术的核心部件,其制作工艺的复杂性和精密性令人叹为观止。从一粒普通的沙子到一颗蕴含无数晶体管的高科技芯片,这一过程不仅凝聚了人类智慧的结晶,也展现了现代半导体工业的极致工艺。本文将讲述芯片制造的
    的头像 发表于 10-28 14:30 550次阅读
    浅谈<b class='flag-5'>芯片</b>制造的完整<b class='flag-5'>流程</b>

    芯片制造流程简述

    ⌈ “兵马未动,粮草先行”,各路IC英雄是否备好了Hamburger&Chips来迎接下一次的远征。其实,在芯片制造过程中,每一个步骤都像是制作汉堡一样层次分明:从最基础的晶圆开始,像是汉堡
    的头像 发表于 10-08 17:04 1022次阅读
    <b class='flag-5'>芯片</b>制造<b class='flag-5'>全</b><b class='flag-5'>流程</b>简述

    【「数字IC设计入门」阅读体验】+ 数字IC设计流程

    :将芯片设计结果交出去进行生产制造。 上述这些只是芯片设计过程中的主要节点,细节还有很多,如果验证测试中不通过,就需要从数字前端设计开始找原因,之后再经历一次流程测试,可见IC设计
    发表于 09-25 15:51

    万界星空科技电线电缆MES系统实现线缆流程追溯

    万界星空科技电线电缆行业的MES系统通过高度集成的数据平台和强大的追溯功能,实现了线缆从原材料入库到成品出库的流程追溯。
    的头像 发表于 09-19 15:14 274次阅读

    PCBA加工流程解析:电子制造的关键环节

    一站式PCBA智造厂家今天为大家讲讲PCBA加工流程的关键环节有那些?PCBA加工电子制造的关键环节流程解析。在电子制造行业中,PCBA加工作为核心环节之一,承担着将电子元器件焊接到电路板上并组装
    的头像 发表于 09-18 09:51 617次阅读

    芯片底部填充工艺流程有哪些?

    芯片底部填充工艺流程有哪些?底部填充工艺(Underfill)是一种在电子封装过程中广泛使用的技术,主要用于增强倒装芯片(FlipChip)、球栅阵列(BGA)、芯片级封装(CSP)等
    的头像 发表于 08-09 08:36 1728次阅读
    <b class='flag-5'>芯片</b>底部填充工艺<b class='flag-5'>流程</b>有哪些?

    7月11日云技术研讨会 | 车载信息安全流程实施方案

    7月11日,经纬恒润《车载信息安全流程实施方案》云技术研讨会,与您相聚云端,不见不散!
    的头像 发表于 07-04 15:20 281次阅读
    7月11日云技术研讨会 | 车载信息安全<b class='flag-5'>全</b><b class='flag-5'>流程</b>实施方案

    BMS保护板厂家收藏 EVASH Ultra EEPROM 应用

    BMS保护板厂家收藏 EVASH Ultra EEPROM 应用
    的头像 发表于 06-25 16:37 326次阅读

    芯片ESD防护网络

    据统计,静电放电(Electro-Static Discharge, ESD)造成的芯片失效占到集成电路产品失效总数的38%。完好的芯片ESD防护设计,一方面取决于满足ESD设计窗口要求的优质ESD器件结构,另一方面
    的头像 发表于 06-22 00:31 805次阅读
    <b class='flag-5'>全</b><b class='flag-5'>芯片</b>ESD防护网络

    智能运维,流程闭环生命周期监管!

    智能运维,流程闭环生命周期监管 后勤设备运维是确保医疗机构正常运转的关键环节。有效管理和维护设备至关重要,以确保其安全、稳定和高效运行,对医院运营具有重大意义。 搭建智能设备管理系统,为医院提供
    的头像 发表于 04-19 17:24 425次阅读
    智能运维,<b class='flag-5'>全</b><b class='flag-5'>流程</b>闭环<b class='flag-5'>全</b>生命周期监管!

    收藏的帖子找不到,收藏的帖子找不到,收藏的帖子找不到,收藏的帖子找不到,收藏的帖子找不到,

    收藏的帖子找不到,收藏的帖子找不到,收藏的帖子找不到,收藏的帖子找不到,
    发表于 04-14 12:23

    一颗芯片的典型设计流程

    芯片设计流程的第一步是定义芯片的要求和规格。这包括定义您的产品将做什么、如何使用以及您需要满足哪些性能指标。一旦定义了这些要求,就可以将它们用作设计架构和布局的输入。
    的头像 发表于 04-09 11:24 977次阅读