0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

探讨一下菊花链拓扑结构

冬至子 来源:大明SIPI 作者:佳如明 2023-06-15 15:47 次阅读

对于点到点拓扑我们只需要注意选择合适的匹配方式,并优化好整个channel的阻抗即可,但是当一个网络上的器件超过两个时,信号可以选择的拓扑结构就会变得非常丰富了。此时如何根据信号特性以及器件的布局布线等约束选择合适的拓扑结构和匹配方式就变得尤为重要。对于PCB板的布线瓶颈处的布线拓扑选择就可能对PCB板的所需的布线层数起到决定性作用,这直接关系到产品的成本;而对于一些关键的高速总线接口的拓扑结构选择又关系到系统的性能指标。因此,在实际的产品开发中多负载拓扑结构的选择意义重大,可能直接关系到产品的成本、性能等竞争力。

01

菊花链拓扑简介

菊花链是比较常用的一种拓扑结构,它将各个负载端依次相连。

图片

如上图所示,当Rx1到Rxn的互连线不能表现出传输线效应时,用菊花链拓扑是一个非常好的选择。也就是说当负载的位置相对比较集中,也就是最靠近驱动器的负载(Rx1)和最末端的负载(Rxn)之间的布线延时小于信号上升时间的1/6时,用菊花链拓扑结构会比较好。此时可以近似的认为Rx1和Rxn之间是集总的。因此,有好多低速的总线都是走的菊花链拓扑,如I2C、JTAG等总线,信号速率低、上升时间往往是ns级的,往往负载会很多,这个时候菊花链就是比较好的选择,一般也不会出什么问题。

一些老资格的硬件或者layout工程师往往认为这种低速信号可以随便走,不会出问题。的确,对于一个上升时间2~3ns的信号,如果布线延时不足0.5ns时不会有什么问题,但如果系统更大,布线更长的时候就可能出现问题,此时就需要SI仿真来解决问题。

更有甚者,PCB设计都没有变,老版本运行正常,而新版本的单板由于使用了工艺升级后的器件就问题频出,这又是什么原因呢?

其实,问题就出在芯片的工艺升级上了。同样一个驱动器老版本的使用28nm工艺,新版本使用14nm工艺,新的工艺驱动能力更强信号的上升时间更短。使得老版本上没有体现出传输线效应的互连线体现了传输线效应,从而导致了SI问题。

那么,还是让我们来仔细探讨一下菊花链拓扑吧。下图为菊花链拓扑结构的示意图,同时也对拓扑结构中各个点的信号特点进行了说明。

图片

假设拓扑结构中驱动器的输出阻抗和传输线阻抗Z0匹配,驱动器的IO电压为VCC,此时T0点的入射电压幅值为VCC/2在链路的末端(负载3)发生全反射,反射电压的幅值也是VCC/2。在这种拓扑结构下我们可以发现各个负载所接收到的信号的特点。

(1)驱动器和传输线的阻抗匹配情况决定了传输线入射波的电压和反射情况。假设驱动器输出阻抗和传输线阻抗匹配,入射波只在末端发生一次反射;

(2)首先负载3处入射波和反射波之间没有延时因此得到的信号边沿单调。同时正是因为入射波和反射波完全重叠,导致如果驱动能力过强导致入射波和反射波都存在过冲的话,最末端的负载3的过冲也会是最大的,边沿斜率是最陡的。

(3)在负载2和负载1处则会由于入射波和反射波之间存在的延时而导致接收到的信号存在台阶或者回沟。由上面的示意图我们不难理解当驱动器和传输线阻抗匹配时在负载2和负载1处有可能出现台阶,欠驱动情况下可能只是使信号边沿变缓,而在过驱动情况下信号边沿就有可能会出现回沟了。TD2等于2倍的TL3的延时, TD1等于2倍的TL2+TD3的延时,TD0等于2倍的TL1+TL2+TD3即整个网络的总延时。由此可知越靠近源端的负载接收到的信号在边沿处存在的回沟或者台阶就越大。

另外在负载端是否会产生台阶或者回沟不仅和负载到拓扑最末端的延时有关,而且还和驱动器输出信号的上升下降时间有关。当负载到拓扑末端的延时小于信号上升时间的1/3时就不会在负载处观测到明显的台阶或者回沟,但是负载到拓扑末端的延时超过上升时间的1/3台阶或回沟就会变得明显起来。

使用3.3VLVCMOS的驱动器和负载进行仿真。设置TL1 = 2000mil,TL2、TL3都是长度为1500mil的50ohm传输线。信号线的延时按照170ps/inch进行估算,此时负载1到末端的延时TD1/2为510ps、负载2到末端的延时TD2/2为255ps。我们通过IBIS模型中的[Ramp]关键字得到驱动器输出上升时间为500ps左右,下降时间1ns左右(具体计算方法参见第七章IBIS模型介绍);通过IBIS模型的pullup、pulldown曲线来估算驱动器输出阻抗为20ohm。分别在过驱动、阻抗匹配、欠驱动三种情况下进行仿真分析

驱动器输出未加匹配电阻时即为过驱动情况,仿真结果如下:

图片

三个负载处的接收波形如上所示。蓝色点虚线为负载1处的波形,其上升沿都存在1ns左右的回沟,下降沿隐约有些台阶但并不明显。这是由于驱动器输出的上升沿要比下降沿快,所以负载1到末端的延时和上升时间相当但却只有下降时间的一半。负载1处的波形过冲幅值是最小的;红色短划虚线为负载2处波形,只表现出了上升下降边沿比较缓并没有明显的台阶,其过冲比负载1处的稍微大一些;绿色实线为负载3处的波形,边沿单调且斜率最大,同时过冲也达到了最大值。由于过冲和振铃的存在使信号的噪声余量也有了明显地降低。下面再对阻抗匹配的情况进行仿真我们就可以知道阻抗匹配的重要性。

驱动器输出添加30ohm匹配电阻使输出阻抗匹配,仿真结果如下:

图片

如上所示,此时所有负载端的过冲和振铃都消失了,而且负载1上升沿的回沟也变成了台阶。可见阻抗匹配在菊花链拓扑中也具有重要的作用。欠驱动的情况这里不再分析,有兴趣的读者可以自行验证。其实驱动器的输出阻抗一般都会比传输线阻抗要小,过驱动是普遍存在的情况,如果过冲振铃能够满足要求我们一般可以不考虑阻抗匹配了,当信号质量不可接受时,我们才会选择加串阻来解决阻抗匹配问题,并不会故意设计成欠驱动的情况。

显然菊花链拓扑所产生的回沟或台阶的危害性是非常大的。对于数据信号回沟或台阶会影响信号的时序裕量,对于时钟信号如果存在回沟,很可能会被接收器件识别成双时钟沿,此时钟再去采数据就会产生错误。因此,这种菊花链拓扑只能应用于低速总线中。

02

菊花链拓扑信号质量改善

如何来改善菊花链拓扑结构的信号质量,可以从下面几个方面考虑:

1、明确驱动器的上升下降时间后,可以考虑将离驱动器最近的负载到最末端的负载的延时控制在上升下降沿的1/3以内。如果是时钟信号只是上升沿采样那么我们只需关注上升时间即可。但这一点往往很难做到,像PCI、local BUS、JTAG、IIC等低速总线上的负载往往很多而且布局位置可能分布在PCB板各个位置,距离会比较远。

2、在菊花链的末端加戴维南端接消除拓扑末端的反射,进而可以消除靠近驱动端的负载的台阶或者回沟。这种拓扑结构也是DDR地址控制信号fly-by拓扑的雏形,使其有应用于高速并行总线的可能。

但是需要注意,通常在戴维南匹配中选择R1=R2且R1||R2=Z0,源端如果匹配的情况下接收信号的低电平为1/4VCC、高电平为3/4 VCC,高低电平到VIH和VIL的余量会大大地减小。因此,如果是CMOS或者LVTTL电平,使用戴维南匹配源端不必做阻抗匹配保持过驱动就可以了。

戴维南匹配示意图如下:

图片

图片

如上所示末端的戴维南匹配消除了末端反射,使得每个负载接收到的波形都和入射波形基本一致,且边沿单调没有台阶和回沟以及过冲。此时入射波的幅值就决定了负载端的电压幅值以及高低电平的噪声裕量,驱动器的驱动能力越强、输出阻抗越小负载接收到的信号幅值就会越大。

使用戴维南端接只是消除了拓扑最末端的反射,实际的拓扑中存在着很多阻抗不连续的点,我们很难将他们一一消除,这将付出非常大的代价。比如说每个负载处都会有负载的fanout过孔和很短的分支布线,当负载比较少只有2~3个时我们可以不必在意,但是如果整个拓扑的负载有很多甚至达到7、8个甚至10个以上那么这些过孔分支布线带来的影响就必须重视了。

我们需要研究在布线的分支处到底发生了什么。入射波在分支点处同样会发生反射。入射波在分支点处向右看过去的阻抗相当于负载处的Stub和TL2并联ZT=Z0||Z0=0.5*Z0,此时在分支点处发生反射系数为(0.5Z0-Z0)/(0.5Z0+Z0) = -1/3的负反射,这一反射只是在入射信号经过分支点处的瞬间发生过了分支点后的阻抗依旧是连续的。因此,这一反射会在信号的边沿产生一个微小的台阶或者回沟。

图片

负载少时这种影响并不显着,当拓扑中的负载非常多时就会严重影响信号质量哪怕是再末端加戴维南匹配也不能完全消除反射。

3、在存在台阶或者回沟的负载端加串阻消除回沟或者台阶。

在点到点拓扑的分析中已经介绍了在末端加串阻能够消除过冲和振铃,同样也能够消除回沟和台阶,但这都是需要牺牲信号边沿斜率。在介绍菊花链拓扑时我们做的仿真中负载1上升沿存在严重的回沟,那么我们在负载1处加一个串联电阻Rs =100ohm,拓扑如下所示:

图片

图片

如上所示红色短划虚线所示为未加串阻Rs的波形,此时上升沿存在明显的回沟;蓝色点虚线所示为加200ohm串阻的波形上升沿的回沟已经消除只是稍有台阶;绿色实线所示将串阻Rs增大到了400ohm,此时台阶进一步减小。此外我们也可以观测到随着串阻的阻值增大负载1接收到的波形边沿越来越缓。

4、驱动器端加到地的电容Cp,增大输出信号的上升下降时间也可以改善负载端接收的波形;

图片

对不同容值的Cp进行仿真,对比负载1的接收波形如下所示:

图片

如上所示蓝色短划虚线所示为未加Cp时的波形,此时上升沿存在明显的回沟;红色点虚线所示为Cp=10pF时的波形,上升沿的回沟已经消除只是稍有台阶;绿色实线所示将Cp增大到20pF,此时台阶进一步减小。此外我们也可以观测到随着Cp的容值值增大负载1接收到的波形边沿越来越缓。负载的容值可以根据回沟的大小经过仿真来确定。

以上这些解决菊花链拓扑信号完整性问题的方法需要在具体的设计中灵活应用,如果始终不能解决问题那就需要考虑更换信号的拓扑结构。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 驱动器
    +关注

    关注

    52

    文章

    8236

    浏览量

    146335
  • DDR
    DDR
    +关注

    关注

    11

    文章

    712

    浏览量

    65329
  • PCB设计
    +关注

    关注

    394

    文章

    4688

    浏览量

    85606
  • jtag接口
    +关注

    关注

    0

    文章

    34

    浏览量

    13662
  • 菊花链拓扑
    +关注

    关注

    0

    文章

    7

    浏览量

    1952
收藏 人收藏

    评论

    相关推荐

    菊花通讯信号的波形?怎么样判断波形的质量?

    首先简单的说一下菊花以及菊花的应用,在目前国内的BMS开发中,我们应用最广泛的目前还还是分布式,只是越来越集中而已,真正完全集中式的BM
    的头像 发表于 08-03 14:30 1.9w次阅读
    <b class='flag-5'>菊花</b><b class='flag-5'>链</b>通讯信号的波形?怎么样判断波形的质量?

    【分享】Altium 4层核心板(菊花拓扑)案例

    模块主要包含SDRAM、Flash、CPU、电源电路的常见4层板的设计思路,BGA出线方式,菊花(Fly-by)拓扑结构,蛇形等长的技巧应用
    发表于 08-20 14:22

    DAC菊花的意义

    在使用TLC5615有个DOUT口,查阅使用手册知道是菊花串行数据输出,用于多个DAC串接时,那么多个DAC串接,组成菊花的方法和意义
    发表于 09-02 19:30

    快点PCB原创∣聚焦SI问题之总线拓扑结构

    见的信号总线拓扑结构有以下四种:点到点、菊花、星型、远端簇型。1.1点到点拓扑结构
    发表于 10-14 16:53

    我的板子之前是按照fly-by拓扑菊花)布线,之后板子缩小打算用T行拓扑布线,有用过的大神知道可以直接更改吗?

    本帖最后由 只耳朵怪 于 2018-5-28 17:41 编辑 大家好,我的板子之前是按照fly-by拓扑菊花)布线,之后板子缩小打算用T行
    发表于 05-28 06:20

    高速PCB布线拓扑

      走线的拓扑结构是指个网络的布线顺序及布线结构。对于多负载的网络,根据实际情况,选择合适的布线拓扑
    发表于 11-27 15:20

    SDRAM的电源系统及拓扑结构

    句话,DDR1/2采用星形结构,DDR3采用菊花结构。  拓补结构只影响地址线的走线方式,不影响数据线。以下是示意图。  星形
    发表于 12-03 10:48

    请问不同蕊片可以设计成菊花方式进行仿真吗?

    请教一下,同种芯片可以在板卡上进行菊花方式进行多dsp设计。但是如果不同蕊片可以设计成菊花
    发表于 12-24 14:25

    请问什么是菊花的概念?

    你好谁能解释一下菊花的概念?请参考我的任何教程..以上来自于谷歌翻译以下为原文Hi Can anyone explain about daisy chain concept?? refer me any tutorials p
    发表于 07-01 10:44

    菊花拓扑结构是什么样子的?

     菊花指的是种由许多菊花串接在起形成的花环,这通常是作为小孩的游戏,菊花
    发表于 11-08 12:24 3.4w次阅读
    <b class='flag-5'>菊花</b><b class='flag-5'>链</b><b class='flag-5'>拓扑</b>的<b class='flag-5'>结构</b>是什么样子的?

    ddr3菊花拓扑结构是什么

     在DDR的PCB设计中,般需要考虑等长和拓扑结构。等长比较好处理,给出定的等长精度通常是PCB设计师是能够完成的。但对于不同的速率的DDR,选择合适的
    发表于 11-08 13:00 2.5w次阅读
    ddr3<b class='flag-5'>菊花</b><b class='flag-5'>链</b><b class='flag-5'>拓扑</b><b class='flag-5'>结构</b>是什么

    菊花拓扑结构是以及与星形拓扑结构的区别

    菊花词最基本的概念指的是种由许多菊花串接在起形成的花环,早期也叫手牵手链接方式,
    发表于 11-10 13:19 11w次阅读
    <b class='flag-5'>菊花</b><b class='flag-5'>链</b><b class='flag-5'>拓扑</b>的<b class='flag-5'>结构</b>是以及与星形<b class='flag-5'>拓扑</b><b class='flag-5'>结构</b>的区别

    两种拓扑结构的区别和注意要点

    菊花拓扑结构主要在DDR3中使用,菊花拓扑
    的头像 发表于 04-28 11:31 1.7w次阅读
    两种<b class='flag-5'>拓扑</b><b class='flag-5'>结构</b>的区别和注意要点

    DDR拓扑结构的详细解析

    在进行多片DDR设计的时候,通常DDR会存在拓扑结构, 下面我们将详细介绍一下各种拓扑结构的区别以以及应用场景。 首先我们先介绍
    的头像 发表于 12-26 07:45 1297次阅读
    DDR<b class='flag-5'>拓扑</b><b class='flag-5'>结构</b>的详细解析

    为什么多片DDR菊花拓扑连接时末端需要接很多的电阻

    为什么多片DDR菊花拓扑连接时末端需要接很多的电阻  多片DDR菊花拓扑连接时末端需要接很多
    的头像 发表于 12-29 13:54 1010次阅读