0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

用于高频接收器和发射器的锁相环—第三部分

星星科技指导员 来源:ADI 作者:Mike Curtin 和 Paul 2023-06-17 14:52 次阅读

Mike Curtin 和 Paul O‘Brien

本系列第一部分 介绍了锁相环(PLL),说明了其基本架构和工作原理。另外举例说明了PLL在通信系统中的用途。在 第二部分 中,我们详细考察了相位噪声、参考杂散、输出漏电流等关键性能规格,还考虑了它们对系统性能的影响。在本部分中,我们将考察PLL频率合成器的主要构建模块。我们还将比较整数N和小数N架构。最后将总结市场上现有的VCO,同时列出ADI的现有频率合成器系列。

PLL频率合成器基本构建模块

PLL频率合成器可以从多个基本构建模块的角度来考察。我们在前面已经提到过这个问题,下面将更加详细地进行探讨:

鉴频鉴相器(PFD)
参考计数器(R)
反馈计数器(N)

鉴频鉴相器(PFD)

频率合成器的核心是鉴相器,也称鉴频鉴相器。在鉴相器中,将比较参考频率信号与从VCO输出端反馈回来的信号,结果得到的误差信号用于驱动环路滤波器和VCO。在数字PLL (DPLL)中,鉴相器或鉴频鉴相器是一个逻辑元件。三种最常用的实现方法为:

异或(EXOR)栅极
J-K触发器
数字鉴频鉴相器

这里,我们只考虑PFD,这也是ADF4110和ADF4210频率合成器系列中使用的元件,因为与EXOR栅极和J-K触发器不同,处于解锁状态时,其输出为频差以及两个输入间相差的函数。

图1所示为PFD的一种实现方案,该类器件基本上由两个D型触发器组成。一路Q输出使能正电流源,另一路Q输出则使能负电流源。假设本设计中D型触发器由正边沿触发,则状态为(Q1, Q2):

11–两个输出均为高电平,由反馈至触发器上CLR引脚的AND栅极(U3)禁用。

00–P1和N1均关闭,输出OUT实际处于高阻抗状态。

10–P1开启,N1关闭,输出位于V+。

01–P1关闭,N1开启,输出位于V–。

wKgZomSNWPGAaTswAAApjs2gWhw494.png

图1. 运用D型触发器的典型PFD。

现在考虑系统失锁且+IN处的频率远高于–IN处的频率时电路的性能表现,如图2所示。

wKgaomSNWPeAWtxrAAAMM8IW7TE535.png

图2. PFD波形(锁频和锁相均解除)。

由于+IN处的频率远高于–IN处的频率,因此输出多数时间处于高电平状态。+IN上的第一个上升沿会发送输出高电平,并且这种情况会一直持续到–IN上出现第一个上升沿。在实际的系统中,这就意味着输出及VCO的输入会被进一步拉高,进而造成–IN处的频率增加。这恰恰是期望达到的效果。

如果+IN处的频率远低于–IN处的,则会出现相反效果。 OUT处的输出多数时间处于低电平状态。这会在负方向上驱动VCO,并再次使得–IN处的频率更加接近+IN处的频率,从而达到锁定条件。图3显示了输入处于锁频和接近锁相条件时的波形。

wKgaomSNWAaAMj0QAAALqrEIR9E267.gif

图3. PFD波形(锁频,但相位锁定解除)。

由于+IN领先于–IN,因此输出为一系列正电流脉冲。 这些脉 冲往往会驱动VCO,使得–IN信号变得与+IN信号相位对齐。

发生这种情况时,如果U3和U1及U2的CLR输入端之间没有任何延迟元件,那么输出可能会进入高阻抗模式,从而既不会生成正电流脉冲,也不会生成负电流脉冲。这并不是一种很好的状况。VCO会发生漂移,直到造成显著的相位误差并再次开始生成正电流脉冲或负电流脉冲。这种循环会持续相当长的一段时间,其影响是电荷泵的输出会被某个信号(PFD输入参考频率的次谐波)调制。由于这可能是一种低频信号,因此无法通过环路滤波器进行衰减,从而会导致VCO输出频谱中出现非常明显的杂散,该现象称为"间隙"效应。通过在U3的输出端和U1及U2的CLR输入端之间添加延迟元件,可以确保不会发生这种情况。添加延迟元件后,即使+IN和–IN相位完全对齐时,电荷泵输出端仍会生成电流脉冲。该延迟的持续时间等于在U3输出处插入的延迟,称为反冲防回差脉冲宽度。

参考计数器

在传统的整数N分频频率合成器中,输出频率的分辨率由施加于鉴相器的参考频率决定。因此,举例来说,如果需要200 kHz间距(如GSM电话中),那么参考频率必须为200 kHz。但是,获取稳定的200 kHz频率源并不容易。一种合理的做法是采用基于晶振的良好高频源并对其进行分频。例如,从10 MHz频率基准开始并进行50分频,就可以得到所需的频率间隔。这种方法如图4所示。

wKgZomSNWAiASKLLAAASrVfcDEI125.gif

图4. 在PLL频率合成器中使用参考计数器。

反馈计数器N

N计数器也称为N分频器,是用于设置PLL中输入频率和输出频率之间关系的可编程元件。N计数器的复杂性逐年增长。除简单的N计数器之外,经过发展,后来还包括"预分频器",后者可具有"双模"。

这种结构已经发展成为下列情况下固有问题的一种解决方案:需要超高频输出时使用基本N分频结构来反馈至鉴相器。例如,我们假设需要一个间距为10 Hz的900 MHz输出。可以使用10 MHz参考频率并将R分频器设为1000。然后,反馈中的N值必须为90,000。这意味着,至少需要一个能够处理900 MHz输入频率的17位计数器。

为处理此范围,需要考虑在可编程计数器之前加上一个固定计数器元件,以便将超高输入频率拉低至标准CMOS的工作频率范围内。该计数器称为预分频器,如图5所示。

wKgaomSNWAmAIvHYAAAUSqOt3q4450.gif

图5. 基本预分频器。

然而,使用标准的预分频器会导致其他并发症。现在,系统分辨率降低(F1 × P)。可通过使用双模预分频器来解决这个问题(图6)。这种方法可以享有标准预分频器种种优势,又不会牺牲系统分辨率。双模预分频器是一种可通过外部控制信号将分频比从一个值切换为另一个值的计数器,通过使用带有A和B计数器的双模预分频器,仍可以保持F1的输出分辨率。 不过,必须满足下列条件:

wKgaomSNWAqAbWbQAAAkfyWvZOQ020.gif

图6. 双模预分频器。

如果两个计数器未超时,其输出信号都为高电平。

当B计数器超时时,其输出变为低电平,并立即将两个计 数器加载至其预设值。

加载到B计数器的值必须始终大于加载到A计数器的值。

假设B计数器刚发生超时并且两个计数器均已经重新加载值A和B。我们来看看再次达到相同状态所需的VCO周期数。

只要A计数器未超时,预分频器即会以P + 1进行分频。因此,每次预分频器计数达到(P + 1)个VCO周期时,A和B计数器都 会递减1。这意味着,A计数器会在((P + 1) × A)个VCO周期后超时。然后,预分频器会切换至P分频。也可以说,此时B计 数器还有(B – A)个周期才会超时。所需时间为:((B – A) × P)。现在,系统会返回到刚开始的初始条件。

所需的VCO周期总数为:

wKgZomSNWRuABme6AAARP7nr6F0273.png

在使用双模预分频器时,必须考虑N的最低值和最高值。这里,我们真正想要的是可以按离散整数步长更改N的范围。考虑表达式N = A + BP。为确保N有连续的整数间距,A必须在0至(P – 1)之间。这样,每当B递增时,就有充足的分辨率来填充BP 和(B + 1)P之间的所有整数值。就如我们针对双模预分频器提到的那样,B必须大于或等于A,双模预分频器才能正常工作。基于此,我们可以说,若要按离散整数步长递增,最小分频比为:

wKgZomSNWA6ACVaCAAAEq1hknK8105.gif

N的最高值来自

wKgaomSNWBGAZ70YAAACiB71OwE216.gif

本例中, Amax and Bmax 仅仅取决于A和B计数器的大小。

接下来,我们将给出一个采用ADF4111的例子。
我们假设,通过编程将预分频器的分频比设为32/33。
A计数器: 6位意味着,A可能为26 - 1 = 63
B计数器: 13位意味着,B可能为213 - 1 = 8191

wKgaomSNWS6ALODvAAAWb93KFWY529.png

ADF4110系列

前面几节讨论的构建模块在来自ADI公司的新型整数N频率合成器系列中均有使用。ADF4110系列频率合成器由单个器件构成,ADF4210系列由双通道版本构成。ADF4110的框图如下所示。其中含有上面描述的参考计数器、双模预分频器、N计数器和PFD模块。

wKgaomSNWBWAczNWAAA3UOQte1E697.gif

图7. ADF4110系列的框图。

小数N频率合成器s*

*笔者借此机会向麦格劳-希尔公司(e McGraw-Hill Companies)表示谢意,感 谢其许可使用本节第4条参考文献中提到的版权材料。

许多新兴无线通信系统都要求本振(LO)具有更快的切换能力和更低相位噪声。整数N频率合成器要求参考频率等于通道间距。该值可能非常低,意味着高N。该高N会产生相应较高的相位噪声。低参考频率会限制PLL锁定时间。小数N合成是在PLL中同时实现低相位噪声和快速锁定时间的一种方式。

这种技术最初出现在20世纪70年代初。早期工作主要由惠普公司和Racal公司完成。该技术最初称为"digiphase",但后来被广泛称为小数N。

在标准频率合成器中,只能用一个整数除以RF信号。这就需要使用一个相对较低的参考频率(取决于系统通道间距),并在反馈中导致高N值。这两个事实都对系统建立时间和系统相位噪声有着重要影响。低参考频率意味着较长的建立时间,高N值意味着较大的相位噪声。

如果反馈中可能出现除数为小数的情况,则可以使用较高的参考频率,同时实现通道间距目标。小数越小,则意味着相位噪声越低。

事实上,通过交替除以两个整数,可以实现在较长时间内用小数除(通过先后除以2和3可以除以2.5)。

那么,如何除以X或(X + 1)(假设小数在这两个值之间)? 数值的小数部分可以按参考频率速率累加。

wKgZomSNWBaADkYjAAAb_KY7r7Q128.gif

图8. 小数N频率合成器。

图9的示意图显示了图8中描述的小数N分频系统的时序。出于此示例的目的,我们假设分频比为 4.6。

信号 FOUT 在 FREF 执行 10 个周期期间显示 46 个周期。在 FREF 生成其第一个周期期间,N 计数器需要除以 4.6。当然,这是不可能的。它除以 4。因此,在第一个周期中,计数器输出中“缺少”0.6个脉冲。这是使用累加器在系统中记忆的。累加器使用与F寄存器相同的代码。在每个参考周期开始时,累加器将F寄存器内容添加到其先前的累积值中。因此,从时间 0 开始,累加器将跟踪“缺失”的脉冲分数。

在第二个参考周期中,N 计数器将再次除以 4。累加器现在将在第一个参考周期累积的 0.6 的基础上增加 0.6。这在累加器中给出了 1.2 的值,但由于它只能存储小于 1 的值,因此将生成溢出并将 0.2 保留为累加器内容。

wKgaomSNWBiAYolKAABS0a2xo2k848.gif

图9.小数 N 分频时序。

VCO制造商小结

在过去5年中,随着无线通信的爆炸式增长,对频率合成器、VCO等产品的需求也出现了大幅增长。有意思的是,到目前为止,为市场提供服务的制造商分为泾渭分明的两个阵营。以下列出了VCO领域的部分制造商。列表并未穷尽所有制造商,只是让读者获得对一些主要参与者的认识。

VCOs

Murata 提供3-V和5-V器件。VCO主要是面向无线手机和基站的窄带。频率取决于无线频率标准。

Vari-L Vari-L 服务的市场与Murata相同。提供3-V和5-V器件。

Alps Alps为无线手机和基站制造VCO。

Mini-Circuits Mini-Circuits同时提供窄带和宽带VCO。

Z-Comm Z-Communications同时提供宽带和窄带VCO。宽带VCO一般有一个倍频程调谐范围(比如,1 GHz至2 GHz),工作电压最高为20 V,采用表贴式封装。

Micronetics Micronetics 同时提供窄带和宽带VCO。其优势更多地体现在宽带产品领域,其调谐范围可从一个倍频程到1200 MHz。超过这些输出频率时,范围有所下降。

ADI频率合成器系列

下表列出了ADF4xxx频率合成器系列的未来成员,其中包括 单通道和双通道器件,以及整数N和小数N器件。

ADI PLL Selection Guide - February 2002

Single/
Dual
ADI Model 2nd Source? Max. RF Input
Frequency FIN
(MHz)
Phase Noise
@ 1KHz ?N
dBc/Hz,
200kHz PFD
Phase Noise
Frequency
Max.
Reference
Oscillator
Frequency
FOSC (MHz)
RF Prescalers Power Dissipation
on (mA)
Package
Single RF ADF4001BRU
Proprietary 165 -99 200MHz 100 4.5mA
TSSOP-16
Single RF ADF4001BCP Proprietary 165 -99
200MHz 100 4.5mA
CSP-20
Single RF ADF4110BRU Proprietary 550
-91 540MHz 100 8/9 16/17 32/33 64/65 4.5mA
TSSOP-16
Single RF ADF4110BCP Proprietary 550 -91 540MHz 100 8/9 16/17 32/33 64/65 4.5mA CSP-20
Single RF
ADF4111BRU Proprietary 1200 -78 836MHz 100 8/9 16/17 32/33 64/65 4.5mA
TSSOP-16
Single RF ADF4111BCP Proprietary 1200 -78 836MHz 100 8/9 16/17 32/33 64/65 4.5mA
CSP-20
Single RF ADF4112BRU Proprietary 3000 -86 1750Mhz 100 8/9 16/17 32/33 64/65 6.5mA TSSOP-16
Single RF ADF4112BCP Proprietary 3000 -86 1750Mhz 100 8/9 16/17 32/33 64/65 6.5mA CSP-20
Single RF ADF4113BRU Proprietary 3700 -85 1960Mhz 100 8/9 16/17 32/33 64/65 8.5mA TSSOP-16
Single RF
ADF4113BCP Proprietary 3700 -85 1960Mhz 100 8/9 16/17 32/33 64/65 8.5mA
CSP-20
Single RF
ADF4106BRU Proprietary 6000 -84 5800MHz 250 8/9 16/17 32/33 64/65 13mA
TSSOP-16
Single RF
ADF4106BCP Proprietary 6000
-84 5800MHz 250 8/9 16/17 32/33 64/65 13mA
CSP-20
Single RF
ADF4116BRU LMX2306TM
550 -89 540MHz 100 8/9 4.5mA
TSSOP-16
Single RF
ADF4117BRU LMX2316TM 1200 -87 900MHz 100 32/33 4.5mA
TSSOP-16
Single RF ADF4118BRU LMX2326TM 3000 -90 900Mhz 100 32/33 6.5mA
TSSOP-16
Dual RF/IF ADF4210BRU Proprietary 1200
-89
900Mhz 115 8/9 16/17 32/33 64/65 4.5mA
TSSOP-20
Dual RF/IF ADF4210BCP Proprietary 1200 -89 900Mhz 115 8/9 16/17 32/33 64/65 4.5mA
CSP-20
Dual RF/IF ADF4211BRU Proprietary
2000 -89 900Mhz 115 8/9 16/17 32/33 64/65 7.5mA
TSSOP-20
Dual RF/IF ADF4211BCP Proprietary
2700 -89 900Mhz 115 8/9 16/17 32/33 64/65 7.5mA
CSP-20
Dual RF/IF ADF4212BRU Proprietary
2700 -91 900Mhz 115 8/9 16/17 32/33 64/65 11.5mA
TSSOP-20
Dual RF/IF ADF4212BCP Proprietary
2700 -91 900Mhz 115 8/9 16/17 32/33 64/65 11.5mA
CSP-20
Dual RF/IF ADF4212LBRU Proprietary 2500
-91 900Mhz 115 8/9 16/17 32/33 64/65 6mA
TSSOP-20
Dual RF/IF ADF4212LBCP Proprietary 2500
-91 900Mhz 115 8/9 16/17 32/33 64/65 6mA
CSP-20
Dual RF/IF ADF4213BRU Proprietary 3000 -91 900Mhz 115 8/9 16/17 32/33 64/65 13mA
TSSOP-20
Dual RF/IF ADF4213BCP Proprietary 3000 -91 900Mhz 115 8/9 16/17 32/33 64/65 13mA
CSP-20
Dual RF/IF ADF4206BRU LMX2337TM 550 -92 540MHz 40 32/33 64/65 9.5mA
TSSOP-20
Dual RF/IF ADF4207BRU LMX2335TM 1100 -90 900MHz 40 32/33 64/65 11mA
TSSOP-20
Dual RF/IF ADF4208BRU LMX2336TM 2000 -89 900MHz 40 32/33 64/65 14mA
TSSOP-20
Dual RF/IF ADF4216BRU LMX2332TM 1200 -87 900MHz 40 32/33 64/65 9mA
TSSOP-20
Dual RF/IF ADF4217BRU LMX2331TM 2000 -88 900MHz 40 32/33 64/65 12mA
TSSOP-20
Dual RF/IF ADF4217LBRU LMX2331LTM 2000 -88 900MHz 110 32/33 64/65 7mA
TSSOP-20
Dual RF/IF ADF4217LBCC LMX2331LSLB 2500 -88 900MHz 110 32/33 64/65 7mA
BCC-24
Dual RF/IF ADF4218BRU LMX2330TM 2500
-90 900MHz 40 32/33 64/65 14mA
TSSOP-20
Dual RF/IF ADF4218LBRU LMX2331LTM 2500
-90 900MHz 110 32/33 64/65 7mA
TSSOP-20
Dual RF/IF ADF4218LBCC LMX2331LSLB 2500
-90 900MHz 110 32/33 64/65 7mA
BCC-24
Dual RF/IF ADF4219LBRU LMX2370TM 3000 -90 900MHz 110 32/33 64/65 7mA
TSSOP-20
Dual RF/IF ADF4219LBCC LMX2370SLB 3000 -90 900MHz 110 32/33 64/65 7mA
BCC-24
Dual RF/IF ADF4252BCP Proprietary 3000 -103 1740MHz 150 4/5 8/9 12mA
CSP-24

审核编辑:郭婷

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 通信系统
    +关注

    关注

    6

    文章

    1168

    浏览量

    53251
  • pll
    pll
    +关注

    关注

    6

    文章

    774

    浏览量

    134998
  • VCO
    VCO
    +关注

    关注

    12

    文章

    190

    浏览量

    69113
收藏 人收藏

    评论

    相关推荐

    锁相环的电源管理设计

    锁相环(PLL)是现代通信系统的基本组成部分。PLL通常用于在无线电接收器发射器中提供本振(LO)功能;它们还
    的头像 发表于 01-29 11:58 1955次阅读
    <b class='flag-5'>锁相环</b>的电源管理设计

    锁相环知识

    本帖最后由 zhihuizhou 于 2011-12-21 17:43 编辑   锁相环PLL原理与应用  第一部分锁相环基本原理  一、锁相环基本组成  二、鉴相
    发表于 12-21 17:35

    LabVIEW开发者必备技巧宝典第三部分

    LabVIEW开发者必备技巧宝典第三部分分享给大家,请叫我雷锋。
    发表于 12-05 11:40

    找不到任何基于PSoC4或Pro的第三部分模块

    大家好,我似乎找不到任何基于PSoC4或Pro的第三部分模块。例如,对话框的DA14580来自松下的PAN1740模块。塞浦路斯IC有第三方供应商吗?提前感谢!克里斯托弗
    发表于 09-17 14:18

    接收机用晶体变换设计及制作第三部分

    接收机用晶体变换设计及制作第三部分 晶体变换的印刷电路基板的制作与调整 图26晶体变换的印刷电路基板
    发表于 05-15 10:58 981次阅读
    <b class='flag-5'>接收</b>机用晶体变换<b class='flag-5'>器</b>设计及制作<b class='flag-5'>第三部分</b>

    开关电源设计(第3版)第三部分

    电子发烧友网站提供《开关电源设计(第3版)第三部分.txt》资料免费下载
    发表于 09-12 15:04 0次下载

    2012年PSoC数模混合设计培训_第三部分

    2012年PSoC数模混合设计培训_第三部分
    发表于 10-27 09:30 8次下载
    2012年PSoC数模混合设计培训_<b class='flag-5'>第三部分</b>

    用于高频接收器发射器锁相环

    本文介绍了锁相环(PLL),说明了其基本架构和工作原理
    的头像 发表于 04-12 14:10 3455次阅读
    <b class='flag-5'>用于</b><b class='flag-5'>高频</b><b class='flag-5'>接收器</b>和<b class='flag-5'>发射器</b>的<b class='flag-5'>锁相环</b>

    LTC2387驱动程序第三部分

    LTC2387驱动程序第三部分
    发表于 05-16 15:23 5次下载
    LTC2387驱动程序<b class='flag-5'>第三部分</b>

    用于激活设备的可编程定时-第三部分

    电子发烧友网站提供《用于激活设备的可编程定时-第三部分.zip》资料免费下载
    发表于 12-16 10:28 0次下载
    <b class='flag-5'>用于</b>激活设备的可编程定时<b class='flag-5'>器</b>-<b class='flag-5'>第三部分</b>

    硬件即代码第三部分:空间与时间

    电子发烧友网站提供《硬件即代码第三部分:空间与时间.zip》资料免费下载
    发表于 06-14 15:12 0次下载
    硬件即代码<b class='flag-5'>第三部分</b>:空间与时间

    SensorTile.box第三部分:编程模式(Pro mode)介绍

    电子发烧友网站提供《SensorTile.box第三部分:编程模式(Pro mode)介绍.pdf》资料免费下载
    发表于 07-29 16:19 0次下载
    SensorTile.box<b class='flag-5'>第三部分</b>:编程模式(Pro mode)介绍

    用于高频接收器发射器锁相环——第三部分

    电子发烧友网站提供《用于高频接收器发射器锁相环——第三部分.pdf》资料免费下载
    发表于 11-23 10:18 0次下载
    <b class='flag-5'>用于</b><b class='flag-5'>高频</b><b class='flag-5'>接收器</b>和<b class='flag-5'>发射器</b>的<b class='flag-5'>锁相环</b>——<b class='flag-5'>第三部分</b>

    用于高频接收器发射器锁相环——第2部分

    电子发烧友网站提供《用于高频接收器发射器锁相环——第2部分.pdf》资料免费下载
    发表于 11-23 10:31 0次下载
    <b class='flag-5'>用于</b><b class='flag-5'>高频</b><b class='flag-5'>接收器</b>和<b class='flag-5'>发射器</b>的<b class='flag-5'>锁相环</b>——第2<b class='flag-5'>部分</b>

    用于高频接收器发射器锁相环——第一部分

    电子发烧友网站提供《用于高频接收器发射器锁相环——第一部分.pdf》资料免费下载
    发表于 11-23 10:32 0次下载
    <b class='flag-5'>用于</b><b class='flag-5'>高频</b><b class='flag-5'>接收器</b>和<b class='flag-5'>发射器</b>的<b class='flag-5'>锁相环</b>——第一<b class='flag-5'>部分</b>