0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Alphawave Semi扩大与三星的合作,增加3nm连接IP

芯片半导体 来源:芯片半导体 2023-06-20 15:46 次阅读

过去几年,三星晶圆厂为了追赶台积电做了很多努力,而在今天,他们公布了一系列的合作,彰显了他们在晶圆市场更进一步的决心。

Alphawave Semi 扩大与三星的合作,增加 3nm 连接 IP

全球技术基础设施高速连接领域的全球领导者Alphawave Semi宣布扩大与三星的持续合作,将 3nm 工艺节点纳入其中。

三星 Foundry平台客户现在受益于 Alphawave Semi 最先进的高性能连接 IP 和小芯片技术,包括 112 千兆位每秒 (Gbps) 以太网和 PCI Express Gen6/CXL 3.0 接口,用于构建复杂的片上系统(SoC) 需要跟上数据密集型应用快速增长的需求,例如生成 AI 和全球数据中心所需的相关基础设施。

“Alphawave Semi 是 Samsung Foundry 的重要合作伙伴,因为他们是高性能连接 IP 和小芯片解决方案领域公认的行业领导者,”三星电子 Foundry IP 开发企业执行副总裁 Jongshin Shin 说。“我们很高兴与 Alphawave Semi 在多个客户设计和工艺世代方面进行深入合作,包括 5nm 和 4nm,以及现在的 3nm。我们期待在 2023 年及以后有更多机会在 Samsung Foundry 平台中利用 Alphawave Semi 的连接 IP。”

“由于生成人工智能的兴起,数据中心连接正在经历一场显着的转变,开创了一个高性能芯片芯片时代。Alphawave Semi 技术除了支持 AI 基础设施外,还支持容纳 AI 解决方案的数据中心的连接,”Alphawave Semi 首席执行官兼联合创始人 Tony Pialis 表示。“我们很高兴将与 Samsung Foundry 的深度合作扩展到 3nm 节点,利用我们最先进的高速连接 IP 技术,为超标量和数据基础设施客户提供新水平的性能、灵活性和可扩展性。”

Alphawave Semi 的高性能连接 PHY IP,包括 112 Gbps 以太网和 PCIe Gen6/CXL3.0,以及 Universal Chiplet ExpressTM (UCIeTM),可用于三星 Foundry 节点。Alphawave Semi 还将它们作为完全集成的 IP 子系统与控制器 IP 一起提供。

新思和三星建立广泛合作

Synopsys, Inc.宣布与Samsung Foundry达成扩展协议,以开发广泛的 IP 产品组合,以降低设计风险并加速汽车、移动、高性能计算 (HPC) 的芯片成功和多芯片设计。

该协议扩大了 Synopsys 与三星的合作,以增强 Synopsys 为三星先进的 8LPU、SF5、SF4 和 SF3 工艺提供的 IP 产品,包括基础 IP、USB、PCI Express、112G 以太网、UCIe、LPDDR、DDR、MIPI 等。此外,新思科技将为三星的 SF5A 和 SF4A 汽车工艺节点优化 IP,以满足严格的Grade 1 或 Grade 2 温度和 AEC-Q100 可靠性要求,使汽车芯片设计人员能够减少设计工作量并加快 AEC-Q100 认证。用于 ADAS SoC 的汽车级 IP 将包括设计故障模式和影响分析 (DFMEA) 报告,可为汽车 SoC 应用节省数月的开发工作。

Synopsys 的 IP 管理和战略产品高级副总裁 John Koeter 表示:“我们与三星在 EDA 和 IP 方面的广泛合作优化工作帮助汽车、移动、HPC 和多芯片系统架构师应对为先进工艺技术设计芯片的固有挑战。” “我们长达数十年的合作得以扩展,为设计师提供了一条低风险的途径来实现他们的设计要求,并迅速将差异化产品推向市场。”

三星电子代工 IP 开发公司执行副总裁 Jongshin Shin 表示:“作为我们的主要 IP 合作伙伴,三星与 Synopsys 的长期合作通过三星每一代技术进步提供对高质量 IP 的访问,使我们的共同客户受益。” . “将这种合作伙伴关系扩展到三星的全系列先进节点,使设计人员能够获得业界最广泛的 IP 组合,使他们能够以更低的风险和更快的上市时间满足目标应用的性能、功率和面积要求。”

据报道,可用或正在为三星工艺开发的 Synopsys IP 包括逻辑库、嵌入式存储器、TCAM、GPIO、eUSB2、USB 2.0/3.0/3.1/4.0、USB-C/DisplayPort、PCI Express 3.0/4.0/5.0/6.0、112G 以太网、多协议 16G/32G PHY、UCIe、HDMI 2.1、LPDDR5X/5/4X/4、DDR5/4/3、SD3.0/eMMC 5.1、MIPI C/D PHY 和 MIPI M-PHY G4/G5。

Cadence 和 Samsung Foundry 达成多年协议

Cadence Design Systems, Inc.宣布已与Samsung Foundry签署了一项多年期协议,以扩大 Cadence 设计 IP 组合在三星 Foundry SF5A 工艺技术上的可用性,这是最新的支持汽车应用的 5nm 工艺变体。通过该协议,联合客户可以获得来自三星先进代工生态系统(SAFE)合作伙伴Cadence的完整设计IP解决方案,包括112/56/25/10G PHY/MAC、PCI Express(PCIe)6.0/5.0/ 4.0/3.1 PHY/控制器、通用小芯片互连高速 (UCIe) PHY/控制器、USB3.x PHY/控制器以及用于 GDDR6 和 DDR5/4 的完整 PHY 和控制器产品。

该协议还包括在 Samsung Foundry 先进的 SF3 技术上启用最新的 DDR5 8400+ 和 GDDR7 解决方案,为寻求高性能、高带宽内存接口解决方案以设计生成 AI/ML 的领先客户提供面向未来的迁移路径、超大规模和高性能计算 (HPC) 应用程序。Cadence 设计 IP 解决方案提供最佳功率、性能和面积 (PPA) 以及丰富的功能集,以实现大规模 SoC 设计的不折不扣的差异化、多功能性和创新。此外,Cadence 通过集成 PHY 和控制器 IP 提供完整的子系统交付,以简化集成、最大限度地降低风险并加快上市时间。

“多年来,Cadence 和三星一直在三星 EDA 和 IP 生态系统支持方面密切合作。通过这个新的多年 IP 扩展计划,我们进一步巩固了我们的承诺,使共同客户能够获得基于 SF5A 技术的完整设计 IP 组合以及基于 SF3 的领先 DDR5 8400+ 和 GDDR7/6 解决方案,”Jongshin Shin 说, 三星代工厂执行副总裁兼 IP 生态系统负责人。

“Cadence 致力于扩展我们的 IP 产品组合,以满足客户不断变化的设计需求,”Cadence IP 集团产品营销副总裁 Rishi Chugh 说。“通过与三星的合作,我们可以提供丰富的高性能 IP 和具有竞争力的 PPA,以满足 HPC、AI/ML、网络、存储和汽车应用的最苛刻要求。在 SF3 上开发最新的 GDDR7 IP 证明了我们在该细分市场的领导地位。”

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 以太网
    +关注

    关注

    40

    文章

    5483

    浏览量

    173250
  • 生态系统
    +关注

    关注

    0

    文章

    705

    浏览量

    20832
  • 三星
    +关注

    关注

    1

    文章

    1645

    浏览量

    31806

原文标题:三星3nm,火力全开

文章出处:【微信号:TenOne_TSMC,微信公众号:芯片半导体】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    三星3nm良率仅20%,仍不放弃Exynos 2500处理器,欲打造“十核怪兽”

    ,导致Exynos 2500良率不佳的原因是,这颗SoC基于三星第二代3nm GAA制程工艺——SF3工艺,然而目前第二代SF3工艺的良率仅为20%。  
    的头像 发表于 06-25 00:04 3814次阅读
    <b class='flag-5'>三星</b><b class='flag-5'>3nm</b>良率仅20%,仍不放弃Exynos 2500处理器,欲打造“十核怪兽”

    西门子与Alphawave Semi签署合作协议

    西门子日前为其 EDA 业务签署专属 OEM 协议,通过 EDA 的销售渠道将 Alphawave Semi 的高速互连硅 IP 产品推向市场,其中包括 Alphawave
    的头像 发表于 02-25 10:02 544次阅读

    三星SF4X先进制程获IP生态关键助力

    ,在面积和功耗表现上领先。 Blue Cheetah的IP解决方案支持UCIe和OCP BoW接口,可连接多种片上总线/网络。这意味着基于三星SF4X制程的芯片设计,能在更广
    的头像 发表于 01-22 11:30 325次阅读

    Alphawave推出业界首款支持台积电CoWoS封装的3nm UCIe IP

    3nm Die-to-Die(D2D)多协议子系统IP。这一里程碑式的成果不仅标志着半导体互连技术的又一次飞跃,还通过深度融合台积电的Chip-on-Wafer-on-Substrate(CoWoS
    的头像 发表于 08-01 17:07 947次阅读

    三星首款3nm可穿戴设备芯片Exynos W1000发布

    在科技日新月异的今天,三星再次以其卓越的创新能力震撼业界,于7月3日正式揭晓了其首款采用顶尖3nm GAA(Gate-All-Around)先进工艺制程的可穿戴设备系统级芯片(SoC
    的头像 发表于 07-05 15:22 1843次阅读

    三星3nm芯片良率低迷,量产前景不明

    近期,三星电子在半导体制造领域遭遇挑战,其最新的Exynos 2500芯片在3nm工艺上的生产良率持续低迷,目前仍低于20%,远低于行业通常要求的60%量产标准。这一情况引发了业界对三星半导体制造能力的质疑,同时也使得该芯片未来
    的头像 发表于 06-24 18:22 1660次阅读

    台积电3nm工艺稳坐钓鱼台,三星因良率问题遇冷

    近日,全球芯片代工领域掀起了不小的波澜。据媒体报道,台积电在3nm制程的芯片代工价格上调5%之后,依然收获了供不应求的订单局面。而与此同时,韩国的三星电子在3nm工艺上却遭遇了前所未有的尴尬,其
    的头像 发表于 06-22 14:23 1276次阅读

    三星与新思科技携手,备战2nm工艺量产

    在全球半导体行业迈向更高精度和更小尺寸的征途上,三星与新思科技近日宣布了一项重要的合作。这一合作旨在确保三星的2nm制造工艺能够顺利实现量产
    的头像 发表于 06-20 09:22 575次阅读

    台积电3nm产能供不应求,骁龙8 Gen44成本或增

    在半导体行业的最新动态中,三星3nm GAA工艺量产并未如预期般成功,其首个3nm工艺节点SF3E的市场应用范围相对有限。这一现状促使了科技巨头们纷纷转向台积电,寻求更稳定、更先进的
    的头像 发表于 06-15 10:32 904次阅读

    消息称三星第二代3nm产线将于下半年开始运作

    三星电子近日宣布,将在7月的巴黎Galaxy Unpacked活动中,向全球展示其最新研发的3nm技术芯片Exynos W1000。这款尖端芯片将首次应用于下一代Galaxy系列智能手表Galaxy Watch7和高端智能手机Galaxy S25,标志着
    的头像 发表于 05-14 10:27 490次阅读

    三星3nm移动应用处理器实现首次流片

    据行业内部可靠消息,三星已成功完成了其先进的3nm移动应用处理器(AP)的设计,并通过自家代工部门实现了这一重要产品的首次流片。这一里程碑式的进展不仅标志着三星在半导体技术领域的持续突破,也进一步
    的头像 发表于 05-09 09:32 501次阅读

    三星电子开始量产其首款3nm Gate All Around工艺的片上系统

    据外媒报道,三星电子已开始量产其首款3nm Gate All Around(GAA)工艺的片上系统(SoC),预计该芯片预计将用于Galaxy S25系列。
    的头像 发表于 05-08 15:24 713次阅读

    三星电子:加快2nm3D半导体技术发展,共享技术信息与未来展望

    在技术研发领域,三星电子的3nm与2nm工艺取得显著进步,预计本季度内完成2nm设计基础设施的开发;此外,4nm工艺的良率亦逐渐稳定。
    的头像 发表于 04-30 16:16 642次阅读

    三星电子澄清:3nm芯片并非更名2nm,下半年将量产

    李时荣声称,“客户对代工企业的产品竞争力与稳定供应有严格要求,而4nm工艺已步入成熟良率阶段。我们正积极筹备后半年第二代3nm工艺及明年2nm工艺的量产,并积极与潜在客户协商。”
    的头像 发表于 03-21 15:51 765次阅读

    台积电扩增3nm产能,部分5nm产能转向该节点

    目前,苹果、高通、联发科等世界知名厂商已与台积电能达成紧密合作,预示台积电将继续增加 5nm产能至该节点以满足客户需求,这标志着其在3nm制程领域已经超越竞争对手
    的头像 发表于 03-19 14:09 795次阅读