0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

如何使用Vivado调用DDS的IP进行仿真呢?

冬至子 来源:FPGA探索者 作者:FPGA探索者 2023-06-21 10:32 次阅读

DDS(Direct Digital Synthesis,直接数字频率合成),作为信号发生器使用,在Quartus中也叫NCO(Numerically Controlled Oscillator,数字控制振荡器),是软件无线电中的重要组成部分。

本次使用Vivado调用DDS的IP进行仿真,并尝试多种配置方式的区别,设计单通道信号发生器(固定频率)、Verilog查表法实现DDS、AM调制解调、DSB调制解调、可编程控制的信号发生器(调频调相)。

使用System parametersHardware parameters分别配置,对比**Standard Mode **标准模式和 Rasterized Mode栅格模式的不同,对比不同时钟下同一个配置的不同。

一、新建工程

新建工程,新建原理图BlockDesign,调用DDS的IP核,默认输出信号时域波形和相位信息

图片

图片

二、DDS 配置

第一页:基础配置

图片

1:配置选项

三种模式可选(相位发生器+sin/cos波形发生器、仅有相位发生器、仅有sin/cos波形发生器);

2:运行时钟aclk;

100MHz工作时钟,即100MHz采样率。

3:通道个数;

设为1,单通道模式,通道的采样频率等于采样时钟100MHz,当设为多个通道时,每个通道的采样率为工作时钟/通道数,比如4通道100MHz时钟,每个通道采样率25MHz。

4:操作模式;

Standard标准模式(常用)Rasterized栅格模式 。两种情况下,输出的频率和频率分辨率、相位增量等参量的计算方式不同,具体参见Xilinx的PG141第14~18页。

Standard Mode 和 Rasterized Mode在实现指定频率、幅度的信号时,输出没有太大的差别,两者均能满足要求,一般使用Standard配置方便。

主要的区别

Standard模式下计算出来的相位增量可能是小数,而在FPGA中要对 相位进行截断取整 ,存在相位误差,对噪声要求较高的场合,可以使用8处的噪声整形配置来弥补,使用 相位抖动(Phase Dithering) 或者 泰勒级数纠正(Taylor Series Correct)补偿相位误差

Rasterized Mode配置下,相位增量一定是整数,不存在截断效应 ,没有Standard模式下的时间基抖动。

5:参数选项(System parameters、Hardware parameters)

(1) System parameters

(2) Hardware parameters

6、7、8处配置系统参数System parameters,其中:

6:配置SFDR无杂散动态范围

SFDR(SpuriousFree Dynamic Range,无杂散动态范围),对应幅度 ,对应M_AXIS_DATA通道,SFDR越大,用于表示幅度的数据的位宽越大;

如下图所示计算输出位宽,当使用SFDR= 96 dB,配置8处的噪声整形位None或者Dithering时,输出位宽位96/6=16位,向上取整后为16位;使用SFDR = 95 dB,95/6=15.83,向上取整为16位。

图片

7:配置频率分辨率

对应相位的增量配置、位宽,对应M_AXIS_PHASE通道,频率分辨率越小,用于表示相位的数据的位宽越大;

图片

8:配置噪声整形

4处配置成Standard标准模式时才会使用噪声整形,

Auto根据设计的SFDR参数自动选择是否使用整形;

None不整形;

Phase Dithering相位抖动,在使用相位截断技术时,产生随机的噪声来使得量化误差随机;

Taylor Series Correct 泰勒级数校正;

4处配置成Rasterized时,不存在相位误差,只能配置None。

For virtually all applications, the preferred implementationis the dithered DDS.

对于绝大多数的应用,首选的是带有相位抖动补偿的DDS。

相位抖动用于提高SFDR,但代价是增加底噪。

6、7两处的配置影响输出数据的位宽,可以在原理图中体现,也可以在“ Summary ”页查看,如图所示,在 100MHz 工作时钟下,1 处表示要达到0.4Hz的频率分辨率,需要输出 28 位位宽的相位(有效位宽),由AXI_Stream接口输出时,以 8 位位宽步进,所以28位有效位宽的相位信息通过高位补零达到 32 位位宽,m_axis_phase_tdata[27:0] 为有效的相位信息;2 处表示要达到 45 dB 的输出信噪比, 输出的 sin 和 cos 波形数据各自需要 8 位 ,共计需要 16 位, 其中高 8 位 m_axis_data_tdata[15:8] 表示 sin,低 8 位表示 cos ;3 处表示按上述配置的输出延时有 3 个时钟周期,需要消耗 1 个18 Kbit 的 BRAM。

图片

图片

9:Hardware parameters

这种模式下直接配置输出的位宽,但是具体输出对应的SFDR和频率分辨率会在Summary中体现,也可以自行计算。

图片

图片

第二页:具体实现

图片

1处:相位增量是否支持可编程配置

Fixed是固定相位增量,DDS运行过程中不可更改,即对应不可变频率;

Programmable可编程,选中后出现配置接口,可在DDS运行过程中随时写入频率控制字改变输出波形的频率,用于偶尔改变频率;

Streaming应用于频繁改变频率,或者FM频率调制

2处:相位偏移是否支持可编程配置

None不支持;

Fixed固定相位偏移;

Programmable可编程配置(偶尔改变);

Streaming经常改变,应用于相位调制;

3处:输出波形选择

Sine只输出sin波形;Cosine输出cos波形;两个的位宽均为第一页设置的数据位宽, Sine and Cosine同时输出sin和cos波形,其中高位表示sin,低位表示cos,总的数据位宽加倍

4处:极性选择

sin和cos波形默认使用的是有符号数,勾选相应的选项后,正负取反;

5处:幅度模式

Full Range:全精度(全范围),针对通信应用,需要最大振幅,但由于自动增益控制导致振幅的值不那么重要的场合,输出幅度接近1;

Unit Cycle:单位圆 ,用于对DDS输出振幅值要求很高的应用, 比如产生FFT旋转因子 。单位圆时,DDS输出幅值为半全量程(即取值范围为01000..(+ 0.5)。110000 . .(-0.5))。

图片

6处:是否输出相位信息

勾选后含有相位输出通道,不勾选时只输出幅度信息M_AXIS_DATA;

7处:使用的存储资源类型

Auto由具体所需的资源决定,资源较少时使用DROM,资源多时选择BROM;DistributeROM选择分布式ROM(DROM),Block ROM选择块ROM资源(BROM);

8处:综合优化策略

Area是面积优先,尽可能节省资源用量(LUT、FF等),Speed速度优先,尽可能提升性能;

9处:DSP48资源的使用策略

Minimal尽可能少用,节省资源,Maximal尽可能多用,提高性能;

第三页:总线配置

单通道模式下,总线的配置只包含可选的输出信号的Ready。多通道模式下,通道可选是否包含tlast等信号。

图片

1处:输出ready信号

选中则输出的2个通道中增加tready信号(可选),根据AXI_Stream总线协议的规则, 由后级接收模块输入一个ready信号(高电平),表示已经准备好接收DDS输出,此时DDS才能输出

2处:延时配置

第四页 输出频率配置

配置各通道的输出频率,在第一页中只使用了1个Channel,所以此处只能配置一个通道,直接配置输出频率,单位MHz,比如0.02MHz;

图片

第五页:总结

资源使用较多时默认使用Block ROM,使用面积优先Area策略;单通道采样频率=时钟频率,100MHz,输出波形16 bit,高8位为sin,低8位cos。

图片

三、仿真

按照上述配置,再配置一个2 MHz输出频率的DDS。

图片

将输出的16位波形数据分割, 高8位表示sin正弦信号,低8位表示cos余弦信号 ,相位为锯齿状,注意若输出通道中包含了 ready信号 ,根据AXI_Stream总线的要求,外部需要给ready信号,当ready有效时,DDS才会输出,仿真中可以一直给高电平。

wire   [7:0]  sin_wave;
wire   [7:0]  cos_wave;
wire   [7:0]  sin_wave_2;
wire   [7:0]  cos_wave_2;

assign sin_wave = M_AXIS_DATA_0_tdata[15:8];
assign cos_wave = M_AXIS_DATA_0_tdata[7:0];

assign sin_wave_2 = M_AXIS_DATA_1_tdata[15:8];
assign cos_wave_2 = M_AXIS_DATA_1_tdata[7:0];

图片

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 振荡器
    +关注

    关注

    28

    文章

    3811

    浏览量

    138859
  • 调制解调器
    +关注

    关注

    3

    文章

    848

    浏览量

    38771
  • FFT
    FFT
    +关注

    关注

    15

    文章

    434

    浏览量

    59296
  • DDS
    DDS
    +关注

    关注

    21

    文章

    631

    浏览量

    152527
  • 信号发生器
    +关注

    关注

    28

    文章

    1452

    浏览量

    108643
收藏 人收藏

    评论

    相关推荐

    IP core调用DDS

    ISE软件,使用IP core调用DDS,产生正弦载波,使用调频200M时钟做为DDS输入,功能仿真没问题,但后
    发表于 03-20 20:37

    vivado有哪几种常用IP核?如何去调用它们

    运算器等)、信号处理(FFT、DFT、DDS等)。IP核类似编程中的函数库(例如C语言中的printf()函数),可以直接调用,非常方便,大大加快了开发速度。今天介绍的是vivado
    发表于 07-29 06:07

    基于linux系统实现的vivado调用VCS仿真教程

    在linux系统上实现vivado调用VCS仿真教程 作用:vivado调用VCS仿真可以加快工
    的头像 发表于 07-05 03:30 1.1w次阅读
    基于linux系统实现的<b class='flag-5'>vivado</b><b class='flag-5'>调用</b>VCS<b class='flag-5'>仿真</b>教程

    vivado调用IP核详细介绍

    大家好,又到了每日学习的时间了,今天咱们来聊一聊vivado 调用IP核。 首先咱们来了解一下vivadoIP核,
    的头像 发表于 05-28 11:42 3.7w次阅读

    Vivado软件仿真DDS核的过程中应该注意的问题

    本人需要利用Vivado软件中的DDS核生成一个正弦信号。由于后期还要生成线性调频信号,如果直接编写代码生成比特流文件下载到板子上进行验证会使工作的效率大大下降,所有想利用Vivado
    发表于 07-13 08:32 9744次阅读

    调用Vivado IP核的方法

    在开发PL时一般都会用到分频或倍频,对晶振产生的时钟进行分频或倍频处理,产生系统时钟和复位信号,下面就介绍一下在vivado2017.3中进行PL开发时调用
    发表于 12-22 14:26 4705次阅读

    Vivado中PLL开发调用IP的方法

    在开发PL时一般都会用到分频或倍频,对晶振产生的时钟进行分频或倍频处理,产生系统时钟和复位信号,这是同步时序电路的关键,这时就需要使用到时钟向导IP,下面就介绍一下在vivado进行
    发表于 12-22 15:14 1w次阅读

    解析Vivado如何调用DDSIP进行仿真

    本次使用Vivado调用DDSIP进行仿真,并尝试多种配置方式的区别,设计单通道信号发生器(固
    的头像 发表于 04-27 16:33 6272次阅读
    解析<b class='flag-5'>Vivado</b>如何<b class='flag-5'>调用</b><b class='flag-5'>DDS</b>的<b class='flag-5'>IP</b><b class='flag-5'>进行</b><b class='flag-5'>仿真</b>

    浅析VivadoIPDDS使用方式及注意事项

    vivado提供了DDS IP核可以输出正余弦波形,配置方法如下
    的头像 发表于 04-27 15:52 9968次阅读
    浅析<b class='flag-5'>Vivado</b>的<b class='flag-5'>IP</b>核<b class='flag-5'>DDS</b>使用方式及注意事项

    关于Vivado三种常用IP核的调用详细解析

    vivadoIP核,IP核(IP Core):Vivado中有很多IP核可以直接使用,例如数学
    的头像 发表于 04-27 15:45 2.4w次阅读
    关于<b class='flag-5'>Vivado</b>三种常用<b class='flag-5'>IP</b>核的<b class='flag-5'>调用</b>详细解析

    Vivado调用Questa Sim或ModelSim仿真小技巧

    调用第三方仿真软件查看波形的过程中存在的一些问题。 1、添加新的观测信号需要重新仿真 Vivado直接调用Modelsim/QuestaSi
    的头像 发表于 09-02 10:12 8390次阅读
    <b class='flag-5'>Vivado</b><b class='flag-5'>调用</b>Questa Sim或ModelSim<b class='flag-5'>仿真</b>小技巧

    FPGA应用之vivado三种常用IP核的调用

    今天介绍的是vivado的三种常用IP核:时钟倍频(Clocking Wizard),实时仿真(ILA),ROM调用(Block Memory)。
    发表于 02-02 10:14 3358次阅读

    使用Vivado调用questasim仿真报错的原因及其解决办法

    有一天使用Vivado调用questasim(modelsim估计也一样),仿真报错
    的头像 发表于 05-08 17:12 2981次阅读

    Vivado调用Modelsim仿真

    Modelsim是十分常用的外部仿真工具,在Vivado中也可以调用Modelsim进行仿真,下面将介绍如何对
    的头像 发表于 07-24 09:04 3559次阅读
    <b class='flag-5'>Vivado</b><b class='flag-5'>调用</b>Modelsim<b class='flag-5'>仿真</b>

    Xilinx Vivado DDS IP使用方法

    DDS(Direct Digital Frequency Synthesizer) 直接数字频率合成器,本文主要介绍如何调用Xilinx的DDS IP核生成某一频率的Sin和Cos信号
    的头像 发表于 07-24 11:23 4721次阅读
    Xilinx <b class='flag-5'>Vivado</b> <b class='flag-5'>DDS</b> <b class='flag-5'>IP</b>使用方法