0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

DDR5这么快,为啥还能那么稳?

edadoc 来源:edadoc 作者:edadoc 2023-06-28 09:07 次阅读

高速先生成员--姜杰

大家都在关注DDR5跑的有多快,高速先生却在关心它为什么能够跑的稳……

内存的稳定性,离不开RAS功能。提起RAS,熟悉DDR的小伙伴们一定记得行地址选通信号(Row Address Strobe, RAS),不过这个信号跟本文没啥关系,为了避免大家概念混淆,先说明一哈。

言归正传,今天要介绍的是另外一个RAS(Reliability,Availability and Serviceability),即可靠性、可用性和可维护性的简称。RAS功能一方面可以通过调整信号规避风险,另一方面,在发生错误时及时发现并进行修正,以延长系统正常运行的时间,通俗点说,就是没事不找事,有事不怕事,当然了,这么通透的功能不是某一项技术就能搞掂的,RAS功能通常是一组技术的合称,DDR5能稳住,RAS功能功不可没。闲言少叙,一起上车吧。

【提升1】片上ECC (On-Die Error Correction Code)

随着DDR5信号速率的增加和芯片生产工艺难度的加大,DRAM内存出现单位错误的风险也随之增加,为进一步改善内存信道,纠正DRAM芯片中可能出现的位错误,DDR5引入了片上ECC技术,将ECC集成到DDR5芯片内部,提高可靠性并降低风险,同时还能降低缺陷率。

wKgaomSbh9aAZPO5AABZrw5HHoI479.jpg

看到这里,高速先生似乎已经能猜到大家最关心的问题了:片上ECC的使用是否意味着可以不用单独的ECC颗粒了?很遗憾,答案是否定的,因为On-Die ECC无法纠正芯片外或者模块与内存控制器之间的DDR通道中的错误,因此,之前常用的边带(Side-band)ECC颗粒在必要的情况下还是要保留的。

【提升2】占空比调节器 (DCA,Duty Cycle Adjuster)

占空比调节器(DCA)支持主控通过调节DDR5内部占空比,在一定的范围内补偿数据选通信号(DQS)和数据信号(DQ)的占空比失真,该功能通过调整DQ和DQS信号的占空比,巩固了读取数据的稳定性。

wKgZomSbh9aAdDVTAAArc4YoUcU957.jpg

【提升3】DQS内部延迟监控(DQS Interval Oscillator)

随着DDR DIE上的电压和温度变化,DQS时钟树延迟将发生偏移,可能需要重新训练(re-train)。DDR5包括一个内部DQS时钟树振荡器,用于测量由主控确定的给定时间间隔内的延迟量。DQS振荡器为主控提供是否需要重新训练,以及潜在误差大小等重要信息。主控可以使用此功能定期重新训练通道,以补偿DRAM中电压和温度变化引起的延迟。

wKgaomSbh9eAI0OAAABl0Xl9yM8068.jpg

【提升4】数据读写的循环冗余校验 (CRC, Cyclic Redundancy Check)

循环冗余校验是数据通信领域中一种常见的查错校验技术。其基本原理是:将固定数量的校验位附加在需要传输的数据后面,发送端对校验位进行特定的运算并发送,接收端在接收数据后对校验位进行运算以检查是否出错。CRC保证了数据传输的正确性。

DDR4仅支持数据写操作的CRC,DDR5则将CRC功能扩展到数据的读操作,进一步保证了数据传输的可靠性。

wKgZomSbh9eAbwc3AABAzj_G4IM366.jpg

【提升5】数据的反馈判决均衡 (DFE)

对于数据信号,随着速率的进一步提升,DDR5采用了之前在高速串行信号中才会使用的反馈判决均衡技术(DFE),以减少信号衰减和码间干扰(ISI)的负面影响,增加了信号眼图的优化手段,为数据信号的高速传输提供了保障。

wKgaomSbh9iAekSVAAA07czRick332.jpg

关于DDR5数据信号的DFE功能,高速先生之前有专门写过一篇文章进行介绍,这里就不再赘述。

篇幅所限,本文对DDR5的RAS功能简介就到这里,正是由于多种RAS新功能的加持,才一定程度上保证了DDR5提速后的稳定性。

审核编辑:汤梓红
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • DDR
    DDR
    +关注

    关注

    11

    文章

    703

    浏览量

    65154
  • 内存
    +关注

    关注

    8

    文章

    2962

    浏览量

    73796
  • DDR5
    +关注

    关注

    1

    文章

    416

    浏览量

    24072
收藏 人收藏

    评论

    相关推荐

    DDR5内存普及率不高,是PMIC的锅?

    ,随着近期DRAM内存的价格普遍开始下降,跟随这一趋势的DDR5内存似乎终于有了用武之地。那么DDR5内存的价格为何一开始那么贵呢,难道真的就是刚推出新技术带来的高附加值?   PMI
    的头像 发表于 07-12 08:27 1w次阅读

    新一代内存DDR5带来了哪些改变?

    具体有哪些变化?DDR5DDR4差别很大,实际上更像LPDDR4,DDR5带来9个变化。
    发表于 05-19 09:56 4542次阅读
    新一代内存<b class='flag-5'>DDR5</b>带来了哪些改变?

    DDR5内存接口芯片组如何利用DDR5 for DIMM的优势?

    2021 年,JEDEC 宣布发布 JESD79-5 DDR5 SDRAM 标准,标志着行业向 DDR5 dual-inline memory modules (DIMM) 的过渡。
    的头像 发表于 03-17 09:50 2712次阅读
    <b class='flag-5'>DDR5</b>内存接口芯片组如何利用<b class='flag-5'>DDR5</b> for DIMM的优势?

    新一代DDR5内存模组密集发布,支持DDR5 CPU随后就到!

    近日,嘉合劲威首批DDR5内存条在深圳坪山工厂量产下线。首批DDR5内存条采用镁光DRAM,频率4800MHZ,电压1.1V,时序40-40-40  1.1V ,容量16G(单面)/32G(双面
    的头像 发表于 04-27 09:00 1.4w次阅读

    Introspect DDR5/LPDDR5总线协议分析仪

    DDR5 RDIMM及支持下一代MR-DIMM单体测试验证系统 (DDR5 MR-DIMM Module Test System), 支持的速率可高达17.4Gbps. DDR5内存测试系统
    发表于 08-06 12:03

    DDR5尚未真正普及的原因是什么?

    国产DDR5究竟离我们还有多远?DDR5尚未真正普及的原因是什么?
    发表于 06-18 09:49

    DDR3/4都还没玩够,DDR5已经来啦

    先生悄悄的告诉大家,DDR5已经来啦!!! 高速先生在研讨会或者和客户培训的时候,每当讲到DDR的文档,都会把这张DDR的发展历程图拿出来介绍,给大家讲述DDR技术的发展进程。从这张图
    发表于 08-12 15:42

    全网首发!第一手DDR5仿真资料(上)

    ,但是信号还是有一些裕量,如果设计比较好的话还是有可能实现的哈!以上就是DDR5地址控制信号对内部ODT的仿真过程了,通过仿真的结果,大家是不是觉得经历过在DDR4的地址控制信号那么难做,心态都快要崩了,现在突然发现
    发表于 08-19 17:33

    DDR5这么为啥还能那么

    高速先生成员--姜杰 大家都在关注DDR5跑的有多快,高速先生却在关心它为什么能够跑的…… 内存的稳定性,离不开RAS功能。提起RAS,熟悉DDR的小伙伴们一定记得行地址选通信号(Row
    发表于 06-28 09:09

    DDR5比较DDR4有什么新特性?

    DDR5相比DDR4有什么新特性?
    的头像 发表于 01-10 14:21 1.1w次阅读

    DDR5内存和DDR4内存差异总结

    DDR5的主要特性是芯片容量,不仅仅是更高的性能和更低的功耗,DDR5将具有改进的命令总线效率,更好的刷新方案以及增加的存储体组以获得额外的性能。
    发表于 09-17 16:41 1.7w次阅读

    DDR5内存的价格为何那么

    DDR5DDR4的基础上做了许多改进,首先是更高的数据速率,从DDR4最高的3200MT/s,到了DDR5最高的6400MT/s;其次是提高内存稳定性的片上ECC纠错机制,以及降低功
    的头像 发表于 07-12 09:58 4560次阅读

    ddr5的主板可以用ddr4内存吗 几代CPU才能上DDR5

    DDR5的主板不支持使用DDR4内存。DDR5(第五代双倍数据率)和DDR4(第四代双倍数据率)是两种不同规格的内存技术,它们在电气特性和引脚布局上存在明显差异。因此,
    发表于 08-09 15:36 2.3w次阅读

    ddr5为什么能跑得那么

    随着DDR5信号速率的增加和芯片生产工艺难度的加大,DRAM内存出现单位错误的风险也随之增加,为进一步改善内存信道,纠正DRAM芯片中可能出现的位错误,DDR5引入了片上ECC技术,将ECC集成到DDR5芯片内部,提高可靠性并降
    发表于 11-30 14:49 347次阅读
    <b class='flag-5'>ddr5</b>为什么能跑得<b class='flag-5'>那么</b><b class='flag-5'>稳</b>呢

    DDR5 SDRAM规范

    JESD79-5B DDR5 SDRAM-2022 JEDEC
    发表于 12-25 09:51 16次下载