0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

数字全流程方案应对先进工艺设计“拦路虎”

jf_pJlTbmA9 来源:jf_pJlTbmA9 作者:jf_pJlTbmA9 2023-07-12 11:12 次阅读

半导体行业正在经历一场复兴,人工智能5G自动驾驶、超大规模计算和工业物联网等市场的强劲增长,需要芯片具备更强的算力、更多的功能、更快的数据传输速度,且更加智能,这一趋势永无止境。但面对当前动辄数百亿颗晶体管的芯片规模,设计芯片面临的挑战正变得更加巨大且不可预测。其中,又以电源完整性(Power Integrity, PI)和信号完整性(Signal Integrity, SI)最具代表性。

日前,专注于人工智能领域云端算力的燧原科技(Enflame)就宣布采纳Cadence Tempus电源完整性解决方案,用于开发面向数据中心的先进节点人工智能(AI)芯片。公开数据显示,Tempus电源完整性解决方案助力燧原科技在不影响签核质量的前提下降低IR压降的设计裕度,对比传统基于矢量的IR感知静态时序分析(STA),敏感器件传播路径分析覆盖率提高40%。

IR压降引发的“雪崩效应”

“先进节点环境下,IR压降对时序分析有很大影响。”燧原科技芯片高级总监柴菁表示,为了确保AI芯片设计达到最高的可靠性,设计人员不但需要精确的进行IR压降分析,还需要设计工具能够自动检测并修复IR压降问题,实现更快的开发时间和PPA获益,避免流片前的失效。

IR压降分析是一项关键的签核技术,这是毋庸置疑的。但有意思的是,在传统的设计流程或是成熟工艺里,供电完整性问题其实并没有得到如此之高的重视。通常情况下,设计人员会在整个设计流程的收尾阶段进行供电完整性验证,如果出现了较大的IR压降问题再着手进行修复。

但在先进节点和日趋复杂的芯片架构环境下,一方面,如果布线的供电电压出现明显降低,将导致与之相连的逻辑单元性能下降,并由此引发“雪崩效应”,导致整个模块性能下降。另一方面,由于热密度在逐渐变大,导致局部IR压降的不确定性也在变大,如果仍然在流程末尾才进行供电完整性分析,出现芯片设计无法修复的现象将成为大概率事件。

除此之外,面对一些针对高性能项目,设计师还要关注局部关键路径的时序状况,这和传统时序分析中的全局时序分析又有所不同。因为即便将整体供电电压降低10%(相比之下,IR压降通常以5%为临界点),也很难寻找出那些因IR压降问题而让时序变得敏感的路径,而这些恰恰是影响一颗高性能芯片能否达到设计目标的关键所在。

如果再具体到数字设计和签核工具上,以Cadence为例,针对信号完整性问题,Cadence推出了Tempus时序分析工具;针对供电完整性问题,Voltus功耗分析工具可以胜任。在先进工艺设计中,两个分析工具之间的反复切换看似没有什么问题,但实际上,由于两者是分别进行计算和修复,常常会导致出现“按下葫芦起了瓢”的现象,很难同时兼顾时序和供电问题,导致反复修改,浪费时间。

双引擎找到电压降的最优路径

于是,在2019年11月,Cadence发布了Tempus电源完整性解决方案,这是业界率先推出的静态时序/信号完整性和电源完整性分析工具,帮助工程师在7nm及更小节点创建可靠设计。

Tempus电源完整性解决方案集成了业界广泛使用的Cadence Tempus时序签核解决方案与Voltus IC电源完整性解决方案,为签核流程提供了实时电压降协同仿真。使用这款工具,用户可以在不牺牲签核质量的前提下大幅降低IR压降设计余量,优化功耗和面积,减少工程量并加快设计收敛。早期使用案例表明,Tempus电源完整性解决方案可以正确识别IR压降错误,在流片前预防出现硅片故障,并将硅片最大频率提高10%。

该工具的其他主要优势还包括:

降低IR压降设计余量,优化功耗和面积;

用专有的无激励算法识别电压敏感路径:将灵敏度分析与通过机器学习(ML)技术开发的专有算法相结合,有效识别最有可能受到IR压降影响的关键路径。Tempus电源完整性解决方案可以高效提高IR压降分析覆盖范围,无需额外且耗时的外部激励输入;

智能激励生成和IR压降时序影响的直接计算减少了对更大安全余量的需求,从而优化功耗和面积;

全面的签核覆盖:自动创建激励以实现完全覆盖,同时搜索电压敏感路径上的潜在故障,从而提高签核IR压降分析的可靠性;

查找并修复潜在的IR压降故障:电压敏感高风险故障场景的预知性能够帮助设计人员在设计早期发现潜在问题并自动修复。

在随后的2020年3月,Cadence又发布已经过数百次先进工艺节点成功流片验证的新版Cadence数字全流程,支持机器学习(ML)功能的统一布局布线和物理优化引擎等多项业界首创技术,吞吐量最高提升3倍,PPA最高提升20%。细化到优化签核收敛方面,数字全流程采用统一的设计实现,时序签核及电压降签核引擎,通过所有物理,时序和可靠性目标设计的同时收敛来增强签核性能,帮助用户降低设计裕度,减少迭代。

而为了更好的推进RTL-to-GDS全流程自动优化,提高整个设计团队的工作效率,尤其是解决初学者在设计工作中遇到的巨大挑战。2021年7月,Cadence在自身广泛数字解决方案中增加了首款基于机器学习的设计工具Cerebrus,与Genus Synthesis Solution综合解决方案、Innovus Implementation System设计实现系统、Tempus Timing Signoff Solution时序签核解决方案中的数十步流程实现无缝对接,实现了更快的流程优化。

结语:

选择7nm及以下的先进设计,都是为了最求更高的频率、更低的功耗或更小的面积。为了在不超出功耗限制或妥协电源完整性的前提下达到高频率需求,电气和物理签核收敛必须足够精确。

因此,在过去几年里,从Genus综合解决方案提供的RTL综合平台,到面向先进节点设计的Innovus设计实现平台,再到流程下游的电气签核技术(包括Tempus时序签核解决方案的静态时序分析功能、面向电源及IR压降签核的Voltus IC定制化电源完整性解决方案)和Pegasus验证系统,Cadence对由设计实现和签核技术组成的数字全流程进行了全面的重新开发,以应对先进节点设计带来的挑战。目前,Cadence数字全流程在所有先进FinFET节点被广泛采纳,7nm及以下节点已成功流片200+。

责任编辑:彭菁

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 工艺设计
    +关注

    关注

    0

    文章

    10

    浏览量

    6427
  • 芯片架构
    +关注

    关注

    1

    文章

    30

    浏览量

    14542
  • Tempus
    +关注

    关注

    0

    文章

    4

    浏览量

    6904
收藏 人收藏

    评论

    相关推荐

    2015 CES:那些虚拟现实设备,商化路上也遇“拦路虎

    游戏开发者手中到普通消费者家中还需多久?商用化必须克服哪些瓶颈?以下是目前虚拟现实商用化路上的三大“拦路虎”。
    发表于 01-09 16:46 1695次阅读

    智能交通“四个不足”构成最大拦路虎

    智能交通不但能提升运输效率,还能有效降低运输成本。业内人士认为,智能交通行业现在是一个快速增长的增量市场,未来发展空间广阔。但是智能交通在欣欣向荣之时,国内智能交通设备厂商就能高枕无忧吗?据悉,我国智能交通产业还面临四大拦路虎
    发表于 07-23 09:56 2486次阅读

    深挖 | 苹果、Imagination再度牵手,传递了哪些新技术信号?

    自研GPU遇拦路虎?Imagination再度与苹果签订新协议
    的头像 发表于 01-02 18:05 5401次阅读

    求助DM8148+NVP6124驱动求助(有酬谢)

    在开发DM8148+nvp6124驱动中遇到拦路虎,希望找个这方面的大神帮忙解决,如能帮解决问题,我们会付一笔辛苦费给您,有兴趣的可以加我QQ***,谢谢。
    发表于 12-19 20:43

    芯片制造工艺流程解析

    芯片制造工艺流程详情
    发表于 12-28 06:20

    该如何解决谐波测量的“拦路虎”呢?

    该如何解决频率混叠和频谱泄露这两头谐波测量的“拦路虎”呢?
    发表于 04-29 06:59

    怎样去解决电流精确测量的最大“拦路虎”?

    欧姆定律对电流精确测量造成的缺憾是什么?有什么应对方案吗?
    发表于 04-30 06:14

    检测器故障怎么规避

    检测开关是人工智能的最大拦路虎。因此我们我们可以进行双开关设计。 当一个开关损坏就报错。要双开关到位才工作。这样就避免因为开关误报的情况。
    发表于 05-22 14:18

    5G非独立组网还有什么拦路虎

    NSA组网确实可以经济实惠地建设5G,但并不意味着选择5G NSA组网就没有“拦路虎”。
    发表于 07-10 15:22 2030次阅读

    Cadence 数字流程解决方案通过三星5LPE工艺认证

    采用极紫外(EUV)光刻技术的Cadence 数字流程解决方案已通过Samsung Foundry 5nm早期低功耗版(5LPE)工艺认证
    的头像 发表于 07-11 16:36 3695次阅读

    物业公司已成为通信设施的拦路虎,对小区宽带垄断经营

    小区内如果仅有一家运营商的宽带,那么该小区必定存在垄断经营问题;如果小区内不同运营商的通信信号强弱不一,那么该小区大概率存在收取高额入场费的问题。未来5G基站需要大规模进入居民小区,物业公司这道门槛如果不尽早铲除,必将成为争抢5G全球领先赛道上的拦路虎
    的头像 发表于 06-29 08:47 4213次阅读

    ATX12VO新电源拦路虎 主板接口不给力?

    ,主板接口却还是老样子,成了新电源标准的拦路虎。这是怎么回事呢?小编今天就来聊聊这事儿吧。 至于主板迟迟不变的原因,其实很简单,因为跟主板伸手要电的配件太多了,电压也各不相同。如果供电电压换了,主板上的相关供电电路都得重新
    发表于 08-20 16:03 2773次阅读

    能耗问题正成为5G普及的拦路虎,运营成本激增

    中国正在加快推进5G网络建设的进程,然而近期三大运营商均表示将在特定时段关闭5G基站,原因是5G基站耗电量太大,导致运营成本激增,不得不采取如此举措来控制成本,这说明能耗问题正成为5G普及的拦路虎
    发表于 09-01 10:54 528次阅读

    人脸识别遇“拦路虎”,下一个爆发点会是哪个技术?

    又遇“拦路虎。 随着AI、大数据、物联网和安防技术的融会贯通,要实现身份认证与识别,不单单只有人脸识别这一个突破口,指纹识别、虹膜识别、步态识别、静脉识别等技术也在不断突破创新中。那么,若人脸识别被按下“暂停键
    的头像 发表于 12-25 14:01 2045次阅读

    数字流程方案应对先进工艺设计“拦路虎

    来源:Cadence 半导体行业正在经历一场复兴,人工智能、5G、自动驾驶、超大规模计算和工业物联网等市场的强劲增长,需要芯片具备更强的算力、更多的功能、更快的数据传输速度,且更加智能,这一趋势永无止境。但面对当前动辄数百亿颗晶体管的芯片规模,设计芯片面临的挑战正变得更加巨大且不可预测。其中,又以电源完整性(Power Integrity, PI)和信号完整性(Signal Integrity, SI)最具代表性。 日前,专注于人工智能领域云端算力的燧原科技(Enfl
    的头像 发表于 09-29 16:49 780次阅读