0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

Xilinx FPGA CFGBVS 引脚以及BANK电压硬件设计注意事项

jf_pJlTbmA9 来源:jf_pJlTbmA9 作者:jf_pJlTbmA9 2023-07-07 14:15 次阅读

配置组电压选择(CFGBVS)引脚必须设置为高电平或低电平,以确定I/O电压支持的引脚在bank0,以及多功能引脚在bank14和15在配置时使用。CFGBVS是一个逻辑输入,VCCO_0和GND之间的引脚引用。当CFGBVS引脚为高(例如,连接VCCO_0提供3.3V或2.5V),在bank0上的配置和JTAG I/O支持在配置期间和配置后,在3.3V或2.5V下运行。

当CFGBVS引脚为Low时(例如,连接到GND),bank0的I/O支持1.8V或1.5V运行。

在1.2V时不支持配置。

CFGBVS引脚设置决定I/O电压支持bank0在任何时候,和配置中的bank14和bank15。VCCO为每个配置组提供,如果在配置过程中使用CFGBVS,必须匹配CFGBVS的选择,如果CFGBVS与VCCO_0绑定,电压选择为2.5V或3.3V,若CFGBVS与GND绑定,则为1.8V或1.5V。

关于FPGA的配置模式。

注意:无论如何,在VCCO_0电压级别的bank0中始终支持JTAG接口配置模式。

设置CFGBVS引脚支持所需的配置I/O电压。(仅支持Spartan-7、Artix-7和Kintex-7 FPGA配置模式)见下表:

1678259967359061.jpg

下图所演示的为米联客MA703核心板中,CFGBVS接入3.3V后bank0和bank14、15可接入的电压,由于使用的是QSPI FLASH BANK14必须和BANK0是相同电压,这里设置的是3.3V。

1678259973236919.jpg


审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • FPGA
    +关注

    关注

    1629

    文章

    21738

    浏览量

    603481
  • Xilinx
    +关注

    关注

    71

    文章

    2167

    浏览量

    121451
  • 引脚
    +关注

    关注

    16

    文章

    1196

    浏览量

    50499
  • 硬件设计
    +关注

    关注

    18

    文章

    396

    浏览量

    44574
收藏 人收藏

    评论

    相关推荐

    STM32硬件电路学习注意事项

    关于STM332单片机硬件设计的注意事项
    发表于 05-05 11:08

    Xilinx XC7A35T-CSG325(Artix 7)和CFGBVS引脚疑问的解答?

    嗨,我对Xilinx XC7A35T-CSG325(Artix 7)和CFGBVS引脚有疑问。我将以从机模式运行fpga,与数据表中所述的方式相同。与银行0一起,银行14也将在配置期间
    发表于 07-25 06:08

    【MiniStar FPGA开发板】配套视频教程——浅谈高云硬件设计注意事项(干货分享)

    本视频是MiniStar FPGA开发板的配套视频课程,本章节课程根据我们的设计经验,通过三款高云FPGA开发板讲解在使用高云FPGA器件时硬件设计的
    发表于 04-16 17:55

    硬件开发流程及注意事项是什么

    硬件开发流程及注意事项是什么
    发表于 04-27 06:15

    xilinxFPGA,BANK引脚VREF,VRN,VRP都是什么意思?

    xilinxFPGA,BANK引脚VREF,VRN,VRP都是什么意思?如何使用,DATASHEET没看明白,谢谢请帮忙解答谢谢! 补充一下:Virtex II Pro,XC2VP4
    发表于 11-28 07:19

    FPGA设计的注意事项

    FPGA设计的注意事项 不管你是一名逻辑设计师、硬件工程师或系统工程师,甚或拥有所有这些头衔,只要你在任何一种高速和多协议的复杂系统中使
    发表于 04-10 08:34 914次阅读

    FPGA学习及设计中的注意事项

    学习FPGA注意事项FPGA的基础就是数字电路和HDL语言,想学好FPGA的人,建议床头都有一本数字电路的书,不管是哪个版本的,这个是基础,多了解也有助于形成
    发表于 09-08 17:29 970次阅读

    STM32单片机硬件关键基础精华及注意事项

    STM32单片机硬件关键基础精华及注意事项,对STM32单片机基础内容介绍
    发表于 05-17 14:29 67次下载

    RTL8316D硬件设计注意事项pdf

    RTL8316D硬件设计注意事项
    发表于 03-08 11:59 49次下载

    探讨高输入电压应用时的注意事项

    上一篇文章探讨了通过提高开关频率来实现应用小型化时的注意事项。本文将通过输入电压升高的案例,来探讨损耗增加部分、注意事项及相应的对策。
    的头像 发表于 02-23 10:40 770次阅读
    探讨高输入<b class='flag-5'>电压</b>应用时的<b class='flag-5'>注意事项</b>

    FPGA管脚调整的注意事项

    编程来校正信号的通信就可以了。在调整FPGA管脚之前必须熟悉几点注意事项FPGA管脚调整的注意事项 (1)如图12-1所示,当存在VRN/VRP管脚连接上/下拉电阻时,不可以调,V
    的头像 发表于 06-20 11:20 839次阅读

    安全光幕选型方法以及注意事项

    安全光幕选型方法以及注意事项
    的头像 发表于 06-28 14:35 871次阅读
    安全光幕选型方法<b class='flag-5'>以及</b><b class='flag-5'>注意事项</b>

    安全光幕选型方法以及注意事项

    安全光幕选型方法以及注意事项
    的头像 发表于 07-06 13:59 963次阅读
    安全光幕选型方法<b class='flag-5'>以及</b><b class='flag-5'>注意事项</b>

    FPGA的有源电容器放电电路注意事项

    电子发烧友网站提供《FPGA的有源电容器放电电路注意事项.pdf》资料免费下载
    发表于 07-25 15:06 0次下载
    <b class='flag-5'>FPGA</b>的有源电容器放电电路<b class='flag-5'>注意事项</b>

    先进FPGA的电源设计注意事项(电源设计器121)

    电子发烧友网站提供《先进FPGA的电源设计注意事项(电源设计器121).pdf》资料免费下载
    发表于 08-26 09:27 0次下载
    先进<b class='flag-5'>FPGA</b>的电源设计<b class='flag-5'>注意事项</b>(电源设计器121)