今天我们要介绍的时序分析基本概念是 wire load model . 中文名称是线负载模型。是综合阶段用于估算互连线电阻电容的模型。
下图就是一个比较常见的wire load model。该模型包含了互连线长度,电阻,电容,面积等信息。在综合阶段计算时序时,工具从lib文件中得到cell的延迟,而互连线的延迟则从线负载模型中的计算出来的RC信息得到。
怎么估算呢?我们来看上面这个例子,首先,我们通过线负载模型得到互连线的长度:假如我们需要知道一根扇出是6互连线的RC信息。
首先我们得知道互连线的长度,根据fanout_lenth的查找表:
互连线的长度 = 扇出5对应的互连线长度+(6-5)×slope(斜率)=4.1+0.5= 4.6
互连线电阻 = 互联线长度 x 互联线单位电阻值=4.6×5.0=23
互连线电容 = 互联线长度 x 互联线单位电容值=4.6×1.1=5.06
使用方法:
采用工艺库lib1800中的wlm_conservative wire load model模型
set_wire_load_model -library lib1800 -name wlm_conservative
-
电容器
+关注
关注
64文章
6263浏览量
100368 -
电阻器
+关注
关注
21文章
3806浏览量
62408 -
时序分析
+关注
关注
2文章
127浏览量
22622 -
时序分析器
+关注
关注
0文章
24浏览量
5297
发布评论请先 登录
相关推荐
IC设计基础:说说wire load model
时序分析基本概念介绍<Operating Condition>
![<b class='flag-5'>时序</b><b class='flag-5'>分析</b><b class='flag-5'>基本概念</b><b class='flag-5'>介绍</b>&<b class='flag-5'>amp</b>;<b class='flag-5'>lt</b>;Operating Condition&<b class='flag-5'>amp</b>;<b class='flag-5'>gt</b>;](https://file1.elecfans.com/web2/M00/8B/F6/wKgZomSjinyAP4nsAAApM5q5VWA404.jpg)
时序分析基本概念介绍&lt;spice deck&gt;
![<b class='flag-5'>时序</b><b class='flag-5'>分析</b><b class='flag-5'>基本概念</b><b class='flag-5'>介绍</b>&<b class='flag-5'>amp</b>;<b class='flag-5'>lt</b>;spice deck&<b class='flag-5'>amp</b>;<b class='flag-5'>gt</b>;](https://file1.elecfans.com/web2/M00/8C/10/wKgaomSlH3-AM-EEAAF5WDjinHQ545.jpg)
时序分析基本概念介绍&lt;generate clock&gt;
![<b class='flag-5'>时序</b><b class='flag-5'>分析</b><b class='flag-5'>基本概念</b><b class='flag-5'>介绍</b>&<b class='flag-5'>amp</b>;<b class='flag-5'>lt</b>;generate clock&<b class='flag-5'>amp</b>;<b class='flag-5'>gt</b>;](https://file1.elecfans.com/web2/M00/8C/1A/wKgZomSmKCSAI9T9AABXG8-AWVk039.jpg)
时序分析基本概念介绍&lt;Combinational logic&gt;
![<b class='flag-5'>时序</b><b class='flag-5'>分析</b><b class='flag-5'>基本概念</b><b class='flag-5'>介绍</b>&<b class='flag-5'>amp</b>;<b class='flag-5'>lt</b>;Combinational logic&<b class='flag-5'>amp</b>;<b class='flag-5'>gt</b>;](https://file1.elecfans.com/web2/M00/8C/5F/wKgZomSrpYSAFIjlAACFDnWTKkA858.jpg)
评论