0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

芯片设计全流程概述

智能计算芯世界 来源:大同学吧 - 蛙哥 2023-07-09 10:20 次阅读

芯片设计分为前端设计和后端设计,前端设计(也称逻辑设计)和后端设计(也称物理设计)并没有统一严格的界限,涉及到与工艺有关的设计就是后端设计。

1、机器人行业报告:人形机器人产业分析,寻找供应链隐形冠军2、AI驱动虚拟人产业升级,应用场景进一步扩展3、AI赋能人形机器人产业提升,把握产业链受益机会4、扣紧产业链安全,机器人滚动功能部件国产化势在必行

《计算机系统结构合集》

1、计算机系统结构:概述2、计算机系统结构:基本概念3、计算机系统结构:指令系统4、计算机系统结构:存储系统5、计算机系统结构:IO系统6、计算机系统结构:标量处理机7、计算机系统结构:向量处理机

“九州”算力光网目标架构白皮书

6e3390c6-1df4-11ee-962d-dac502259ad0.png

1、规格制定

芯片规格,也就像功能列表一样,是客户向芯片设计公司(称为Fabless,无晶圆设计公司)提出的设计要求,包括芯片需要达到的具体功能和性能方面的要求。

2、详细设计

Fabless根据客户提出的规格要求,拿出设计解决方案和具体实现架构,划分模块功能。

3、HDL编码

使用硬件描述语言(VHDL,Verilog HDL,业界公司一般都是使用后者)将模块功能以代码来描述实现,也就是将实际的硬件电路功能通过HDL语言描述出来,形成RTL(寄存器传输级)代码。

4、仿真验证

仿真验证就是检验编码设计的正确性,检验的标准就是第一步制定的规格。看设计是否精确地满足了规格中的所有要求 。规格是设计正确与否的黄金标准,一切违反,不符合规格要求的,就需要重新修改设计和编码。设计和仿真验证是反复迭代的过程,直到验证结果显示完全符合规格标准。

5、逻辑综合――Design Compiler

仿真验证通过,进行逻辑综合。逻辑综合的结果就是把设计实现的HDL代码翻译成门级网表netlist。综合需要设定约束条件,就是你希望综合出来的电路在面积,时序等目标参数上达到的标准。 逻辑综合需要基于特定的综合库,不同的库中,门电路基本标准单元(standard cell)的面积,时序参数是不一样的。所以,选用的综合库不一样,综合出来的电路在时序,面积上是有差异的。一般来说,综合完成后需要再次做仿真验证(这个也称为后仿真,之前的称为前仿真)。

逻辑综合工具Synopsys的Design Compiler。

6、STA

Static Timing Analysis(STA),静态时序分析,这也属于验证范畴,它主要是 在时序上对电路进行验证,检查电路是否存在建立时间(setup time)和保持时间(hold time)的违例(violation)。这个是数字电路基础知识,一个寄存器出现这两个时序违例时,是没有办法正确采样数据和输出数据的,所以以寄存器为基础的数字芯片功能肯定会出现问题。

STA工具有Synopsys的Prime Time。

7、形式验证

这也是验证范畴,它是从功能上(STA是时序上)对综合后的网表进行验证。 常用的就是等价性检查方法,以功能验证后的HDL设计为参考,对比综合后的网表功能,他们是否在功能上存在等价性。这样做是为了保证在逻辑综合过程中没有改变原先HDL描述的电路功能。

形式验证工具有Synopsys的Formality。

从设计程度上来讲,前端设计的结果就是得到了芯片的门级网表电路。

Backend design flow :

1、DFT

Design For Test,可测性设计。芯片内部往往都自带测试电路,DFT的目的就是在设计的时候就考虑将来的测试。DFT的常见方法就是,在设计中插入扫描链,将非扫描单元(如寄存器)变为扫描单元。关于DFT,有些书上有详细介绍,对照图片就好理解一点。

DFT工具Synopsys的DFT Compiler

2、布局规划(FloorPlan)

布局规划就是 放置芯片的宏单元模块,在总体上确定各种功能电路的摆放位置,如IP模块,RAM,I/O引脚等等。布局规划能直接影响芯片最终的面积。

工具为Synopsys的Astro

3、CTS

Clock Tree Synthesis, 时钟树综合,简单点说就是时钟的布线。 由于时钟信号在数字芯片的全局指挥作用,它的分布应该是对称式的连到各个寄存器单元,从而使时钟从同一个时钟源到达各个寄存器时,时钟延迟差异最小。这也是为什么时钟信号需要单独布线的原因。

CTS工具有Synopsys的Physical Compiler。

4、布线(Place & Route)

这里的布线就是 普通信号布线了,包括各种标准单元(基本逻辑门电路)之间的走线。比如我们平常听到的0.13um工艺,或者说90nm工艺,实际上就是这里金属布线可以达到的最小宽度,从微观上看就是MOS管的沟道长度。

工具有Synopsys的Astro。

5、寄生参数提取

由于导线本身存在的电阻,相邻导线之间的互感,耦合电容在芯片内部会产生信号噪声,串扰和反射。这些效应会产生信号完整性问题,导致信号电压波动和变化,如果严重就会导致信号失真错误。 提取寄生参数进行再次的分析验证,分析信号完整性问题是非常重要的。

工具Synopsys的Star-RCXT。

6、版图物理验证

对完成布线的物理版图进行功能和时序上的验证,验证项目很多,如LVS(Layout Vs Schematic)验证,简单说,就是版图与逻辑综合后的门级电路图的对比验证;DRC(Design Rule Checking):设计规则检查,检查连线间距,连线宽度等是否满足工艺要求, ERC(Electrical Rule Checking):电气规则检查,检查短路和开路等电气 规则违例;等等。

工具为Synopsys的Hercules。

实际的后端流程还包括电路功耗分析,以及随着制造工艺不断进步产生的DFM可制造性设计)问题,在此不赘述了。

物理版图验证完成也就是整个芯片设计阶段完成,下面的就是芯片制造了。物理版图以GDS II的文件格式交给芯片代工厂(称为Foundry)在晶圆硅片上做出实际的电路,再进行封装和测试,就得到了我们实际看见的芯片。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 机器人
    +关注

    关注

    211

    文章

    28414

    浏览量

    207044
  • 芯片设计
    +关注

    关注

    15

    文章

    1019

    浏览量

    54893
  • 仿真
    +关注

    关注

    50

    文章

    4080

    浏览量

    133586
  • HDL
    HDL
    +关注

    关注

    8

    文章

    327

    浏览量

    47382

原文标题:芯片设计全流程概述

文章出处:【微信号:AI_Architect,微信公众号:智能计算芯世界】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    芯片设计流程概述

    来源:大同学吧-蛙哥芯片设计分为前端设计和后端设计,前端设计(也称逻辑设计)和后端设计(也称物理设计)并没有统一严格的界限,涉及到与工艺有关的设计就是后端设计。1、规格制定芯片规格,也就像功能列表
    的头像 发表于 07-31 18:01 3130次阅读
    <b class='flag-5'>芯片</b>设计<b class='flag-5'>全</b><b class='flag-5'>流程</b><b class='flag-5'>概述</b>

    EDA流程的重要意义,以及国内EDA流程进展

    的方式。如果一款工具能够覆盖特定芯片在上述流程中的设计任务,那么我们就将其称之为流程EDA工具,或者是
    的头像 发表于 12-14 00:08 2371次阅读

    FPGA设计流程

    FPGA设计流程
    发表于 08-20 15:26

    FPGA设计流程(新手必看)

    FPGA设计流程,新手必看
    发表于 04-26 10:53

    芯片制造工艺流程解析

    芯片制造工艺流程详情
    发表于 12-28 06:20

    配网流程概述

    配网流程概述配网协议配网承载层(Provisioning Bearer)配网协议(Provisioning Protocol)流程详解发送Beacon信号邀请交换公共密钥认证输出带外(Output
    发表于 07-22 08:53

    芯片制造流程及详解

    我们身边大大小小的电子设备中都会有芯片芯片让生活步入了更加智慧的模式。那么芯片那么神奇的东西是怎么制造的呢?下面小编就带大家看看芯片制造
    的头像 发表于 12-10 18:15 1.7w次阅读

    芯片的制造流程

    流程:        首先是芯片设计,根据设计的需求,生成的“图样”。 制作晶圆。使用晶圆切片机将硅晶棒切割出所需厚度的晶圆。 晶圆涂膜。在晶圆表面涂上光阻薄膜,该薄膜能提升晶圆的抗氧化以及耐温能力。 晶圆光刻显影、蚀刻
    的头像 发表于 12-22 11:29 1.2w次阅读

    芯片的制造流程

    流程:        首先是芯片设计,根据设计的需求,生成的“图样”。 制作晶圆。使用晶圆切片机将硅晶棒切割出所需厚度的晶圆。 晶圆涂膜。在晶圆表面涂上光阻薄膜,该薄膜能提升晶圆的抗氧化以及耐温能力。 晶圆光刻显影、蚀刻
    的头像 发表于 01-05 11:03 2.4w次阅读

    Android智能硬件定义与产品开发流程概述

    通过总结大大小小多个Andriod智能硬件开发项目,记录了智能硬件产品开发的流程、智能硬件开发所涉及的技术体系概述的心得,并附上在主板选型、串口通信、屏幕显示、常用外接设备上一些品类的特点和差异,分析了我的开发
    的头像 发表于 07-03 16:21 2617次阅读

    芯片设计流程概述

    点击上方 蓝字 关注我们 芯片设计流程概述 芯片设计分为前端设计和后端设计,前端设计(也称逻辑设计)和后端设计(也称物理设计)并没有统一严格的界限,涉及到与工艺有关的设计就是后端设计。
    的头像 发表于 05-22 19:30 691次阅读

    科普:芯片设计流程

    芯片设计过程是一项复杂的多步骤工作,涉及从初始系统规格到制造的各个阶段。每一步对于实现生产完全可用芯片的目标都至关重要。本文概述芯片设计流程
    的头像 发表于 06-06 10:48 2749次阅读
    科普:<b class='flag-5'>芯片</b>设计<b class='flag-5'>流程</b>

    建议收藏:芯片设计流程概述

    来源:大同学吧 - 蛙哥 芯片设计分为前端设计和后端设计,前端设计(也称逻辑设计)和后端设计(也称物理设计)并没有统一严格的界限,涉及到与工艺有关的设计就是后端设计。 1、规格制定 芯片规格,也就
    的头像 发表于 06-15 08:40 1665次阅读
    建议收藏:<b class='flag-5'>芯片</b>设计<b class='flag-5'>全</b><b class='flag-5'>流程</b><b class='flag-5'>概述</b>

    Vivado设计套件用户指南(设计流程概述)

    电子发烧友网站提供《Vivado设计套件用户指南(设计流程概述).pdf》资料免费下载
    发表于 09-15 09:55 2次下载
    Vivado设计套件用户指南(设计<b class='flag-5'>流程</b><b class='flag-5'>概述</b>)

    语音芯片烧录流程概述

    语音芯片的烧录是将特定的固件或软件加载到芯片中,以使其能够执行特定的语音处理功能。以下是一般的语音芯片烧录过程:具体的烧录过程可能因芯片型号、厂商和烧录工具而异,上述步骤仅为一般
    的头像 发表于 10-19 11:19 1707次阅读