0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

电源之LDO-2. LDO的压降

realhuanggang 来源:realhuanggang 作者:realhuanggang 2023-07-17 12:05 次阅读

关注个人公众号阅读其他文章:硬件之路学习笔记

也可以点击直接跳转下列文章:

电源LDO——1.LDO基础知识

电源之LDO-2. LDO的压降

电源之LDO-3. LDO的热性能

电源之LDO-4. LDO的电源抑制比

电源之LDO-5. LDO的噪声

电源之LDO-6. LDO的输出电容

1.什么是压降?

压降电压 Vdrop 是指为实现正常稳压,输入电压 VIN 必须高出所需输出电压 VOUT的最小压差。

2.压降在数据手册中如何体现?

以经典LDO AMS1117-3.3为例,在数据手册中其Vdrop电压在0.8A时为1.1V,意味着想要输获得3.3V-0.8A的功率输出,在不考虑温度等其他影响条件下,VIN至少要等于3.3+1.1=4.4V。部分手册还会给出具体的输出电流-Vdrop曲线,如下图1

wKgZomS0vHqAOhonAACG2wBjt7g274.png

3. 决定压降的因素是什么?

输出电流是Vdrop的一大影响因素,但其决定因素是LDO 的架构。为说明原因,我们分别介绍PMOS结构LDO与NMOS型LDO,并对比其工作情况。

wKgaomS0vI-AHOdFAAA6g0XsNws300.png

PMOS型号LDO稳压输出原理:当Vout小于Vref+(1+R1/R2),即FB小于Vref,运放VP小于VN,运放输出电压Vg减小,Vin不变,即Vs不变,则|Vgs|=|Vg-Vs|增大,所以MOS的Vds减小,Vout=VIN-Vds增大,产生了负反馈;反过来同理。因为运放输出电压最低是0V,所以VGS最大值为VIN-0=VIN,即Vds有限小,Vdrop就等于Vds,这就是PMOS的Vdrop有限小的原因。同时,当输出电流增大时,Vgs也需等大,依旧是同样的原因,输出电流也有限大。为什么数据手册上给的Vdrop要限制输出电流为0.8A?正是由于输出电流和Vdrop都受运放最小输出电压限制。同时由于VGS的最大值等于VIN,所以PMOS型LDO在大电压输入的场合更能获得低的Vdrop。

wKgZomS0vJqAUy5KAAAyAmtKmKE222.png

与PMOS相似的负反馈,不再赘述,不同的是,NMOS型的Vgs因为Vg受运放最大输出电压Vg的影响有限大,所以Vdrop=Vds有限小。

4.如何降低压降

了解了NMOS和PMOS型LDO的控制逻辑后我们可以轻易得出降低Vdrop的方法-增大|Vgs|,由于Vs我们无法控制,因此我们可以通过增大Vg来增大Vgs,一般有以下两种方法。

①. 为运放增加专用的辅助电源,此电源大于输入电压。

wKgZomS0vKWAOQLDAABhwLcoNQE239.png

②. 更简单的方法是加入电荷泵提高运放供电电压。

wKgaomS0vLGAYrTvAABJ4P_Xes8616.png



审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 电源
    +关注

    关注

    184

    文章

    16772

    浏览量

    246166
  • 电容
    +关注

    关注

    98

    文章

    5666

    浏览量

    148040
  • ldo
    ldo
    +关注

    关注

    35

    文章

    1783

    浏览量

    152341
  • PMOS
    +关注

    关注

    4

    文章

    231

    浏览量

    28957
  • DCDC
    +关注

    关注

    28

    文章

    668

    浏览量

    70438
收藏 人收藏

    评论

    相关推荐

    LDO电源模块如何快速设计布局

    应尽可能靠近芯片放置,以防止低电压输出线过长导致,从而确保供电性能不受影响。 LDO作为核心元器件,其布局应确保电源滤波器的输入端与输出端保持足够的距离,避免噪声从输入端耦合至输出
    发表于 05-31 15:47

    LDO低压差线性稳压器

    输出电压的LDO(低压)稳压器通常使用功率晶体管(也称为传递设备)作为PNP。这种晶体管允许饱和,所以稳压器可以有一个非常低的电压,通常为200mV左右;与
    发表于 12-25 10:35

    LDO和DC/DC电源的区别之谈(摘选)

    需电感和滤波电容;但该类电源控制器的输出纹波和开关噪声较大、成本相对较高。  2.LDO:低压差线性稳压器的突出优点是具有最低的成本,最低的噪声和最低的静态电流。它的外围器件也很少,通常只有一两个旁路
    发表于 03-03 14:03

    LDO工作寿命问题

    得飞线,比较麻烦,模块已经量产了,于是我改变电阻值将输出电压调节到3.1V,芯片手册说25℃ 3.3V输出0.1A负载时降为典型值80mV,最大值145mV,但是温度变化会导致变化,有可能低温
    发表于 05-17 22:00

    基于LDO电源管理系统设计

    bonding wire的寄生电容所限制,直流的IR通过寄生电容会直接恶化直流负载调制。  LDO的输出电流要求从0到全负载(本设计为100mA),因此gm4也会随负载电流而变化,导致次级点P
    发表于 09-25 14:33

    浅析LDO

    间最低电位差称为。输入输出间电压差低于时,晶体管难以维持稳定的工作,输出电压会降低。这样,为了使含有LDO的线性稳压器工作,设定了所
    发表于 05-29 21:43

    LDO线性稳压器与DCDC器件之间的联系

    差额的最小值。LDO(低压)稳压器通常使用功率晶体管(也称为传递设备)作为 PNP。这种晶体管允许饱和,所以稳压器可以有一个非常低的电压,通常为 200mV 左右;与
    发表于 10-27 08:05

    电源芯片选择DC-DC还是LDO看了就知道

    DC-DC,因为其效率高,而LDO会因为大而自身损耗很大部分效率。  如果是用在比较小的情况下,选择
    发表于 12-09 14:34

    LDO是什么意思

    LDO即low dropout regulator,是一种低压差线性稳压器。这是相对于传统的线性稳压器来说的。传统的线性稳压器,如78XX系列的芯片都要求输入电压要比输出电压至少高出2V~3V,否则
    发表于 07-30 06:30

    LDO最大输出电流

    1/2原则选择LDO封装,达不到的可以PCB应增加散热面,功耗大的可以安装散热片;3、注意降压=输入电压-输出电压,
    发表于 11-12 08:59

    什么是LDO

    一、什么是ldo  LDO 是一种线性稳压器。线性稳压器使用在其线性区域内运行的晶体管或 FET,从应用的输入电压中减去超额的电压,产生经过调节的输出电压。所谓电压,是指稳压器将输
    发表于 11-16 08:16

    DC/DC和LDO有哪些不同之处呢

    ,因为其效率高,而LDO会因为大而自身损耗很大部分效率;如果比较小,选择LDO,因为其噪
    发表于 11-16 06:18

    DC/DC与LDO各自的主要特点

    大的情况下,选择DC/DC,因为其效率高,而LDO会因为大而自身损耗很大部分效率;如果比较小,选择
    发表于 11-16 06:54

    电源芯片设计选择DC/DC还是LDO

    在进行PCB设计时,电源芯片设计选择DC/DC还是LDO是要有要求的。一、简单的来说,在升压场合,当然只能用DC/DC,因为LDO型,
    发表于 11-17 07:07

    卫星应用如何选择合适的LDO

    下提供 210mV 的典型 (Vdo),该目前在市场上属于超低水平。如果您有标准的 5V、3.3V、2.5V 或 1.8V 电源轨可
    发表于 11-03 08:23