0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

采样保持电路之开关寄生的影响

CHANBAEK 来源:集成电路学习笔记 作者: ICer 2023-07-17 16:16 次阅读

“采样保持电路是模数转换器(ADC)中最重要的电路之一。其电路中存在的寄生电容会引入时钟馈通、沟道电荷注入等非理想因素严重影响ADC的整体性能。鉴于此,本文将介绍这些非理想因素产生的原因及常见的解决方法”

01采样保持电路

采样保持电路通常被用在模数转换器设计中,起到信号采集的作用。图1是一个由开关和电容组成的采样保持电路。在采样阶段,开关闭合且电容Chold采集输入信号的信息。在保持阶段,开关断开Chold保存采样时刻输入信号的信息,从而实现信号的采样和保持的功能。

图片

图1 采样保持电路[1]

02开关寄生对采样精度的影响

图1所示的采样保持电路中的开关可由一个简单的MOS管实现。当开关导通时,沟道内存在电荷会积累电荷Qgate。开关断开后,这些电荷会流出到采样电容上从而引起采样误差。这就是 “电荷注入” 。由电荷注入产生的误差可表示为

图片

其中,1/2是假设沟道中的一半电荷流入到采样电容上。

此外,时钟馈通效应也是引起采样误差的一个重要来源。MOS管的栅漏或栅源之间存在交叠电容Cov。采样结束时钟跳变时,会通过交叠电容馈通到采样电容上,从而引起采样误差。由时钟馈通而导致的误差可表示为

图片

可见时钟馈通引入的是一个与输入信号无关的失调电压。

03解决时钟馈通和电荷注入的几种方法

1. 增加虚拟开关

如图2所示,相比于图1增加了一个额外的虚拟开关。虚拟开关的状态与采样开关的状态相反,且大小为采样开关的二分之一。当采样开关关断时,沟道电荷Qgate的一半流向输出端一侧,此时虚拟开关开启并吸收采样开关释放的多余电荷。从而达到采样电容上的输入信号不被影响的目的。

该方法虽然简单但也存在一定的问题。采样开关不可能刚好向输出一侧注入一半的电荷。因此不能完全抑制电荷注入所引起的误差。

图片

图2 增加虚拟开关

2. 底板采样

图3为底板采样技术的示意图。当采样结束时,晶体管Mb首先断开,此时采样电容下极板浮空,随后另一个晶体管再关断。因为采样电容下极板浮空处于高阻状态,晶体管内电荷不会流入采样电容上,从而避免电荷注入而引起的采样误差。值得一提的是,该结构无法解决时钟馈通的问题。

图片

图3 底板采样方法

3. 差分采样

模拟集成电路设计中,差分是一种常见的消除偶次非线性的方法。如图4所示,实际采样电路中,不仅有时钟馈通和沟道电荷注入等非理想因素,输入信号通过MOS管的漏源寄生电容Cds(红色标识)也会馈通到输出端。通过增加两个常关断的MOS开关大小与采样开关一致,并结合差分结构可以有效的减小输入信号馈通的影响。

该差分结构相较于底板采样等方法具有采样精度高的优点,但这是以增加功耗和面积换来的。

图片

图4 差分采样结构

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • adc
    adc
    +关注

    关注

    98

    文章

    6412

    浏览量

    543880
  • 信号
    +关注

    关注

    11

    文章

    2774

    浏览量

    76554
  • 模数转换器
    +关注

    关注

    26

    文章

    3116

    浏览量

    126709
  • 寄生电容
    +关注

    关注

    1

    文章

    290

    浏览量

    19179
  • 采样保持电路

    关注

    3

    文章

    13

    浏览量

    19899
收藏 人收藏

    评论

    相关推荐

    采样保持电路图(五款采样保持电路设计原理图详解)

    本文主要介绍了采样保持电路图大全(五款采样保持电路设计原理图详解),
    发表于 02-23 09:59 10.1w次阅读
    <b class='flag-5'>采样</b><b class='flag-5'>保持</b><b class='flag-5'>电路</b>图(五款<b class='flag-5'>采样</b><b class='flag-5'>保持</b><b class='flag-5'>电路</b>设计原理图详解)

    采样保持电路设计及其工作原理

    主要是关于:采样保持名词解释、采样保持电路工作原理、采样保持
    发表于 10-20 09:37 6699次阅读

    深度剖析采样保持电路

    采样保持电路从模拟输入信号中获取样本并保持特定时间段,然后输出输入信号的采样部分。该电路仅对几微
    的头像 发表于 11-08 17:29 8420次阅读
    深度剖析<b class='flag-5'>采样</b><b class='flag-5'>保持</b><b class='flag-5'>电路</b>

    转:采样保持电路

    采样保持电路(采样/保持器)又称为采样保持放大器。当
    发表于 07-28 10:21

    简易的AD转换器的采样保持电路的模拟开关如何实际

    设计一个简易的AD转换器的采样保持电路,要求采样方波的上升沿采样,高电平保持,低电平时归零。该如
    发表于 10-25 12:07

    采样保持电路的分析

    采样保持电路的原理、工作方式、电路的参数以及保持电容器电容量大小的选定进行了分析。关键词:采样
    发表于 04-13 08:54 64次下载

    一种新型高速采样保持电路

    一种新型高速采样保持电路摘要 : 本文提出了一种新型的基于运算放大器的开关电容采样保持
    发表于 05-24 15:44 49次下载

    采样保持电路

    采样保持电路
    发表于 01-02 01:06 1663次阅读
    <b class='flag-5'>采样</b><b class='flag-5'>保持</b><b class='flag-5'>电路</b>

    采样保持电路

    采样保持电路
    发表于 04-09 09:23 1371次阅读
    <b class='flag-5'>采样</b>与<b class='flag-5'>保持</b><b class='flag-5'>电路</b>图

    采样保持电路原理(S/H)

    采样保持电路(S/H)原理 A/D转换需要一定时间,在转换过程中,如果送给ADC的模拟量发生变化,则不能保证精度。为此,在ADC前加入采样保持
    发表于 04-12 12:01 2.5w次阅读
    <b class='flag-5'>采样</b><b class='flag-5'>保持</b><b class='flag-5'>电路</b>原理(S/H)

    采样保持电路

    采样保持电路
    发表于 07-08 11:40 1058次阅读
    <b class='flag-5'>采样</b><b class='flag-5'>保持</b><b class='flag-5'>电路</b>图

    采样时间为20US的中速采样保持电路

    采样时间为20US的中速采样保持电路 电路的功能 所谓采样
    发表于 05-05 15:53 1564次阅读
    <b class='flag-5'>采样</b>时间为20US的中速<b class='flag-5'>采样</b>和<b class='flag-5'>保持</b><b class='flag-5'>电路</b>

    单片采样保持电路

    单片采样保持电路 现在已有多种单片采样保持电路的产品。图5.4-72是单片
    发表于 05-23 18:19 3210次阅读
    单片<b class='flag-5'>采样</b><b class='flag-5'>保持</b><b class='flag-5'>电路</b>

    峰值电压采样保持电路

    峰值电压采样保持电路:峰值电压采样保持电路如图12-50所示。峰值电压
    的头像 发表于 01-21 17:21 1.6w次阅读
    峰值电压<b class='flag-5'>采样</b><b class='flag-5'>保持</b><b class='flag-5'>电路</b>

    ADG1211开关实现采样保持电路

      在可编程逻辑控制器(PLC)输出模块中存在每通道采样保持架构,它采用开关电容和缓冲器作为采样保持放大器(SHA),以便存储单通道高性能D
    的头像 发表于 03-17 15:22 2004次阅读
    ADG1211<b class='flag-5'>开关</b>实现<b class='flag-5'>采样</b><b class='flag-5'>保持</b><b class='flag-5'>电路</b>