0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

pcb设计中常见的走线等长要求是什么

凡亿PCB 来源:凡亿PCB 作者:凡亿PCB 2023-07-27 07:40 次阅读

1、在做 PCB 设计时,为了满足某一组所有信号线的总长度满足在一个公差范围内,通常要使用蛇形走线将总长度较短的信号线绕到与组内最长的信号线长度公差范围内,这个用蛇形走线绕长信号线的处理过程,就是我们俗称的 PCB 信号等长处理。等长的目标是为了满足同组信号的时序匹配要求。

2、等长范围应严格遵守不同接口或者信号的要求,具体的可参考模块规范内容。如若有疑问,及时与客户进行确认。

3、处理等长之前应先把同组内线长最长的信号线找到,第一步优化最长信号的长度。

4、等长处理完后应对整根信号线路径进行检查,检查其是否避开干扰源,检查其是否合格。

5、等长处理时,间距优选4W,如空间受限,可调整到3W;等长高度控制在40-150mil为宜,不能过高;转角长度不小于线宽的1.5倍,一般控制在6-10mil大小,如线宽4mil,转角大小控制在6mil,转角不能太小,如图1所示。

1364a488-2c0d-11ee-a368-dac502259ad0.png

图1 蛇形走线的要求

6、等长应尽量处理在水平或竖直方向上,避免处理在斜线上;处理不能太过散乱,应尽量集中处理,保证其美观性,原则上是处理完一根信号后,第二根先修线挨到其旁边,再对第二根进行等长处理,以保证空间的利用率及整体设计美观性。同一设计内,等长的高度应控制差不多相同,不要相差太多,如图2。

138ea0c6-2c0d-11ee-a368-dac502259ad0.png

图2 PCB的蛇形咬合等长

7、处理完等长后,应检查其参考层情况,不允许其跨分割。PCB上时钟信号(一般以clk结尾)等重要信号也要避免跨分割情况出现,跨分割后会导致信号阻抗突变。

13c70074-2c0d-11ee-a368-dac502259ad0.png

图3 PCB布线夸分割

8、当走线的参考平面有跨电源层时,建议在2个电源层分别加对地电容以提供完整的回流路径,如图4所示。

14184fec-2c0d-11ee-a368-dac502259ad0.png

图4 走线夸分割处理

9、差分信号对内等长位置应在不耦合产生的位置附近进行等长,对内等长高度及宽度参考下图5示要求。

1447d938-2c0d-11ee-a368-dac502259ad0.png

图5 差分线的等长要求


声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4316

    文章

    22999

    浏览量

    396178
  • PCB设计
    +关注

    关注

    394

    文章

    4670

    浏览量

    85270
  • 布线
    +关注

    关注

    9

    文章

    766

    浏览量

    84288
  • 差分线
    +关注

    关注

    0

    文章

    37

    浏览量

    8895
  • 差分信号线
    +关注

    关注

    0

    文章

    10

    浏览量

    1958

原文标题:PCB设计中常见的走线等长要求

文章出处:【微信号:FANYPCB,微信公众号:凡亿PCB】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    PCB设计高速模拟输入信号线方法及规则

    本文主要详解PCB设计高速模拟输入信号线,首先介绍了PCB设计高速模拟输入信号线方法,其次阐
    发表于 05-25 09:06 9041次阅读
    <b class='flag-5'>PCB设计</b>高速模拟输入信号<b class='flag-5'>走</b><b class='flag-5'>线</b>方法及规则

    PCB设计规则——等长 的体会

    满足要求,降低PCB设计复杂度。只要清楚PCB板上线延时,表层
    发表于 12-01 11:00

    PCB设计中DDR布线要求及绕等长要求

    本期讲解的是高速PCB设计中DDR布线要求及绕等长要求。布线要求数据信号组:以地平面为参考,给信号回路提供完整的地平面。特征阻抗控制在50~
    发表于 10-16 15:30

    高速PCB设计调整线长度

    。  而绝对的要求是控制两个器件之间的线延迟为某一个值,比如器件A、B之间的延迟为Ins,而这样的要求往往由高速电路设计者提出,而由PCB
    发表于 11-27 15:22

    高速PCB设计常见问题

    。 问:在高速PCB设计中,串扰与信号线的速率、线的方向等有什么关系?需要注意哪些设计指标来避免出现串扰等问题? 答:串扰会影响边沿速率,一般来说,一组总线传输方向相同时,串扰因素会
    发表于 01-11 10:55

    AD9446 LVDS信号线PCB线的差分对间等长有没有要求

    我的AD9446的工作在LVDS模式下,请问对于AD9446(100MHz),LVDS信号线PCB线的差分对间等长有没有
    发表于 12-18 06:26

    PCB线与摆件规则

    PCB设计线PCB设计线layout对PCB
    发表于 07-21 16:33 0次下载

    开关电源的PCB设计(布局、排版、线)规范

    开关电源的PCB设计(布局、排版、线)规范
    发表于 09-06 16:03 0次下载

    pcb开窗怎么设计_PCB设计怎样设置线开窗

    本文主要介绍的是pcb开窗,首先介绍了PCB设计中的开窗和亮铜,其次介绍了如何实现PCB线开窗上锡,最后阐述了
    发表于 05-04 15:37 3.7w次阅读
    <b class='flag-5'>pcb</b>开窗怎么设计_<b class='flag-5'>PCB设计</b>怎样设置<b class='flag-5'>走</b><b class='flag-5'>线</b>开窗

    PCB设计等长线的目的是什么

    PCB设计中,等长线主要是针对一些高速的并行总线来讲的。 由于这类并行总线往往有多根数据信号基于同一个时钟采样,每个时钟周期可能要采样两次(DDRSDRAM)甚至4次,而随着芯片运
    的头像 发表于 10-24 09:29 9519次阅读

    PCB设计中如何实现等长线

    PCB 设计中,等长线主要是针对一些高速的并行总线来讲的。由于这类并行总线往往有多根数据信号基于同一个时钟采样,每个时钟周期可能要采样两次(DDR SDRAM)甚至 4 次,而随
    的头像 发表于 11-22 11:54 1.9w次阅读

    PCB设计中蛇形线的作用

    蛇形线PCB设计中会遇到的一种比较特殊的线形式(如下图所示),很多人不理解蛇形线的意义,
    的头像 发表于 03-30 18:14 4629次阅读

    有关PCB线以及如何为PCB设计正确线的重要事项

    设计 PCB 变得非常容易, 由于可用的工具负载。对于正在接触PCB设计的初学者来说, 他可能不太关心PCB中使用的线特性。然而,当你爬上
    的头像 发表于 05-13 15:15 5276次阅读
    有关<b class='flag-5'>PCB</b><b class='flag-5'>走</b><b class='flag-5'>线</b>以及如何为<b class='flag-5'>PCB设计</b>正确<b class='flag-5'>走</b><b class='flag-5'>线</b>的重要事项

    PCB设计工作中常见的错误有哪些?

    一站式PCBA智造厂家今天为大家讲讲怎pcb设计过程中常见错误有哪些?PCB设计过程中常见错误归纳。接下来为大家介绍下PCB设计过程
    的头像 发表于 05-23 09:02 1436次阅读
    <b class='flag-5'>PCB设计工作中常见</b>的错误有哪些?

    PCB设计中常见线等长要求

    PCB设计中常见线等长要求
    的头像 发表于 11-24 14:25 3180次阅读
    <b class='flag-5'>PCB设计</b><b class='flag-5'>中常见</b>的<b class='flag-5'>走</b><b class='flag-5'>线</b><b class='flag-5'>等长</b><b class='flag-5'>要求</b>