0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

寄生漏极电容导致超出规范要求的EMI性能

Mijia329 来源:电子汇 2023-07-27 10:36 次阅读

在您的电源中很容易找到作为寄生元件的100fF电容器。您必须明白,只有处理好它们才能获得符合EMI标准的电源。

从开关节点到输入引线的少量寄生电容(100毫微微法拉)会让您无法满足电磁干扰(EMI)需求。那100fF电容器是什么样子的呢?在Digi-Key中,这种电容器不多。即使有,它们也会因寄生问题而提供宽泛的容差。

不过,在您的电源中很容易找到作为寄生元件的100fF电容器。只有处理好它们才能获得符合EMI标准的电源。

图1是这些非计划中电容的一个实例。图中的右侧是一个垂直安装的FET,所带的开关节点与钳位电路延伸至了图片的顶部。输入连接从左侧进入,到达距漏极连接1cm以内的位置。这就是故障点,在这里FET的开关电压波形可以绕过EMI滤波器耦合至输入。

df9d7bc6-2b98-11ee-a368-dac502259ad0.png

图1. 开关节点与输入连接临近,会降低EMI性能

注意,漏极连接与输入引线之间有一些由输入电容器提供的屏蔽。该电容器的外壳连接至主接地,可为共模电流提供返回主接地的路径。如图2所示,这个微小的电容会导致电源EMI签名超出规范要求。

dff40108-2b98-11ee-a368-dac502259ad0.png

图2. 寄生漏极电容导致超出规范要求的EMI性能

这是一条令人关注的曲线,因为它反映出了几个问题:明显超出了规范要求的较低频率辐射、共模问题通常很明显的1MHz至2MHz组件,以及较高频率组件的衰减正弦(x)/x分布。

需要采取措施让辐射不超出规范。我们利用通用电容公式将其降低了:

C = ε ˙ A/d

我们无法改变电容率(ε),而且面积(A)也已经是最小的了。不过,我们可以改变间距(d)。如图3所示,我们将组件与输入的距离延长了3倍。最后,我们采用较大接地层增加了屏蔽。

e029bab4-2b98-11ee-a368-dac502259ad0.png

图3. 这个修改后的布局不仅可增加间距,而且还可带来屏蔽性能

图4是修改后的效果图。我们在故障点位置为EMI规范获得了大约6dB的裕量。此外,我们还显著减少了总体EMI签名。所有这些改善都仅仅是因为布局的调整,并未改变电路。如果您的电路具有高电压开关并使用了屏蔽距离,您需要非常小心地对其进行控制。

e05544fe-2b98-11ee-a368-dac502259ad0.png

图4. EMI性能通过屏蔽及增加的间距得到了改善

总之,来自离线开关电源开关节点的100fF电容会导致超出规范要求的EMI签名。这种电容量只需寄生元件便可轻松实现,例如对漏极连接进行路由,使其靠近输入引线。通常可通过改善间距或屏蔽来解决该问题。要想获得更大衰减,需要增加滤波或减缓电路波形。

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 电容器
    +关注

    关注

    63

    文章

    6199

    浏览量

    99306
  • 开关电源
    +关注

    关注

    6448

    文章

    8288

    浏览量

    480625
  • 电容
    +关注

    关注

    99

    文章

    5995

    浏览量

    149998
  • emi
    emi
    +关注

    关注

    53

    文章

    3582

    浏览量

    127346
  • 电磁干扰
    +关注

    关注

    36

    文章

    2285

    浏览量

    105312

原文标题:小小的疏忽毁掉了产品的EMI性能

文章出处:【微信号:电子汇,微信公众号:电子汇】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    如何避免传导EMI问题

    作者:Brian King 大部分传导EMI 问题都是由共模噪声引起的。而且,大部分共模噪声问题都是由电源中的寄生电容导致的。对于该讨论主题的第 1 部分,我们着重讨论当寄生电容直接耦
    发表于 09-14 15:21

    封装寄生电感对MOSFET性能的影响

    MOSFET模型, 3个电容为硅结构,分别位于各个连接引脚之间:栅漏电容Cgd、电容Cds和栅源电容Cgs.键合丝产生了MOSFET
    发表于 10-08 15:19

    小小的疏忽就能毁掉EMI性能

    电容器的外壳连接至主接地,可为共模电流提供返回主接地的路径。如图2所示,这个微小的电容导致电源EMI签名超出
    发表于 10-23 16:01

    浅析功率型MOS管损坏模式

    大于驱动电压Vgs(in)的振动电压,由于超出栅极-源间额定电压导致栅极破坏,或者接通、断开-源
    发表于 11-21 13:52

    如何处理好电源中的寄生电容获得符合EMI标准的电源?

    电容导致电源EMI签名超出规范要求。 如何处理好电源中的
    发表于 05-14 08:00

    如何获得符合EMI的电源

    2所示,这个微小的电容导致电源EMI签名超出规范要求。  图2.
    发表于 10-18 10:21

    DC/DC 转换器 EMI 的工程师指南:功率级寄生效应

    产生的寄生元素,这些寄生元素会影响同步降压稳压器的 EMI 性能。图 2:降压功率级和栅极驱动器的“剖析原理图”(包含感性和容性寄生元素)。
    发表于 11-03 08:00

    降压稳压器电路中影响EMI性能和开关损耗的感性和容性寄生元素

    噪声的传导回路面积较大,进一步推动辐射发射的产生。在第 3 部分中,我将全面介绍降压稳压器电路中影响 EMI 性能和开关损耗的感性和容性寄生元素。通过了解相关电路寄生效应的影响程度,可
    发表于 11-03 07:54

    上下管源寄生电感对开关性能的影响

    管源寄生电感对开关性能的影响  上管工作于主开关状态,的电流由
    发表于 12-08 15:35

    开关电源中使用100fF电容维持EMI性能的要点

    模电流提供返回主接地的路径。如图2所示,这个微小的电容导致电源EMI签名超出规范要求。图2.
    发表于 10-21 09:34

    寄生电容直接耦合到电源输入电线时会发生的情况分析

    大部分传导 EMI 问题都是由共模噪声引起的。而且,大部分共模噪声问题都是由电源中的寄生电容导致的。对于该讨论主题的第 1 部分,我们着重讨论当寄生电容直接耦合到电源输入电线时会发生的
    发表于 11-22 07:29

    寄生电容耦合到电源_共模EMI问题的最常见来源

    电线时会发生的情况。 只需几fF的杂散电容就会导致EMI扫描失败。从本质上讲,开关电源具有提供高 dV/dt 的节点。寄生电容与高 dV/dt 的混合会产生
    发表于 05-18 01:17 3023次阅读
    <b class='flag-5'>寄生电容</b>耦合到电源_共模<b class='flag-5'>EMI</b>问题的最常见来源

    只有处理好它们才能获得符合EMI标准的电源

    注意,连接与输入引线之间有一些由输入电容器提供的屏蔽。该电容器的外壳连接至主接地,可为共模电流提供返回主接地的路径。如图2所示,这个微小的电容
    的头像 发表于 10-26 15:53 1854次阅读
    只有处理好它们才能获得符合<b class='flag-5'>EMI</b>标准的电源

    mos管为什么会有寄生寄生管的示意图/作用参数/方向判定

    mos管会有寄生管是因为mos管的源之间的电阻会发生变化,这种变化会导致mos管内部
    发表于 02-19 14:35 1.5w次阅读
    mos管为什么会有<b class='flag-5'>寄生</b>二<b class='flag-5'>极</b>管 <b class='flag-5'>寄生</b>二<b class='flag-5'>极</b>管的示意图/作用参数/方向判定

    引入空气间隙以减少前道工序中的寄生电容

    和晶体管的源/接触之间的寄生电容可以减少器件的开关延迟。减少寄生电容的方法之一是设法降低栅极和源
    的头像 发表于 06-02 17:31 512次阅读
    引入空气间隙以减少前道工序中的<b class='flag-5'>寄生电容</b>