0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

【华秋干货铺】一文轻松搞定PCB叠层和阻抗设计

测试手机号 来源:jf_32813774 作者:jf_32813774 2023-07-31 10:15 次阅读

为了减少在高速信号传输过程中的反射现象,必须在信号源、接收端以及传输线上保持阻抗的匹配。单端信号线的具体阻抗取决于它的线宽尺寸以及与参考平面之间的相对位置。特定阻抗要求的差分对间的线宽/线距则取决于选择的PCB叠层结构。

由于最小线宽和最小线距是取决于PCB类型以及成本要求,受此限制,选择的PCB叠层结构必须能实现板上的所有阻抗需求,包括内层和外层、单端和差分线等。

PCB叠层设计

层的定义设计原则

1、主芯片相临层为地平面,提供器件面布线参考平面;

2、所有信号层尽可能与地平面相邻;

3、尽量避免两信号层直接相邻;

4、主电源尽可能与其对应地相邻;

5、原则上应该采用对称结构设计,对称的含义包括:介质层厚度及种类、铜箔厚度、图形分布类型(大铜箔层、线路层)的对称。

PCB的层定义推荐方案

具体的PCB层设置时,要对以上原则进行灵活掌握,根据实际的需求,确定层的排布,切忌生搬硬套。以下给出常见的层排布推荐方案,供参考。在层设置时,若有相邻布线层,可通过增大相邻布线层的间距,来降低层间串扰。对于跨分割的情况,确保关键信号必须有相对完整的参考地平面或提供必要的桥接措施。

本文以RK3588方案的PCB设计为例,其10层1阶,10层2阶,8层通孔等PCB叠层结构的相关介绍,给客户在叠层结构的选择和评估上提供帮助。如果选择其他类型的叠层结构,请根据PCB厂商给出的规格,重新计算阻抗。

本文使用华秋DFM软件的阻抗计算功能,为大家展开相关叠层和阻抗设计的案例讲解。这是一款国内免费的PCB可制造性和PCBA装配分析软件,帮助设计工程师在生产前检查出可制造性问题,且能够满足工程师需要的多种使用场景。

华秋DFM软件下载地址(复制到电脑浏览器打开):

https://dfm.elecfans.com/uploads/software/promoter/hqdfm_DFMGZH.zip

8层通孔板1.6mm厚度叠层设计

在8层通孔板叠层设计中,顶层信号L1的参考平面为L2,底层信号L8的参考平面为L7。建议层叠为TOP-Gnd-Signal-Power-Gnd-Signal-Gnd-Bottom,基铜厚度建议全部采用 1oZ,厚度为1.6mm,其叠层设计如下图所示。

wKgaomTHGR2AH8s-AAD0xl2ApdA645.jpg

8层通孔板1.6mm厚度阻抗设计

外层单端50欧姆阻抗设计

使用华秋DFM工具,选择外层单端阻抗模型,输入对应参数,计算出对应线宽为3.8mil,L1与L8层是对称设计,故L1层与L8层50欧姆单端走线为3.8mil,如下图所示。

wKgZomTHGR6ANtDlAAFokzcVRx8340.jpg

外层差分100欧姆阻抗设计

使用华秋DFM工具,选择外层单端阻抗模型,输入对应参数,计算出对应线宽/间距为3.3/7.7mil,L1与L8层是对称设计,故L1层与L8层100欧姆差分走线为3.3/7.7mil,如下图所示。

wKgaomTHGR6AI7qWAAHPK0GzFag410.jpg

内层单端50欧姆阻抗设计

使用华秋DFM工具,选择外层单端阻抗模型,输入对应参数,计算出对应线宽为4.2mil,L3与L6层是对称设计,故L3层与L6层50欧姆单端走线为4.2mil,如下图所示。

wKgZomTHGR-AEL5RAAFvU7u8rsc503.jpg

内层差分100欧姆阻抗设计

使用华秋DFM工具,选择外层单端阻抗模型,输入对应参数,计算出对应线宽/间距为3.3/7.7mil,L3与L6层是对称设计,故L3层与L6层100欧姆差分走线为3.3/7.7mil,如下图所示。

wKgaomTHGR-ABy-9AAF76B09qGg061.jpg

总体阻抗走线线宽

wKgZomTHGR-AQwvUAAHSXUVtnt8702.jpg

8层通孔板1.2mm厚度叠层设计

在8层通孔板叠层设计中,顶层信号L1的参考平面为L2,底层信号L8的参考平面为L7。建议层叠为
TOP-Gnd-Signal-Power-Gnd-Signal-Gnd-Bottom,基铜厚度建议全部采用 1oZ,厚度为1.2mm,详细的叠层设计如下表所示。

wKgaomTHGSCAHc6qAAHujgodNXc668.jpg

8层通孔板1.2mm厚度阻抗设计

按照叠层设计参数,使用华秋DFM软件进行阻抗计算,计算方法与上述8层1.6MM通孔一致,不一一截图,计算出的阻抗线宽线距如下表所示。

wKgZomTHGSCAfaG4AAHkUk5Q8KI390.jpg

8层通孔板1.0mm厚度叠层设计

在8层通孔板叠层设计中,顶层信号L1的参考平面为L2,底层信号L8的参考平面为L7。建议层叠为
TOP-Gnd-Signal-Power-Gnd-Signal-Gnd-Bottom,基铜厚度建议全部采用 1oZ,厚度为1.0mm,详细的叠层设计如下表所示。

wKgaomTHGSGAF8UHAAIQBfuWytA836.jpg

8层通孔板1.0mm厚度阻抗设计

按照叠层设计参数,使用华秋DFM软件进行阻抗计算,计算方法与上述8层1.6MM通孔一致,不一一截图,计算出的阻抗线宽线距如下表所示。

wKgZomTHGSGAU1zVAAH-_SdVoL8524.jpg

10层1阶HDI板1.6mm厚度叠层设计

在10层1阶板叠层设计中,顶层信号L1的参考平面为L2,底层信号L10的参考平面为L9。建议层叠为
TOP-Signal/Gnd-Gnd/Power-Signal-Gnd/Power-Gnd/Power-Gnd/Power-Signal-Gnd-Bottom,其中L1,L2,L9,L10,建议采用1oZ,其它内层采用HoZ。如下图所示为1.6mm板厚的参考叠层。

wKgaomTHGSOAR-QwAAJOuAj02qw287.jpg

10层1阶HDI板1.6mm厚度阻抗设计

按照叠层设计参数,使用华秋dfm软件进行阻抗计算,计算方法与上述8层通孔一致,不一一截图,计算出的单端阻抗线宽线距、差分阻抗线宽线距如下图所示。

wKgZomTHGSOAFvPHAABYb6k0YDA399.jpg

wKgaomTHGSSAOSWAAADj7Dc0tm8626.jpg

10层2阶HDI板1.6mm厚度叠层设计

在10层2阶板叠层设计中,顶层信号L1的参考平面为L2,底层信号L10的参考平面为L9。建议层叠为
TOP-Gnd-Signal-Gnd-Power-Signal/Pow -Gnd-Signal-Gnd-Bottom,其中L1,L2,L3,L8,L9,L10,建议采用1oZ,其它内层采用HoZ。下图为1.6mm板厚的参考叠层。

wKgZomTHGSWAQto6AAJ6YgFLGAE275.jpg

10层2阶HDI板1.6mm厚度阻抗设计

按照叠层设计参数,使用华秋dfm软件进行阻抗计算,计算方法与上述8层通孔一致,不一一截图,计算出的单端阻抗线宽线距、差分阻抗线宽线距如下图所示。

wKgaomTHGSaAdLL0AABvYaNqiPQ360.jpg

wKgZomTHGSaALpHqAABid9Z9EJo630.jpg

华秋DFM软件下载地址(复制到电脑浏览器打开):

https://dfm.elecfans.com/uploads/software/promoter/hqdfm_DFMGZH.zip

审核编辑 黄宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4326

    文章

    23159

    浏览量

    399592
  • DFM
    DFM
    +关注

    关注

    8

    文章

    465

    浏览量

    28317
  • 华秋
    +关注

    关注

    21

    文章

    559

    浏览量

    12395
收藏 人收藏

    评论

    相关推荐

    铜在PCB设计中的关键作用:从地线阻抗到散热性能

    站式PCBA智造厂家今天为大家讲讲铜在pcb设计中的作用有哪些?铜在PCB设计中的作用及其注意事项。在完成
    的头像 发表于 01-15 09:23 141次阅读
    <b class='flag-5'>铺</b>铜在<b class='flag-5'>PCB</b>设计中的关键作用:从地线<b class='flag-5'>阻抗</b>到散热性能

    如何根据贴片电感参数进行选型

    电感的参数和选型,但使用者在这领域的理解上还存在些误区。所以,今天我们将再次讨论这个话题。   贴片电感的参数,主要包括电流承载能力、感值、
    的头像 发表于 10-18 19:14 251次阅读

    PCB想要做好铜,这几点不容忽视!

    确处理铜的方法: 1. 差分对铜: 对于差分信号,确保它们在相邻上有相等且相反的铜。这有助于提高信号的免疫性,减小串扰,并提高差分信号的质量。 2. 规遍
    的头像 发表于 07-30 09:21 539次阅读

    详解九PCB结构

    PCB电路板是种多层电路板,具有复杂的结构和高性能特点。今天捷多邦就与大家起拆解九PCB
    的头像 发表于 07-26 14:49 773次阅读

    让你了解PCB板布局

    PCB板的结构通常采用对称结构,即 TOP 和 BOTTOM 为信号
    的头像 发表于 07-23 11:36 1675次阅读

    PCB阻抗匹配过孔的多个因素你知道哪些?

    在高速PCB设计中,阻抗匹配是至关重要的。过孔作为连接不同信号的关键元素,也需要进行阻抗匹配以确保信号的完整性。捷多邦小编今天就与大家聊聊PCB
    的头像 发表于 07-04 17:39 1555次阅读

    PCB多层板为什么都是偶数?奇数不行吗?

    站式PCBA智造厂家今天为大家讲讲pcb设计为偶数的原因有哪些?PCB
    的头像 发表于 07-03 09:36 640次阅读

    PCB阻抗控制是什么?PCB阻抗控制原理?

    站式PCBA智造厂家今天为大家讲讲PCBA线路板中的阻抗特性与受控阻抗是什么?PCB阻抗特性与受控阻抗
    的头像 发表于 06-26 09:20 1083次阅读
    <b class='flag-5'>PCB</b><b class='flag-5'>阻抗</b>控制是什么?<b class='flag-5'>PCB</b><b class='flag-5'>阻抗</b>控制原理?

    搞定电源完整性,不如先研究PDN!

    的提升。 秋DFM软件是国内首款免费PCB可制造性和装配分析软件,拥有 500万+元件库 ,可轻松高效完成装配分析。其PCB裸板的分析功能,开发了 19大项,52+细项检查规则 ,P
    发表于 06-12 15:21

    阻抗匹配有烦恼?来唠唠~

    阻抗控制在硬件设计中是个比较重要的环节,IC厂商针对其应用般会向终端产商提供PCB板材质、PCB
    的头像 发表于 06-11 14:15 634次阅读
    <b class='flag-5'>阻抗</b>匹配有烦恼?来唠<b class='flag-5'>一</b>唠~

    PCB阻抗设计12问,轻松带你搞懂阻抗

    是设计PCB电路板的重要环节,以确保电路板性能和稳定性。在高速电路设计中,保持适当的阻抗至关重要,因为不适当的阻抗会导致信号受到严重的噪声干扰。 02 问:什么是单端阻抗? 答:单端
    发表于 06-11 10:21

    ROGERS高频板阻抗设计要求有哪些?

    为何4 ROGERS高频板阻抗设计需要用到如下图? 正常4板在压合的时候是使用2/3
    的头像 发表于 05-24 18:33 2017次阅读
    ROGERS高频板<b class='flag-5'>阻抗</b>设计要求有哪些?

    为什么那么多PCB设计师,选择铜?非不可?

    PCB在所有设计内容都设计完成之后,通常还会进行最后步的关键步骤——铜。铜就是将PCB上闲置的空间用铜面覆盖,各类
    的头像 发表于 05-24 08:07 5066次阅读
    为什么那么多<b class='flag-5'>PCB</b>设计师,选择<b class='flag-5'>铺</b>铜?非<b class='flag-5'>铺</b>不可?

    为什么那么多PCB设计师,选择铜?非不可?

    PCB在所有设计内容都设计完成之后,通常还会进行最后步的关键步骤—— 铜 。   铜就是将PCB上闲置的空间用铜面覆盖,各类
    的头像 发表于 05-23 18:37 3188次阅读
    为什么那么多<b class='flag-5'>PCB</b>设计师,选择<b class='flag-5'>铺</b>铜?非<b class='flag-5'>铺</b>不可?

    什么是PCBPCB设计原则

    对于信号,通常每个信号都与内电直接相邻,与其他信号有有效的隔离,以减小串扰。在设计过程中,可以考虑多层参考地平面,以增强电磁吸收能力。
    的头像 发表于 04-10 16:02 2618次阅读
    什么是<b class='flag-5'>PCB</b><b class='flag-5'>叠</b><b class='flag-5'>层</b>?<b class='flag-5'>PCB</b><b class='flag-5'>叠</b><b class='flag-5'>层</b>设计原则