0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

【华秋干货铺】一文轻松搞定PCB叠层和阻抗设计

小米 来源:jf_32813774 作者:jf_32813774 2023-07-31 10:15 次阅读

为了减少在高速信号传输过程中的反射现象,必须在信号源、接收端以及传输线上保持阻抗的匹配。单端信号线的具体阻抗取决于它的线宽尺寸以及与参考平面之间的相对位置。特定阻抗要求的差分对间的线宽/线距则取决于选择的PCB叠层结构。

由于最小线宽和最小线距是取决于PCB类型以及成本要求,受此限制,选择的PCB叠层结构必须能实现板上的所有阻抗需求,包括内层和外层、单端和差分线等。

PCB叠层设计

层的定义设计原则

1、主芯片相临层为地平面,提供器件面布线参考平面;

2、所有信号层尽可能与地平面相邻;

3、尽量避免两信号层直接相邻;

4、主电源尽可能与其对应地相邻;

5、原则上应该采用对称结构设计,对称的含义包括:介质层厚度及种类、铜箔厚度、图形分布类型(大铜箔层、线路层)的对称。

PCB的层定义推荐方案

具体的PCB层设置时,要对以上原则进行灵活掌握,根据实际的需求,确定层的排布,切忌生搬硬套。以下给出常见的层排布推荐方案,供参考。在层设置时,若有相邻布线层,可通过增大相邻布线层的间距,来降低层间串扰。对于跨分割的情况,确保关键信号必须有相对完整的参考地平面或提供必要的桥接措施。

本文以RK3588方案的PCB设计为例,其10层1阶,10层2阶,8层通孔等PCB叠层结构的相关介绍,给客户在叠层结构的选择和评估上提供帮助。如果选择其他类型的叠层结构,请根据PCB厂商给出的规格,重新计算阻抗。

本文使用华秋DFM软件的阻抗计算功能,为大家展开相关叠层和阻抗设计的案例讲解。这是一款国内免费的PCB可制造性和PCBA装配分析软件,帮助设计工程师在生产前检查出可制造性问题,且能够满足工程师需要的多种使用场景。

华秋DFM软件下载地址(复制到电脑浏览器打开):

https://dfm.elecfans.com/uploads/software/promoter/hqdfm_DFMGZH.zip

8层通孔板1.6mm厚度叠层设计

在8层通孔板叠层设计中,顶层信号L1的参考平面为L2,底层信号L8的参考平面为L7。建议层叠为TOP-Gnd-Signal-Power-Gnd-Signal-Gnd-Bottom,基铜厚度建议全部采用 1oZ,厚度为1.6mm,其叠层设计如下图所示。

wKgaomTHGR2AH8s-AAD0xl2ApdA645.jpg

8层通孔板1.6mm厚度阻抗设计

外层单端50欧姆阻抗设计

使用华秋DFM工具,选择外层单端阻抗模型,输入对应参数,计算出对应线宽为3.8mil,L1与L8层是对称设计,故L1层与L8层50欧姆单端走线为3.8mil,如下图所示。

wKgZomTHGR6ANtDlAAFokzcVRx8340.jpg

外层差分100欧姆阻抗设计

使用华秋DFM工具,选择外层单端阻抗模型,输入对应参数,计算出对应线宽/间距为3.3/7.7mil,L1与L8层是对称设计,故L1层与L8层100欧姆差分走线为3.3/7.7mil,如下图所示。

wKgaomTHGR6AI7qWAAHPK0GzFag410.jpg

内层单端50欧姆阻抗设计

使用华秋DFM工具,选择外层单端阻抗模型,输入对应参数,计算出对应线宽为4.2mil,L3与L6层是对称设计,故L3层与L6层50欧姆单端走线为4.2mil,如下图所示。

wKgZomTHGR-AEL5RAAFvU7u8rsc503.jpg

内层差分100欧姆阻抗设计

使用华秋DFM工具,选择外层单端阻抗模型,输入对应参数,计算出对应线宽/间距为3.3/7.7mil,L3与L6层是对称设计,故L3层与L6层100欧姆差分走线为3.3/7.7mil,如下图所示。

wKgaomTHGR-ABy-9AAF76B09qGg061.jpg

总体阻抗走线线宽

wKgZomTHGR-AQwvUAAHSXUVtnt8702.jpg

8层通孔板1.2mm厚度叠层设计

在8层通孔板叠层设计中,顶层信号L1的参考平面为L2,底层信号L8的参考平面为L7。建议层叠为
TOP-Gnd-Signal-Power-Gnd-Signal-Gnd-Bottom,基铜厚度建议全部采用 1oZ,厚度为1.2mm,详细的叠层设计如下表所示。

wKgaomTHGSCAHc6qAAHujgodNXc668.jpg

8层通孔板1.2mm厚度阻抗设计

按照叠层设计参数,使用华秋DFM软件进行阻抗计算,计算方法与上述8层1.6MM通孔一致,不一一截图,计算出的阻抗线宽线距如下表所示。

wKgZomTHGSCAfaG4AAHkUk5Q8KI390.jpg

8层通孔板1.0mm厚度叠层设计

在8层通孔板叠层设计中,顶层信号L1的参考平面为L2,底层信号L8的参考平面为L7。建议层叠为
TOP-Gnd-Signal-Power-Gnd-Signal-Gnd-Bottom,基铜厚度建议全部采用 1oZ,厚度为1.0mm,详细的叠层设计如下表所示。

wKgaomTHGSGAF8UHAAIQBfuWytA836.jpg

8层通孔板1.0mm厚度阻抗设计

按照叠层设计参数,使用华秋DFM软件进行阻抗计算,计算方法与上述8层1.6MM通孔一致,不一一截图,计算出的阻抗线宽线距如下表所示。

wKgZomTHGSGAU1zVAAH-_SdVoL8524.jpg

10层1阶HDI板1.6mm厚度叠层设计

在10层1阶板叠层设计中,顶层信号L1的参考平面为L2,底层信号L10的参考平面为L9。建议层叠为
TOP-Signal/Gnd-Gnd/Power-Signal-Gnd/Power-Gnd/Power-Gnd/Power-Signal-Gnd-Bottom,其中L1,L2,L9,L10,建议采用1oZ,其它内层采用HoZ。如下图所示为1.6mm板厚的参考叠层。

wKgaomTHGSOAR-QwAAJOuAj02qw287.jpg

10层1阶HDI板1.6mm厚度阻抗设计

按照叠层设计参数,使用华秋dfm软件进行阻抗计算,计算方法与上述8层通孔一致,不一一截图,计算出的单端阻抗线宽线距、差分阻抗线宽线距如下图所示。

wKgZomTHGSOAFvPHAABYb6k0YDA399.jpg

wKgaomTHGSSAOSWAAADj7Dc0tm8626.jpg

10层2阶HDI板1.6mm厚度叠层设计

在10层2阶板叠层设计中,顶层信号L1的参考平面为L2,底层信号L10的参考平面为L9。建议层叠为
TOP-Gnd-Signal-Gnd-Power-Signal/Pow -Gnd-Signal-Gnd-Bottom,其中L1,L2,L3,L8,L9,L10,建议采用1oZ,其它内层采用HoZ。下图为1.6mm板厚的参考叠层。

wKgZomTHGSWAQto6AAJ6YgFLGAE275.jpg

10层2阶HDI板1.6mm厚度阻抗设计

按照叠层设计参数,使用华秋dfm软件进行阻抗计算,计算方法与上述8层通孔一致,不一一截图,计算出的单端阻抗线宽线距、差分阻抗线宽线距如下图所示。

wKgaomTHGSaAdLL0AABvYaNqiPQ360.jpg

wKgZomTHGSaALpHqAABid9Z9EJo630.jpg

华秋DFM软件下载地址(复制到电脑浏览器打开):

https://dfm.elecfans.com/uploads/software/promoter/hqdfm_DFMGZH.zip

审核编辑 黄宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4299

    文章

    22792

    浏览量

    393595
  • DFM
    DFM
    +关注

    关注

    8

    文章

    458

    浏览量

    27962
  • 华秋
    +关注

    关注

    21

    文章

    557

    浏览量

    12054
收藏 人收藏

    评论

    相关推荐

    PCB结构与阻抗计算笔记分享

    1.PCB结构与阻抗计算1.1.Core和PPPCB由Core和Prepreg(半固化片)组成。Core是覆铜板(通常是FR4—玻璃纤维&环氧基树脂),Core的上下表面之间填充的
    的头像 发表于 01-25 17:15 8885次阅读
    <b class='flag-5'>PCB</b><b class='flag-5'>叠</b><b class='flag-5'>层</b>结构与<b class='flag-5'>阻抗</b>计算笔记分享

    PCB设计优化ESD性能设计

    良好的PCB设计能够为高速信号回流提供完整的路径,缩小信号环路面积,降低信号耦合静电放电噪声干扰的能力。良好的PCB
    发表于 01-19 10:00 504次阅读
    <b class='flag-5'>PCB</b><b class='flag-5'>叠</b><b class='flag-5'>层</b>设计优化ESD性能设计

    阻抗知识问答?12招搞定阻抗设计

    成反比.在定厚度范围内,防焊厚度越厚,阻抗越低,防焊厚度越薄,阻抗越高。 12 问:阻抗计算那个工具最方便?答:当然是秋DFM啦!
    发表于 01-05 10:52

    PCB阻抗设计12问,轻松带你搞懂阻抗

    成反比.在定厚度范围内,防焊厚度越厚,阻抗越低,防焊厚度越薄,阻抗越高。 12 问:阻抗计算那个工具最方便?答:当然是秋DFM啦!
    发表于 01-05 10:50

    秋干货PCB阻抗设计12问,轻松带你搞懂阻抗

    阻抗,工程师们都接触过,但能把阻抗说清楚的工程师少之又少。阻抗看似简单,实则难以言表。 下面我们用快问快答的方式,轻松帮你搞懂阻抗! 0 1
    的头像 发表于 01-05 08:45 830次阅读
    【<b class='flag-5'>华</b><b class='flag-5'>秋干货</b><b class='flag-5'>铺</b>】<b class='flag-5'>PCB</b><b class='flag-5'>阻抗</b>设计12问,<b class='flag-5'>轻松</b>带你搞懂<b class='flag-5'>阻抗</b>

    用这份PCB设计实战手册,轻松搞定RK3588

    个完整的PCB产品设计,其涉及的知识点十分广泛,比如布局的规范性、布线、过孔、阻抗设计、EMI防护设计、DFM可制造分析等,整个过程
    发表于 12-25 14:38

    用这份PCB设计实战手册轻松搞定RK3588

    个完整的PCB产品设计,其涉及的知识点十分广泛,比如布局的规范性、布线、过孔、阻抗设计、EMI防护设计、DFM可制造分析等,整个过程
    发表于 12-25 14:32

    DDR电路的阻抗设计!

    为此困扰,这里推荐款可以键智能计算阻抗自动的工具: 秋DFM软件 ,使用其
    发表于 12-25 13:48

    DDR电路的阻抗设计

    为此困扰,这里推荐款可以键智能计算阻抗自动的工具: 秋DFM软件 ,使用其
    发表于 12-25 13:46

    秋干货】4点搞定Type-C接口的PCB可制造性设计优化!

    插件松动,而孔径过小则可能使插件难以插入。建议根据目标器件的引脚尺寸确定合适的孔径。 2、阻抗设计的考虑: 为了减少信号传输过程中的损耗和干扰,阻抗
    发表于 12-08 10:18

    秋干货】拒绝连锡!3种偷锡焊盘轻松拿捏

    处理过程中,需要根据具体元件的封装和焊接要求,选择合适的处理方式,且需要注意细节,以确保焊接效果最佳。 秋DFM软件是国内首款免费PCB可制造性和装配分析软件,拥有 300万+元件库 ,可轻松高效完成
    发表于 11-24 17:10

    秋干货】SATA硬件驱动器接口的可制造性问题详解

    PCB设计时,需要为接口提供个专门的电源和地层,并保证电源和地的连续性。 测试点与维修 为了方便测试和维修,需要在接口处设计些测试点,例如电源测试点、地测试点和信号测试点。 测试
    发表于 11-10 14:23

    6PCB设计指南

    布线。如果您以前从未使用过6电路板,或者遇到过难以解决的此类EMI问题,请继续阅读以了解些6P
    发表于 10-16 15:24 2033次阅读
    6<b class='flag-5'>层</b><b class='flag-5'>PCB</b><b class='flag-5'>叠</b><b class='flag-5'>层</b>设计指南

    [秋干货]可制造性拓展篇│HDI(盲、埋孔)板压合问题

    ,保护第一层,做第二线路; 第四步,压第三铜箔; 第五步,钻1-3盲孔; 第六步,保护第一层,做第三
    发表于 10-13 10:31

    如何正确的对PCB进行构建

    只有使用正确的PCB进行构建,高速设计才能成功运行。您的必须正确布置电源和接地层,为信号分配足够的
    的头像 发表于 10-05 16:12 860次阅读
    如何正确的对<b class='flag-5'>PCB</b><b class='flag-5'>叠</b><b class='flag-5'>层</b>进行构建