0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

8Gbps及以上高速信号PCB布线建议

凡亿PCB 来源:未知 2023-08-02 07:35 次阅读

8Gbps及以上高速信号PCB布线建议

—来源:瑞星微RK3588 PCB设计白皮书

如表1-1所示,RK3588芯片以下接口的信号能工作在8Gbps及以上速率,由于速率很高,PCB布线设计要求会更严格,在“PCBlayout 通用布线规范”的基础上,还需要根据本章节的要求来进行PCB布线设计。

e7a6a308-30c3-11ee-9e74-dac502259ad0.png

表1-1 RK3588 8Gbps及以上差分信号

高速信号布线时尽量少打孔换层,换层优先选择两边是GND的层面处理。尽量收发信号布线在不同层,如果空间有限,需收发信号走线同层时,应加大收发信号之间的布线距离。

针对以上高速信号还有如下方面的要求:

一、BGA 焊盘区域挖参考层

如果表1-1接口的工作速率≥ 8Gbps,建议在RK3588 BGA区域,挖掉这些信号正下方的L2层参考层以减小焊盘的电容效应。挖空尺寸R=10mil。

如果表1-1接口的工作速率低于8Gbps,例如DP接口只工作在1.4Gbps,那么不用挖BGA区域的参考层,如图1-1所示。

e7d80a6a-30c3-11ee-9e74-dac502259ad0.png

图 1-1PAD参考层挖空示意图

二、避免玻纤编织效应

PCB基板是由玻璃纤维和环氧树脂填充压合而成。玻璃纤维的介电常数大约是6,树脂的介电常数一般不到3。在路径长度和信号速度方面发生的问题,主要是由于树脂中的玻璃纤维增强编织方式引起的。较为普通的玻璃纤维编织中的玻璃纤维束是紧密绞合在一起的,因此束与束之间留出的大量空隙需要用树脂填充,PCB中的平均导线宽度要小于玻璃纤维的间隔,因此一个差分对中的一条线可能有更多的部分在玻璃纤维上、更少的部分在树脂上,另一条线则相反(树脂上的部分比玻璃纤维上的多)。这样会导致D+和D-走线的特性阻抗不同,两条走线的时延也会不同,导致差分对内的时延差进而影响眼图的质量。

e804486e-30c3-11ee-9e74-dac502259ad0.png

图1-2 差分线在玻璃纤维上的分部情况

当表1-1接口的信号速率达到8Gbps且走线长度超过1.5inch,需谨慎处理好玻纤编织效应。建议采用以下方式之一来避免玻纤编织效应带来的影响。

方式一:改变走线角度,如按 10°~ 35°;或PCB生产加工时,将板材旋转10°以保证所有走线都不与玻纤平行,如图1-3所示;

方式二:使用如图1-4走线(zigzag),下图中的W至少要大于3倍的玻纤编织间距。推荐值 W=60mil,θ=10°,L=340mil:

e82f2b4c-30c3-11ee-9e74-dac502259ad0.png

图1-3 差分走线与玻纤不平行

e858e8a6-30c3-11ee-9e74-dac502259ad0.png

图1-4 差分走线布线建议

三、差分过孔建议

1、高速信号尽量少打孔换层,换层时需在信号孔旁边添加GND过孔。地过孔数量对差分信号的信号完整性影响是不同的。无地过孔、单地过孔以及双地过孔可依次提高差分信号的信号完整性。

2、选择合理的过孔尺寸。对于多层一般密度的PCB设计来说,选用0.25mm/0.51mm/0.91mm(钻孔/焊盘/POWER隔离区)的过孔较好;对于一些高密度的PCB也可以使用0.20mm/0.46mm/0.86mm 的过孔,也可以尝试盲埋孔设计;

3、过孔中心距的变化对差分信号的信号完整性影响是不同的。对于差分信号,过孔中心距过大或过小均会对信号完整性产生不利影响。

4、如果表1-1接口的工作速率≥8Gbps,那么这些接口差分对的过孔尺寸建议根据实际叠层进行仿真优化。

以下给出基于EVB一阶HDI叠层的过孔参考尺寸:

R_Drill=0.1mm (钻孔半径)

R_Pad=0.2mm (过孔焊盘半径)

D1:差分过孔中心间距

D2:表层到底层的反焊盘尺寸

D3:信号过孔与回流地过孔的中心间距

e87c67f4-30c3-11ee-9e74-dac502259ad0.png

表1-2差分过孔的参考尺寸

e895288e-30c3-11ee-9e74-dac502259ad0.png

图1-5 差分过孔打孔建议

四、耦合电容优化建议

1、耦合电容的放置,按照设计指南要求放置。如果没有设计指南时,若信号是IC到IC,耦合电容靠近接收端放置;若信号是IC到连接器,耦合电容请靠近连接器放置;

2、尽可能选择小的封装尺寸,减小阻抗不连续;

3、如果表 1-1接口的信号工作速率≥8Gbps,那么这些接口的差分隔直电容建议按如下方式进行优化。 1)根据接口选择挖空一层或者两层地平面,如果挖空电容焊盘正下方L2地参考层,需要隔层参考,即L3 层要为地参考层;

2)如果挖空L2和L3地参考层,那么L4层要为地参考层。挖空尺寸需根据实际叠层通过仿真确定;以下给出基于EVB一阶HDI叠层的参考尺寸。

e8ae857c-30c3-11ee-9e74-dac502259ad0.png

表1-3耦合电容焊盘挖空尺寸参考值

D1:差分耦合电容之间的中心距;L:挖空长度; H:挖空宽度。

4、在耦合电容四周打4个地通孔以将 L2~L4 层的地参考层连接起来,如图1-6所示。

e8e086b2-30c3-11ee-9e74-dac502259ad0.png

图1-6 耦合电容的挖空与GND孔的放置

五、ESD优化建议

1、ESD保护器件的寄生电容必须足够低,以允许高速信号传输而不会降级。

2、ESD需放置在被保护的IC之前,但尽量与连接器/触点PCB侧尽量靠近;放置在与信号线串联任何电阻之前;放置在包含保险丝在内的过滤或调节器件之前。

3、如果表1-1的接口的信号工作速率≥8Gbps,那么这些接口的差分对ESD器件建议按以下方式优化。挖空ESD焊盘正下方L2和L3地参考层,L4层作为隔层参考层,需要为地平面。挖空尺寸需结合 ESD型号并根据实际叠层通过仿真确定。

以下给出基于基于EVB一阶HDI叠层的所用 ESD型号为ESD73034D 的参考尺寸。

e90f9e0c-30c3-11ee-9e74-dac502259ad0.png

表1-4 ESD器件焊盘挖空参考尺寸

4、同时在每个ESD四周打 4 个地通孔以将 L2~L4 层的地参考层连接起来,如图1-7所示。

e92cc1ee-30c3-11ee-9e74-dac502259ad0.png

图1-7 ESD布线情况示意

六、连接器优化建议

1、在连接器内走线要中心出线。如果高速信号在连接器有一端信号没有与GND相邻PIN时,设计时应在其旁边加GND孔。

2、如果表1-1接口的信号工作速率≥8Gbps,那么这些接口的连接器要能符合相应的标准要求(如HDMI2.1/DP1.4/PCI-E3.0协议标准)。推荐使用这些厂商的连接器:Molex、Amphenol、HRS等等。

3、根据接口选择挖空一层或者两层地平面,如果挖空连接器焊盘正下方的L2地参考层,需隔层参考,即L3层要作为地参考层;如果挖空L2和L3的地参考层,那么L4层需要为地平面,作为隔层参考层。挖空尺寸需结合连接器型号并根据实际叠层通过仿真确定。

4、建议在连接器的每个地焊盘各打2个地通孔,且地孔要尽可能靠近焊盘。

以下给出基于EVB一阶HDI叠层的挖空参考尺寸。

e964d0b6-30c3-11ee-9e74-dac502259ad0.png

表1-5连接器焊盘挖空尺寸参考值

连接器推荐布线方式:

e988ea00-30c3-11ee-9e74-dac502259ad0.png

图1-8 DP连接器布线示意

e9aed620-30c3-11ee-9e74-dac502259ad0.png

图1-9 Type-C连接器布线示意

e9cb4abc-30c3-11ee-9e74-dac502259ad0.png

图1-10 HDMI2.1连接器布线示意

e9ed6340-30c3-11ee-9e74-dac502259ad0.png

图1-11 PCI-E3.0连接器布线示意

声明: 本文转载自瑞星微,如涉及作品内容、版权和其它问题,请于联系工作人员微(prrox66),我们将在第一时间和您对接删除处理!投稿/招聘/广告/课程合作/资源置换请加微信:13237418207

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4316

    文章

    22988

    浏览量

    396123

原文标题:8Gbps及以上高速信号PCB布线建议

文章出处:【微信号:FANYPCB,微信公众号:凡亿PCB】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    高速PCB信号完整性设计与分析

    高速PCB信号完整性设计与分析
    发表于 09-21 11:51 0次下载

    高速ADC PCB布局布线技巧分享

    高速模拟信号链设计中,印刷电路板(PCB)布局布线需  要考虑许多选项,有些选项比其它选项更重要,有些选项  则取决于应用。最终的答案各不相同,但在所有情况下,  设计工程师都应尽量
    的头像 发表于 07-24 08:42 750次阅读
    <b class='flag-5'>高速</b>ADC <b class='flag-5'>PCB</b>布局<b class='flag-5'>布线</b>技巧分享

    DS80PCI810低功耗8Gbps 8通道线性中继器数据表

    电子发烧友网站提供《DS80PCI810低功耗8Gbps 8通道线性中继器数据表.pdf》资料免费下载
    发表于 07-11 09:56 0次下载
    DS80PCI810低功耗<b class='flag-5'>8Gbps</b> <b class='flag-5'>8</b>通道线性中继器数据表

    SN75LVPE802双通道8Gbps SATA Expres均衡器和转接驱动器数据表

    电子发烧友网站提供《SN75LVPE802双通道8Gbps SATA Expres均衡器和转接驱动器数据表.pdf》资料免费下载
    发表于 07-02 09:23 0次下载
    SN75LVPE802双通道<b class='flag-5'>8Gbps</b> SATA Expres均衡器和转接驱动器数据表

    高速pcb布线规则有哪些

    高速pcb布线规则有哪些 高速PCB布线规则 摘要:随着电子技术的快速发展,
    的头像 发表于 06-10 17:33 753次阅读

    pcb电源布线规则分享 PCB电源布线的六大技巧

    PCB电源布线是印刷电路板设计中非常重要的一环。电源布线的好坏直接影响到电路的稳定性和性能。本文将介绍几个PCB电源布线的技巧,帮助大家在设
    发表于 05-16 11:50 1716次阅读

    高速PCB设计,信号完整性问题你一定要清楚!

    的布局、高速信号布线等因素,都会引起信号完整性问题,导致系统工作不稳定,甚至完全不工作。 PCB信号
    的头像 发表于 04-07 16:58 488次阅读

    pcb设计布局布线原则及规则

    的不良影响。在进行PCB布线设计时,需要遵循一定的规则和原则,下面我们将会介绍PCB设计中的六大布线规则。 PCB设计六大
    的头像 发表于 01-22 09:23 2047次阅读

    pcb关键信号怎么样去布线

    高速信号布线电路往往集成度较高,布线密度大,采用多层板既是布线所必须的,也是降低干扰的有效手段。合理选择层数能大幅度降低印板尺寸,能充分利用
    发表于 01-03 15:09 456次阅读
    <b class='flag-5'>pcb</b>关键<b class='flag-5'>信号</b>怎么样去<b class='flag-5'>布线</b>

    PCB设计必备:31条布线技巧

    连接,或者进行削盘处理,以免破坏平面完整性,如下图所示。 PCB布线需要包地处理时,推荐包地方式如下,如下图所示,L为包地线地过孔间隔;D为包地线距离信号线之间的间距,建议≥4*W。
    发表于 12-25 11:58

    PCB设计必备:31条布线技巧!

    连接,或者进行削盘处理,以免破坏平面完整性,如下图所示。 PCB布线需要包地处理时,推荐包地方式如下,如下图所示,L为包地线地过孔间隔;D为包地线距离信号线之间的间距,建议≥4*W。
    发表于 12-25 11:56

    高速信号是否需要走圆弧布线

    高速信号是否需要走圆弧布线
    的头像 发表于 11-27 14:25 1124次阅读
    <b class='flag-5'>高速</b><b class='flag-5'>信号</b>是否需要走圆弧<b class='flag-5'>布线</b>

    PCB布线设计注意事项

    关键信号线优先:电源、摸拟小信号高速信号、时钟信号和同步信号等关键
    的头像 发表于 11-27 09:03 1371次阅读

    在布局、布线中如何处理才能保证50M以上信号的稳定性?

    在布局、布线中如何处理才能保证50M以上信号的稳定性? 布局和布线是确保电子设备的信号稳定性的关键步骤。在保证50M
    的头像 发表于 11-24 14:51 567次阅读

    如何解决高速信号的手工布线和自动布线之间的矛盾?

    如何解决高速信号的手工布线和自动布线之间的矛盾? 高速信号的手工
    的头像 发表于 11-24 14:38 601次阅读