0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

3D DRAM时代即将到来,泛林集团这样构想3D DRAM的未来架构

半导体芯科技SiSC 来源:半导体芯科技SiSC 作者:半导体芯科技SiS 2023-08-08 14:24 次阅读

SEMulator3D将在半导体器件设计和制造中发挥重要作用

作者:泛林集团 Semiverse Solutions 部门 SEMulator3D®应用工程总监Benjamin Vincent

动态随机存取存储器 (DRAM) 是一种集成电路,目前广泛应用于需要低成本和高容量内存的数字电子设备,如现代计算机、显卡、便携式设备和游戏机。

技术进步驱动了DRAM的微缩,随着技术在节点间迭代,芯片整体面积不断缩小。DRAM也紧随NAND的步伐,向三维发展,以提高单位面积的存储单元数量。(NAND指“NOT AND”,意为进行与非逻辑运算的电路单元。)

l 这一趋势有利于整个行业的发展,因为它能推动存储器技术的突破,而且每平方微米存储单元数量的增加意味着生产成本的降低。

l DRAM技术的不断微缩正推动向使用水平电容器堆叠的三维器件结构的发展。

行业由2D DRAM发展到3D DRAM预计需要多长时间?以目前的技术能力来看,需要5到8年。与半导体行业的许多进步一样,下一阶段始于计划。或者说,在DRAM领域,下一阶段始于架构。

泛林集团正在使用SEMulator3D®计算机仿真软件构想3D DRAM的架构,来探索DRAM的未来。SEMulator3D®计算机仿真软件通常通过模拟实际晶圆制造的过程来虚拟加工半导体器件。以下是我们对3D DRAM架构的设想,涉及六个方面:

l 微缩问题

l 堆叠挑战

l 面积缩小

l 创新连接

l 通孔阵列

l 工艺要求

微缩问题

DRAM单元电路由一个晶体管和一个电容器组成。晶体管负责传输电流,使信息(位)能够被写入或读取,而电容器则用于存储位。

DRAM结构由被称为“位线(BL)”的导电材料/结构组成,位线提供注入晶体管的载流子(电流)。晶体管就像一个闸门,可以打开(接通)或关闭(断开),以保持或停止电流在器件内的流动。这种栅极状态由施加在被称为“字线(WL)”的接触导电结构上的电压偏置来定义。如果晶体管导通,电流将流过晶体管到达电容器,并存储在电容器中。

电容器需要有较高的深宽比,这意味着它的高度远大于宽度。在一些早期的DRAM中,电容器的有源区被嵌入到硅衬底中。在最近几代DRAM中,电容器则是在晶体管顶部进行加工。

wKgaomTR34aAf0yiAADwanTB2Qs181.jpg

一个区域内可存储的位数或者说单位存储单元的平均面积对微缩至关重要。目前(见上图D1z),每个存储单元的面积约为20.4E-4µm2。很快,通过增高电容器减小面积以提高位密度(即进一步减小单位存储单元面积)的方法将变得不可行,因为用于电容器制造的刻蚀和沉积工艺无法处理极端(高)的深宽比。

上图显示,半导体行业预计能够在单位存储单元面积达到约10.4E-4µm2前(也就是大约5年后)维持2D DRAM架构。之后,空间不足将成为问题,这很可能提升对垂直架构也就是3D DRAM的需求。

堆叠挑战

为了推进DRAM微缩,很自然地需要将2D DRAM组件侧放并堆叠起来。但这面临几个难题:

l 水平方向需要横向刻蚀,但由于凹槽尺寸差异很大,横向刻蚀非常困难。

l 在堆栈刻蚀和填充工艺中需要使用不同的材料,这给制造带来了困难。

l 连接不同3D组件时存在集成难题。

最后,为了让这一方案更具竞争力,需要缩短电容器(Cap)的长度(电容器的长度不能和高度一样)并进行堆叠,以提升单位面积的存储单元数量。

wKgZomTR34aAASP1AAJIiVyMDeo968.jpg

2D DRAM架构垂直定向视图(左图)。将其翻转并将结构堆叠在一起(右图)的做法不可行的主要原因是需要刻蚀横向空腔,并将其以不同的横向深度填充到硅有源区中。

wKgaomTR34eAWwf-AAKTQ3LaouY801.jpg

想象一下,上图表示的结构不变,将其顺时针旋转90度,结构将处于自上而下的视图中。在这个方向上,可以堆叠纳米薄片。但同样,这种情况下,原始设计显示的区域非常密集,因此位线和电容器需要自上而下地进行工艺处理,并且距离很近。要实现这种方向的堆叠 (3D),需要重新设计架构。

重新构想的架构

我们的团队使用泛林集团SEMulator3D进行了几处更改,在减小硅区域的同时为电容器的工艺处理提供更多空间,从而缩小纳米薄片的面积。

wKgZomTR34eAEFY2AABnqkufK2Q635.jpg

wKgaomTR34iAfx7EAABhKnDcMRM152.jpg

wKgZomTR34mAKnknAADJ--Ud5Xg812.jpg

首先,我们将位线移到了纳米薄片的另一侧,使电流通过晶体管栅极穿过整个纳米薄片,这能够从总体上增加电容器工艺处理的空间,并减小硅区域的面积。

其次,我们引入栅极全包围晶体管,以进一步缩小硅有源区。此外,我们还将曾经又窄又高的电容器变得又短又宽。之所以能够做到这一点,是因为把位线移到架构的中心,从而获得了更多空间。

wKgaomTR34mASZu7AADe2swb_as109.jpg

最后,我们通过在位线接触点两侧放置晶体管/电容器的方式增加每个位线接触点的晶体管/电容器数量(没有理由将每条位线的晶体管数量限制在两个以内)。之后,就可以堆叠这种重新配置(如上图自上而下的视图所示)的纳米薄片了。

wKgaomTR34qAPyeFAAFWjitX6UE910.jpg

堆叠3D DRAM的第一次迭代有28层高(上图),将比现在的D1z高两个节点(单位存储单元面积约13E-4µm2)。当然,层数越多,位数越多,密度也就越大。

创新连接

3D DRAM的新架构只是一个开始。除了配置之外,还必须就金属化和连接性做出改变。

我们在设计中提出了几种新的方法来促使电流通过中央的位线堆叠,包括连接各层的水平MIM(金属-绝缘层-金属)电容器阵列,以及将栅极包裹在硅晶体管周围(栅极全包围)。其原理是,当电流通过时,只有目标位线(层)被激活。在被激活的层中,电流可以连接到正确的晶体管。

28层3D纳米薄片的关键组件包括:

l 一叠栅极全包围纳米薄片硅晶体管

l 两排晶体管之间的位线层

l 24 个垂直字线

l 位线层和晶体管之间、晶体管和电容器之间的互连

l 水平MIM(金属-绝缘层-金属)电容器阵列

wKgZomTR34uAV7SaAAGtYn2lr_c493.jpg

通孔阵列

为了避免3D NAND中使用的台阶式结构的局限性,我们建议引入穿过硅堆栈层且可以在特定层停止(每层一个通孔)的通孔阵列结构,将接触点置于存储单元内部。沟槽制作完成后,我们引入只存在于侧墙的隔离层。

高沟槽用于引入刻蚀介质以去除硅,然后在空沟槽中引入导电金属。其结果是,顶部的每个方格(下面最后三张图片中的浅绿色和紫色方框)只与下面的一层连接。

wKgaomTR34uALKT5AAG2xh49i5c936.jpg

wKgZomTR34yAI2c_AAGquEkV0lo342.jpg

位线接触图形化

工艺要求

这一虚拟工艺中涉及到的几个模块需要独特且创新的工艺。迄今为止,对于此类路径的探索,变量都是通过物理测试发现和完善的。使用Semulator3D,我们可以实现对这些参数的虚拟优化调整。

我们的实验使工艺要求方面对规格的要求非常严格。刻蚀和沉积专家可能会对我们的模型要求感到震惊:例如,在我们的架构中,需要刻蚀和填充关键尺寸为30nm、深度为2µm的沟槽。

3D DRAM是一种前沿设计,要求采用从未见过或尝试过的工艺和设计,这是从概念走向原型的唯一途径。我们可以进一步推进实验,以了解不同晶圆之间的工艺差异。

未来趋势

3D DRAM技术有望成为推动DRAM微缩的关键因素。单位存储单元面积和电容器尺寸(长度)之间的适当平衡需要通过各种工艺/设计优化来确定,就如上述的这些方案。

通过虚拟加工新架构设计的原型,测试不同存储密度下的不同DRAM设计方案,并为可以帮助制造未经测试器件技术的单位工艺提升规格要求,SEMulator3D可以在制造中发挥重要作用。

这项研究是未来技术评估的起点,有助于确定详细的工艺和设备规格要求、可制造性和良率分析,并因此助力工艺可用性和变异性、技术性能以及面积和成本方面的分析。

审核编辑 黄宇

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • DRAM
    +关注

    关注

    40

    文章

    2314

    浏览量

    183471
  • 泛林集团
    +关注

    关注

    0

    文章

    58

    浏览量

    11801
收藏 人收藏

    评论

    相关推荐

    为了延长DRAM存储器寿命 必须短时间内采用3D DRAM

    为了要延长DRAM这种内存的寿命,在短时间内必须要采用3D DRAM解决方案。什么是3D超级DRAM (Super-
    发表于 03-17 09:42 3074次阅读
    为了延长<b class='flag-5'>DRAM</b>存储器寿命 必须短时间内采用<b class='flag-5'>3D</b> <b class='flag-5'>DRAM</b>

    物理网时代即将到来

    物理网时代即将到来了,那对于物联网来说,下面哪项才是最重要的呢?
    发表于 07-23 15:21

    我国即将建立3D标准体系

    我国即将建立3D标准体系 3D电影《阿凡达》带动的3D热尚未退去,今日英超联赛即将3D直播的
    发表于 02-03 10:07 668次阅读

    Sematech与合作伙伴联手克服未来3D晶片技术挑战

    美国半导体科技研发联盟 Sematech 旗下的3D Enablement Center (3DEC)与美国半导体产业协会(SIA)、Semiconductor Research Corp. (SRC),日前共同定义出了wide I/O
    发表于 12-22 09:35 510次阅读

    3D电视与3D电影的差别与未来

    3D电视和我们很熟悉的3D电影有什么差别呢,它的未来会怎样,大范围普及还有多远?
    发表于 07-17 16:17 3895次阅读

    3D XPoint的原理解析 NAND和DRAM为什么拼不过它

    ; (2)成本只有DRAM的一半; (3)使用寿命是NAND的1000倍; (4)密度是传统存储的10倍; 而得益于这些优势,3D Xpoint能被广泛应用在游戏、媒体制作、基因组测序、金融服务交易和个体化治疗等领域。以上只是
    发表于 04-19 14:09 5.1w次阅读
    <b class='flag-5'>3D</b> XPoint的原理解析 NAND和<b class='flag-5'>DRAM</b>为什么拼不过它

    关于3D超级DRAM技术简单剖析

    就算3D NAND的每位元成本与平面NAND相比较还不够低,NAND快闪存储已经成功地由平面转为3D,而DRAM还是维持2D架构;在此同时,
    发表于 10-28 10:17 5007次阅读

    如何看待3D DRAM技术?

    3D NAND ‘Punch & Plug’ 方法现在已广为人知,因此只要不使用任何新材料,使用此工艺的 DRAM 应该能够快速量产。
    发表于 05-31 11:41 600次阅读

    三星电子在硅谷设立下一代3D DRAM研发实验室

    近日,三星电子宣布在硅谷设立下一代3D DRAM研发实验室,以加强其在存储技术领域的领先地位。该实验室的成立将专注于开发具有更高性能和更低功耗的3D DRAM,以满足不断增长的数据存储
    的头像 发表于 01-31 11:42 779次阅读

    三星2025年后将首家进入3D DRAM内存时代

    在Memcon 2024上,三星披露了两款全新的3D DRAM内存技术——垂直通道晶体管和堆栈DRAM。垂直通道晶体管通过降低器件面积占用,实现性能提升;
    的头像 发表于 04-01 15:43 593次阅读

    三星电子:2025年步入3D DRAM时代

    据分析师预测,DRAM行业将于2030年前缩减工艺至10nm以下,然而当前的设计已无法在此基础上进行延伸,故而业内开始寻求如3D DRAM等新型存储器解决方案。
    的头像 发表于 04-03 15:48 464次阅读

    3D DRAM进入量产倒计时,3D DRAM开发路线图

    目前,各大内存芯片厂商,以及全球知名半导体科研机构都在进行3D DRAM的研发工作,并且取得了不错的进展,距离成熟产品量产不远了。
    发表于 04-17 11:09 789次阅读
    <b class='flag-5'>3D</b> <b class='flag-5'>DRAM</b>进入量产倒计时,<b class='flag-5'>3D</b> <b class='flag-5'>DRAM</b>开发路线图

    三星已成功开发16层3D DRAM芯片

    在近日举行的IEEE IMW 2024活动上,三星DRAM部门的执行副总裁Siwoo Lee宣布了一个重要里程碑:三星已与其他公司合作,成功研发出16层3D DRAM技术。同时,他透露,竞争对手美光也已将其
    的头像 发表于 05-29 14:44 800次阅读

    SK海力士五层堆叠的3D DRAM生产良率达到56.1%

    )提交了一份关于3D DRAM(三维动态随机存取存储器)的详细研究论文。该论文不仅揭示了SK海力士在3D DRAM领域取得的显著进展,更向世界展示了其在这一
    的头像 发表于 06-24 15:35 767次阅读

    SK海力士5层堆叠3D DRAM制造良率已达56.1%

    在全球半导体技术的激烈竞争中,SK海力士再次展示了其卓越的研发实力与创新能力。近日,在美国夏威夷举行的VLSI 2024峰会上,SK海力士宣布了其在3D DRAM技术领域的最新研究成果,其中5层堆叠的3D
    的头像 发表于 06-27 10:50 635次阅读