0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

多相结构采样率变换器的FPGA实现

FPGA设计论坛 来源:未知 2023-08-08 18:05 次阅读
wKgZomToP8yAAYqiAAAAn4YuUA8135.pngwKgZomToP8yAF2ggAAAAn4YuUA8648.png

点击上方蓝字关注我们

wKgZomToP8yAM1FrAAAAn4YuUA8456.pngwKgZomToP8yAF50qAAAAn4YuUA8273.png

wKgZomToP8yAPDq3AAAC9hV8I20413.png

FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。FPGA的结构灵活,其逻辑单元、可编程内部连线和I/O单元都可以由用户编程,可以实现任何逻辑功能,满足各种设计需求。其速度快,功耗低,通用性强,特别适用于复杂系统的设计。使用FPGA还可以实现动态配置、在线系统重构(可以在系统运行的不同时刻,按需要改变电路的功能,使系统具备多种空间相关或时间相关的任务)及硬件软化、软件硬化等功能。

1 有理数采样率变换器的原理

从概念上讲,采样率变换器可以通过数/模转换,再对模拟信号进行给定频率的模/数转换得到。在实际的系统中,通过在数字域利用抽取和内插运算实现是一种更为合理和有效的手段。

抽取是降低采样率的方法。在时域上,D倍(D为抽取因子)抽取就是从原始序列中每隔D-1个样点取出一个构成新的数字序列。在频域上,这一运算可以看成是频谱的压缩, 即原来以Ω sat1为周期的频谱变为以Ω sat2为周期的频谱。为避免可能引起的混迭失真,抽取前应使原信号通过一个低通滤波器。其抽取的示意图及实现框图如图1所示。

wKgZomToP82AVlZXAAAtp61h8mA495.png

内插是提高采样率的方法。实际的内插系统由两部分构成:(1)零值插值器。设插值因子为I, I倍零值内插就是在原始序列任意两个样本间加入I-1个零值样本。在频域上,频谱进行了扩张,即原来以Ω sat1为周期的频谱变为以Ω sat2为周期的频谱。从Ω c到Ω sat2-Ω c的频带被称为镜像频谱。(2)低通滤波器。信号经过此滤波器后,镜像频谱被滤去,从而得到采样率提高的信号序列。内插图示及实现框图如图2所示。

wKgZomToP82AXmAVAAA1mrg-eFw022.png

利用抽取系统和内插系统的级连,就可以得到有理数采样率转换器的基本方案。一般地,对于 I/D 倍数的有理数采样变换,通过先内插后抽取的方法,可以得到如图3所示的实现框图。图3(a)中的第二部分和第三部分是两个低通滤波器的级连,因而总的滤波效果等效为通带边缘较低的低通滤波器,合并后得到框图3(b)。

wKgZomToP82AetGTAAAQPbtuW2w999.png

然而,对于上述三个系统,利用原始框图直接实现并不是一个很好的方案。如从图3可以看出,该系统主要的运算量在滤波器的实现部分,图3(b)中滤波器的采样率为 F3=I,F1=DF2, 滤波运算是在采样率的部分实现的,这是不经济的。换一种说法,比如对后两级的系统,经滤波后的序列每D个样本中仅有一个是实际需要的,而D-1样本的运算被丢弃了。

2 FIR滤波器的多相分解与多采样率系统网络变换

FIR(Finite Impulse Response)滤波器:有限长单位冲激响应滤波器,是数字信号处理系统中基本的元件,它可以在保证任意幅频特性的同时具有严格的线性相频特性,同时其单位抽样响应是有限长的,因而滤波器是稳定的系统。因此,FIR滤波器在通信、图像处理、模式识别等领域都有着广泛的应用。数字集成电路FIR滤波器是使用单片通用数字滤波器集成电路,这种电路使用简单,但是由于字长和阶数的规格较少,不易完全满足实际需要。虽然可采用多片扩展来满足要求,但会增加体积和功耗,因而在实际应用中受到限制。

利用FIR滤波器的多相分解[1~2]及多采样率系统网络结构的变换[1],可以得到降低了运算代价的采样率变换器的多相结构。

FIR滤波器的多相分解是指将数字滤波器H(z)可分解为若干个不同的组。设H(z)的转移函数为:

wKgZomToP82ARbkRAAADXr5eVIg821.png

式中,N为滤波器长度,设N为D的整数倍, 即N/D=Q, Q为整数,可将冲激响应h(n)分成D个组,且有:

wKgZomToP82AXG43AAAMKKIMNKY318.png

对于多采样率网络,存在下面几个等效变换:

T1: 抽取与乘常数可以换位。

T2: 零值插值和乘常数可以换位。

T3:两个信号先分别抽取然后相加,以及先相加然后抽取等效。

T4:抽样率相同的两个信号先分别零值内插(内插因子相等)然后相加,以及先相加然后零值内插等效。

T5:如果I和D 互质,则抽取与内插可以交换。

此外,Nobel关系式[3]给出了抽取/内插与滤波器级连时如图4所示的等效变换。

wKgZomToP82APJLLAAAWpqyqpsI308.png

Nobel 关系式的意义在于:在抽取与滤波级连时,首先进行抽取运算,可以把滤波器的长度降低一个D因子;内插与滤波级连时,首先进行滤波运算,可以使滤波器的的长度降低一个I因子。

3 采样率变换器的多相表示结构

变换器,是将信源发出的信息按一定的目的进行变换。矩阵式变换器是一种新型的交-交电源变换器。和传统的变换器相比,它具有如下优点:不需要中间直流储能环节;能够四象限运行;具有优良的输入电流波形和输出电压波形;可自由控制的功率因数。其特点才为人们所关注和研究。普遍使用的是半控功率器件晶闸管。采用这种器件组成矩阵式变换器,控制难度是很高的。矩阵式变换器的硬件特点是要求。阵式变换器已成为电力电子技术研究的热点之一,并有着广泛的应用前景。

通过对图1中的整数倍速抽取器系统进行多相分解(分解式1),然后依次进行T3及Nobel变换(抽取),可以得到抽取系统的多相结构。此结构中滤波器将在F2=F1/D的采样率下进行,也就是说,对于给定的芯片和滤波器结构,滤波器能达到时钟频率相同时,该结构能处理的带宽是图1的D倍,或者说对相同采样率的数据,该结构对滤波器时钟频率的要求降低为原来的1/D,因而是一种高效的实现方式。

类似地,对图2中的整数内插系统进行多相分解(分解式2),并依次进行T4及Nobel变换(零内插),以得到整数内插的多相结构,通过变换,将以F1=F2/I的采样率进行滤波运算。

分数倍采样率转换器的多相结构有多种实现方案。

(1)如果I与D不互质,可以利用已经得到的多相结构,然后与抽取或内插级连实现。如图3(b)中可以把前两部分用图5的多相结构实现或把后两部分用图6的多相结构实现,具体选择时可参考D与I的数值。

(2)如果I与D互质,则可以转化为更为高效的多相结构[1,4].图7即是I、D互质时的一种高效结构。这一结构的推导利用了多相分解的分解式1和分解式2、T1~T5以及两数互质时的欧几里德公式(若I、D互质,则存在整数p、q,使得pI+qD=1)。这样的结构不是的,通过多采样率系统的网络变换,还可以得到其他的结构。在此结构中,滤波器运算是在F4的采样率中进行的,且有F4=F1/D=F2/I,与初的形式相比,滤波器的时钟频率相同时,处理带宽增大为原来的I×D倍。

wKgZomToP82ALiScAAAcEeqsMqU392.png

wKgZomToP82AfrV4AAAbmColxQo356.png

wKgZomToP86Ac1b3AAAhCd5rG8Q366.png

该多相结构中的Rm,n(z4)可以由原始滤波器经过两次多相分解而求得。特殊地,如果有滤波器的级数N=DI,则 Rm,n(z4)=h[(n+1)I-(m+1)T3],为原始滤波器某一项的系数。

4 FPGA设计与验证

由于整数倍抽取和内插的实现过程可以包含在分数采样率变换器的实现过程中,因此下面只讨论I、D互质的有理数采样率变换器的实现。

根据图7的多相结构,对于I、D互质的分数抽样率转化系统,可以分解为四个模块:

(1)输入与延时链模块。这部分的时钟周期应该为T1.

(2)R0~RI-1的延时与抽取模块。注意:抽取器只是在第0,D,……,N×D个时钟周期让信号通过,其他时钟周期阻隔信号。若已知延时与抽取链的功能,则可用一个如图8(a)所示的多相选择开关来实现,而图8(b)给出了该电路的一种实现方案,其中TClk_T4 =DTclk_T1,T4为模块3的时钟周期。

(3)本系统为关键的部分是第三部分。该部分是运算的主体部分,对整个系统的资源利用率和时钟性能有很大的影响。该模块需要实现的是I×D个FIR滤波器。对于给定的设计,这些滤波器的系数是常数,可由如下方法得到:

①根据低通滤波器的要求,用Matlab的FDAtool计算出滤波器的系数,并使其阶数N=M×I×D,M为正整数,可根据滤波器的需要选取。

②利用多相分解公式计算每个滤波器的系数。

③把所得到的数字进行定点化处理(比如系数同乘以2 048,取整,待计算出结果后右移11位)。

对于常系数的FIR滤波器,在FPGA实现时,有多种可以选择的方式以降低复杂性。在本设计中,采用简化的加法器图[3]来实现,避免了使用资源代价较大的通用乘法器,同时提高了系统的整体性能。表1给出了一个测试系统的资源与性能对比(使用了Altera公司的EP1C3T144C6芯片及Quartus II 5.1版本进行综合)。

(4)第四部分是与第二部分类似的模块。零内插器的特点是某个时钟周期有用信号通过,其余时钟周期通过零值,因而内插与延时相加模块也可用一个多相选择开关来实现。内插与延时相加模块实现电路图如图10所示。

wKgZomToP86AbGHbAAAjOgm6JbU006.png

wKgZomToP86Aby2tAAAcEAm9NbI725.png

wKgZomToP86AJT_vAAASlbwwPoE252.png

wKgZomToP86AaIKbAAB2GWnpCjc595.png

wKgZomToP86AaIKbAAB2GWnpCjc595.png

图11给出了一个D=3、I=4、N为12时的分数采样率变换的部分仿真结果(Modelsim 6.1)。其中,滤波器系数定点化为12位补码,输入、输出数据为12位补码整数, 测试输入序列为20kHz的正弦波波形序列,采样率为600kHz,输出为800kHz采样的正弦波序列。通过把输入输出序列保存并做FFT变换,可以得到两者的实际频率相同的结论。

利用FIR滤波器的多相分解及多采样率网络变换技术,本文介绍了一种有理数采样率变换器的高效多相结构,并结合FPGA芯片的结构进行了实现与优化。文中的一些方法也适用于其他多采速率系统的设计。

wKgZomToP86AMligAAAJM7aZU1A121.png

有你想看的精彩 至芯科技FPGA就业培训班——助你步入成功之路、8月12号西安中心开课、欢迎咨询! 在FPGA上建立MATLAB和Simulink算法原型 基于FPGA的等效时间采样原理的实现

wKgZomToP86AUJ5yAABUdafP6GM490.jpg

扫码加微信邀请您加入FPGA学习交流群

wKgZomToP8-AJSzXAABiq3a-ogY868.jpgwKgZomToP8-ANLRcAAACXWrmhKE884.png

欢迎加入至芯科技FPGA微信学习交流群,这里有一群优秀的FPGA工程师、学生、老师、这里FPGA技术交流学习氛围浓厚、相互分享、相互帮助、叫上小伙伴一起加入吧!

点个在看你最好看


原文标题:多相结构采样率变换器的FPGA实现

文章出处:【微信公众号:FPGA设计论坛】欢迎添加关注!文章转载请注明出处。


声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • FPGA
    +关注

    关注

    1611

    文章

    21393

    浏览量

    595510

原文标题:多相结构采样率变换器的FPGA实现

文章出处:【微信号:gh_9d70b445f494,微信公众号:FPGA设计论坛】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    ADuCM361的ADC采样率和更新速率的区别?

    想问下ADuCM361的ADC采样率和更新速率的区别?看硬件手册和例程里都没找到adc的采样率,光看到设置更新速率,ADC采样率是固定的吗?还是和更新速率有关?
    发表于 01-11 06:40

    如何修改ADXL362的采样率

    你好!在使用ADXL362三轴加速度计的过程中,无论我如何根据用户手册的说明修改ODR值(我不确定这个值是不是指采样率),我发现采样率无法提高。如此低的采样率不能满足我的需求。我想知道如何提高ADXL362的
    发表于 12-27 06:35

    功率变换器的原理、结构和应用

    广泛应用。本文将详细介绍功率变换器的原理、结构和应用。 一、功率变换器的原理 功率变换器是通过电力电子器件实现的能量转换装置。电力电子器件,
    的头像 发表于 12-20 17:07 2501次阅读

    采样率的单位SPS是什么意思?

    ,由于采样输出是12位精度,想采得连续信号的数据时,串行总线上两次采样数据的间隔应是多少?外部提供时钟时,芯片手册里说的5MSPS的采样率又是怎么实现的?是否需要单独计算外部时钟的频率
    发表于 12-20 06:55

    采用AI引擎的超采样率数字傅立叶变换设计应用介绍

    电子发烧友网站提供《采用AI引擎的超采样率数字傅立叶变换设计应用介绍.pdf》资料免费下载
    发表于 12-14 16:25 9次下载
    采用AI引擎的超<b class='flag-5'>采样率</b>数字傅立叶<b class='flag-5'>变换</b>设计应用介绍

    AD9164能否实现8GSPS采样率10bit输出?

    AD9164能否实现8GSPS采样率10bit输出,谢谢,就用
    发表于 12-11 06:52

    EVAL-AD7175-2SDZ默认的采样率是多少,能否修改采样率,在哪修改?

    请问EVAL-AD7175-2SDZ 评估版整套产品使用时,默认的采样率是多少,能否修改采样率,在哪修改?或者不能修改在哪能够看到采样率
    发表于 12-08 07:07

    请问AD7607内部数字滤波的过采样率怎么理解?

    AD7607数据手册Page26上说,AD的过采样率通过OS[2:0]来配置,过采样率越大,AD7607内部数字滤波的截止频率越小。我搞不明白,过采样率为什么会影响数字滤波
    发表于 12-06 07:33

    AD7862在Linux嵌入式系统下如何实现最大采样率

    根据最新内核中的AD7949驱动程序只能实现单次数据采样,而使用触发中断采样,将很大的消耗处理资源,目前我们能够做到50ksps左右的
    发表于 12-06 07:17

    请问AD9684最低采样率到底是多少?

    关于AD9684最低采样率,数据手册有两处描述,但是不一致。请问AD9684最低采样率到底是多少?
    发表于 12-04 06:34

    AD9634采样率20MSPS以下时,不能正常工作怎么解决?

    (0xB寄存配置为0),但发现DCO管脚无任何输出 如果输入时钟提升到20MHz就正常了 我想实现12.5MSPS的采样率,确认一下AD9634能支持20MSPS以下的采样率么?我的
    发表于 12-01 06:31

    AD7609采样率的疑问求解

    你好,通过看AD7609数据手册,AD7609是一款18位、8通道、真差分、同步采样模数数据采集系统(DAS),有如下几个问题 1、手册里说吞吐速率为200KSPS是不是就是ADC芯片采样率
    发表于 11-30 08:24

    请问什么是异步采样率转换(ASRC)?

    请教下什么是异步采样率转换(ASRC)?
    发表于 11-29 06:56

    请问AD9254的采样率如何控制?

    AD9254,最大采样率为150M,最小在DCS开启时最小为20M,否则为10M。请问AD9254的采样率如何控制,选择,比如要实现80M,100M的采样率如何控制AD9254呢?还有
    发表于 11-27 14:25

    什么叫采样率 数字信号处理时钟与采样率的关系

    对于相同的信号周期(下述圆),每隔一段时间采样点移动一次为采样率,表格为三种不同采样率。由表知采样率1采样速度最慢,
    发表于 08-17 10:11 2918次阅读
    什么叫<b class='flag-5'>采样率</b> 数字信号处理时钟与<b class='flag-5'>采样率</b>的关系