0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

【华秋干货铺】电源PCB设计汇总

华秋电子 2023-08-10 15:57 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

在《PCB设计电源设计的重要性》一文中,已经介绍了电源设计的总体要求,以及不同电路的相关布局布线等知识点,那么本篇内容,小编将以RK3588为例,为大家详细介绍其他支线电源的PCB设计。

电源PCB设计

01

如下图(上)所示的滤波电容,原理图上靠近RK3588的VDD_CPU_BIG电源管脚绿线以内的去耦电容,务必放在对应的电源管脚背面,电容GND PAD尽量靠近芯片中心的GND管脚放置,如下图(下)所示。

其余的去耦电容尽量摆放在芯片附近,而且需要摆放在电源分割来源的路径上。

dd3d5e593605451fa9a2ba0b76672702~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=X67HlK0hPO3fisuWY9OsRyyO8lI%3D

22e1f5bb94d64fe68a1312526e4e479e~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=fWLNCT5Qfm%2FB0lzNEDofjBUwaWE%3D

02

RK3588芯片VDD_CPU_BIG0/1的电源管脚,保证每个管脚边上都有一个对应的过孔,并且顶层走“井”字形,交叉连接。

如下图是电源管脚扇出走线情况,建议走线线宽10mil。

5c6df1745e5d4a31b67fd4037adda112~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=lM5O1EWwUV4mG1a0ohi4VPLwwRg%3D

03

VDD_CPU_BIG0/1覆铜宽度需满足芯片的电流需求,连接到芯片电源管脚覆铜足够宽。

路径不能被过孔分割太严重,必须计算有效线宽,确认连接到CPU每个电源PIN脚路径都足够。

04

VDD_CPU_BIG的电源在外围换层时,要尽可能的多打电源过孔(12个及以上0.5*0.3mm的过孔),降低换层过孔带来的压降。

去耦电容的GND过孔要跟它的电源过孔数量保持一致,否则会大大降低电容作用。

05

VDD_CPU_BIG电流比较大需要双层覆铜,VDD_CPU_BIG 电源在CPU区域线宽合计不得小于 300mil,外围区域宽度不小于600mil。

尽量采用覆铜方式降低走线带来压降(其它信号换层过孔请不要随意放置,必须规则放置,尽量腾出空间走电源,也有利于地层的覆铜),如下图所示。

bc3f1ade9247466e807a511ac1aa41b2~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=6YT9DWr8NNbbJ1ck0CLuPSDsat0%3D

24ad3696c76d41c2b4c7875150e586e9~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=spKUcBZxH2iWMY9AxXcsP4eO5g4%3D

06

电源平面会被过孔反焊盘破坏,PCB设计时注意调整其他信号过孔的位置,使得电源的有效宽度满足要求。

下图L1为电源铜皮宽度58mil,由于过孔的反焊盘会破坏铜皮,导致实际有效过流宽度仅为L2+L3+L4=14.5mil。

5441b87982154286a7da4ef1a25d8874~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=z%2Bs6Vl0g%2F7u3Jt3PxR0j0xTUykM%3D

07

BIG0/1电源过孔40mil范围(过孔中心到过孔中心间距)内的GND过孔数量,建议≧12个,如下图所示。

8c9d6529a0484794b16f3a3a6a03c9f4~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=4%2BQ3aL3vxCopGsS2ioDShixFPNE%3D

08

BIG电源PDN目标阻抗建议值,如下表和下图所示。

2e2c36de8e2f4657ba990773c5bcc03e~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=mFiKtRvL%2FAyY853SQIDTOp%2BCs5Y%3D

6deeaabc83524c798c02cca13ac677e7~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=22Uq0v7GmV5tloYzqVFFFirCQko%3D

电源PCB设计

VDD_LOGIC

01

VDD_LOGIC的覆铜宽度需满足芯片的电流需求,连接到芯片电源管脚的覆铜足够宽。

路径不能被过孔分割太严重,必须计算有效线宽,确认连接到CPU每个电源PIN脚路径都足够。

02

如下图(上)所示,原理图上靠近RK3588的VDD_LOGIC电源管脚绿线以内的去耦电容,务必放在对应的电源管脚背面,电容的GND管脚尽量靠近芯片中心的GND管脚放置,如下图(下)所示。

其余的去耦电容尽量摆放在RK3588芯片附近,并摆放在电源分割来源的路径上。

061238649a3a49c3a71c56a3b9db8175~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=jFWYqfEoqVtE3QfuHH2SsvJSMEE%3D

4fedb31232e14d5e96fbb5aaf442274b~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=Ph8tM6rABMn0L%2BNOHWLRrIJytCA%3D

03

RK3588芯片VDD_LOGIC的电源管脚,每个管脚需要对应一个过孔,并且顶层走“井”字形,交叉连接,如下图所示,建议走线线宽10mil。

986e3926e79d43fbba60300cfb4b4ae1~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=nSNhT%2B%2FFbLSlVLlv%2BiKx9LqYMac%3D

04

BIG0/1电源过孔40mil范围(过孔中心到过孔中心间VDD_LOGIC电源在CPU区域线宽不得小于120mil,外围区域宽度不小于200mil。

尽量采用覆铜方式,降低走线带来压降(其它信号换层过孔请不要随意放置,必须规则放置,尽量腾出空间走电源,也有利于地层的覆铜),GND过孔数量建议≧12个。

8f3e9c7932264206b31380aab9ef1e0d~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=toISsgoXrjxKq0mRjInxfxIK0P8%3D

05

VDD_LOGIC的电源在外围换层时,要尽可能的多打电源过孔(8个以上10-20mil的过孔),降低换层过孔带来的压降。

去耦电容的GND过孔要跟它的电源过孔数量保持一致,否则会大大降低电容作用,如下图所示。

2ff3cac227cf495da46a45199351046f~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=HUzf%2BqxUDAL2Or4JF4Vl5IbKjyo%3D

06

电源过孔40mil范围(过孔中心到过孔中心间距)内的GND过孔数量,建议≧11个,如下图所示。

d9f3c1b6d35143e684d524369b1e792e~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=GU9IjYQ%2ByxGG2ts5icGBmRGnijM%3D

电源PCB设计

VDD_GPU

01

VDD_GPU的覆铜宽度需满足芯片的电流需求,连接到芯片电源管脚的覆铜足够宽。

路径不能被过孔分割太严重,必须计算有效线宽,确认连接到CPU每个电源PIN脚的路径都足够。

02

VDD_GPU 的电源在外围换层时,要尽可能的多打电源过孔(10个以上0.5*0.3mm的过孔),降低换层过孔带来的压降。

去耦电容的GND过孔要跟它的电源过孔数量保持一致,否则会大大降低电容作用。

03

如下图(上)所示,原理图上靠近RK3588的VDD_GPU电源管脚绿线以内的去耦电容务必放在对应的电源管脚背面,电容的GND PAD尽量靠近芯片中心的GND管脚放置,如下图(下)所示。

其余的去耦电容尽量摆放在RK3588芯片附近,并需要摆放在电源分割来源的路径上。

ba628ccb32f14bf884907ee651eeb79c~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=6qugp5E0AqqGNdEVAP11cIjIvOs%3D

fb93ceb4264f4a199432b7e224cc3259~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=DGLny8b5lIq15XfRaSqCWgpoXpE%3D

04

RK3588芯片VDD_GPU的电源管脚,每个管脚需要对应一个过孔,并且顶层走“井”字形,交叉连接,如下图所示,建议走线线宽10mil。

9493b3407798459793e02f146e3b910a~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=gr5va729Wm1DXb%2FUE%2BFiuM40yfM%3D

05

VDD_GPU电源在GPU区域线宽不得小于300mil,外围区域宽度不小于500mil,采用两层覆铜方式,降低走线带来压降。

9b73ba74d62d4c57b7542fbd826f7371~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=VbbXcWvSPlTUxKiR7%2BaN3eqewCU%3D

06

电源过孔40mil范围(过孔中心到过孔中心间距)内的GND过孔数量,建议≧14个,如下图所示。

0d4d983ea9454864b3b43362bf6da126~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=ecOp8fvmNwSPk0nR7ekJ5Qa2zYs%3D

设计完PCB后,一定要做分析检查,才能让生产更顺利,这里推荐一款可以一键智能检测PCB布线布局最优方案的工具:华秋DFM软件,只需上传PCB/Gerber文件后,点击一键DFM分析,即可根据生产的工艺参数对设计的PCB板进行可制造性分析。

华秋DFM软件是国内首款免费PCB可制造性和装配分析软件,拥有300万+元件库,可轻松高效完成装配分析。其PCB裸板的分析功能,开发了19大项,52细项检查规则,PCBA组装的分析功能,开发了10大项,234细项检查规则

基本可涵盖所有可能发生的制造性问题,能帮助设计工程师在生产前检查出可制造性问题,且能够满足工程师需要的多种场景,将产品研制的迭代次数降到最低,减少成本。

06f900ee41b547a98e81494b62521c42~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=%2BLW8sAuMQBQSQ5jsbrSpW9HSttE%3D

电源PCB设计

VDD_NPU

01

VDD_NPU的覆铜宽度需满足芯片的电流需求,连接到芯片电源管脚的覆铜足够宽。

路径不能被过孔分割太严重,必须计算有效线宽,确认连接到CPU每个电源PIN脚的路径都足够。

02

VDD_NPU的电源在外围换层时,要尽可能的多打电源过孔(7个以上0.5*0.3mm的过孔),降低换层过孔带来的压降。

去耦电容的GND过孔要跟它的电源过孔数量保持一致,否则会大大降低电容作用。

03

如下图(上)所示,原理图上靠RK3588的VDD_NPU电源管脚绿线以内的去耦电容务必放在对应的电源管脚背面,电容的GND PAD尽量靠近芯片中心的GND管脚放置,如下图(下)所示。

其余的去耦电容尽量摆放在RK3588芯片附近,并需要摆放在电源分割来源的路径上。

1aa6f4b08a0a4049bde5b900c3a006c0~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=TVxlfyhsVfz1wSbW7XdXy831dw4%3D

70e429fb5d834f759dbac27fd0080941~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=epoZxB45BiSpZAtFiq3ulpncBDk%3D

04

RK3588芯片VDD_NPU的电源管脚,每个管脚就近有一个对应过孔,并且顶层走“井”字形,交叉连接,如下图所示 ,建议走线线宽10mil。

d45b057de1fe4e7c83196803c71055a7~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=4V7votuKaCqRBoq6akvGt%2FNai0c%3D

05

VDD_NPU电源在NPU区域线宽不得小于300mil,外围区域宽度不小于500mil。

尽量采用覆铜方式,降低走线带来的压降(其它信号换层过孔请不要随意放置,必须规则放置,尽量腾出空间走电源,也有利于地层的覆铜)。

671dd34f96df4219a2a5ce8c5cf15250~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=e4x4SeA9Oi55PuHPT61Ks1Qs1JU%3D

06

电源过孔40mil范围(过孔中心到过孔中心间距)内的GND过孔数量,建议≧9个。

99ba892f9b2b4c0db1d778b4d32f4f6d~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=rNcO71ukgmYPfNt80mBOo%2FO8L%2Fo%3D

电源PCB设计

VDD_CPU_LIT

01

VDD_CPU_LIT覆铜宽度需满足芯片电流需求,连接到芯片电源管脚的覆铜足够宽。

路径不能被过孔分割太严重,必须计算有效线宽,确认连接到CPU每个电源PIN脚的路径都足够。

02

VDD_CPU_LIT的电源在外围换层时,要尽可能的多打电源过孔(9个以上0.5*0.3mm的过孔),降低换层过孔带来的压降。

去耦电容的GND过孔要跟它的电源过孔数量保持一致,否则会大大降低电容作用。

03

如下图(上)所示,原理图上靠近RK3588的VDD_CPU_LIT电源管脚绿线以内的去耦电容务必放在对应的电源管脚背面,电容的GND PAD尽量靠近芯片中心的GND管脚放置,如下图(下)所示。

其余的去耦电容尽量摆放在RK3588芯片附近,并需要摆放在电源分割来源的路径上。

9d717ddc3266436bafbec7822eb21808~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=1pUFMqKAJ9yWpbfLlOyDO%2Fe07dg%3D

4e8700c90a7d46f39d8503902db8d3f3~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=0aBD9ekqma%2BxIsw8jGmDChO4V18%3D

04

RK3588芯片VDD_CPU_LIT的电源管脚,每个管脚就近有一个对应过孔,并且顶层走“井”字形,交叉连接,如下图建议走线线宽10mil。

11be328d3c094b12a035010388ad8eea~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=0f%2FQTVS%2B8pSj2D98i1Tjs1J2Iok%3D

05

VDD_CPU_LIT电源在CPU区域线宽不得小于120mil,外围区域宽度不小于300mil。

采用双层电源覆铜方式,降低走线带来压降(其它信号换层过孔请不要随意放置,必须规则放置,尽量腾出空间走电源,也有利于地层的覆铜)。

80d0133b125d4c13abad2763c5009a86~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=uVGCc3u4iALHg1Ld4Pzk3o%2FmdHQ%3D

06

电源过孔40mil范围(过孔中心到过孔中心间距)内的GND过孔数量,建议≧9个。

08747fdec2da48a995d2702d892c4f72~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=H6ZhT8y5bFfuju%2BThrRQqsuJL3w%3D

电源PCB设计

VDD_VDENC

01

VDD_VDENC覆铜宽度需满足芯片的电流需求,连接到芯片电源管脚的覆铜足够宽。

路径不能被过孔分割太严重,必须计算有效线宽,确认连接到CPU每个电源PIN脚的路径都足够。

02

VDD_VDENC电源在外围换层时,要尽可能的多打电源过孔(9个以上0.5*0.3mm的过孔),降低换层过孔带来的压降。

去耦电容的GND过孔要跟它的电源过孔数量保持一致,否则会大大降低电容作用。

03

如下图(上)所示,原理图上靠近RK3588的VDD_VDENC电源管脚绿线以内的去耦电容务必放在对应的电源管脚背面,电容的GND PAD尽量靠近芯片中心的GND管脚放置,如下图(下)所示。

其余的去耦电容尽量摆放在RK3588芯片附近,并需要摆放在电源分割来源的路径上。

e0ac5af85d084897979309b619be445b~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=xZIJt4E51mduigHda4tPC7qUt8k%3D

28692fced1c34e6fb520c6e6c6ca33a6~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=qfXZXUzW7p3I6NBgYudJ65gCZoE%3D

04

RK3588芯片VDD_VDENC的电源管脚,每个管脚就近有一个对应过孔,并且顶层走“井”字形,交叉连接,如下图建议走线线宽10mil。

5936e48f71584471ac037d491f63b8b6~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=Mg1QXVabO9RR6aJ6BgsxUdmmf3o%3D

05

VDD_VDENC电源在CPU区域线宽不得小于100mil,外围区域宽度不小于300mil,采用双层电源覆铜方式,降低走线带来压降。

4816409390da4c1f8dc379a815bb2d71~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=QmKEEq%2BL9OHZAUlXBChsQi3uTsI%3D

06

电源过孔30mil范围(过孔中心到过孔中心间距)内的GND过孔数量,建议≧8个。

14c78a364dcd401d961f7686c5a1b9ec~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=MGXFTJ16RYRfPStZSpe5UCzLZpM%3D

电源PCB设计

VCC_DDR

01

VCC_DDR覆铜宽度需满足芯片的电流需求,连接到芯片电源管脚的覆铜足够宽。

路径不能被过孔分割太严重,必须计算有效线宽,确认连接到CPU每个电源PIN脚的路径都足够。

02

VCC_DDR的电源在外围换层时,要尽可能的多打电源过孔(9个以上0.5*0.3mm的过孔),降低换层过孔带来的压降。

去耦电容的GND过孔要跟它的电源过孔数量保持一致,否则会大大降低电容作用。

03

如下图(上)所示,原理图上靠近RK3588的VCC_DDR电源管脚的去耦电容务必放在对应的电源管脚背面,电容的GND PAD尽量靠近芯片中心的GND管脚放置,其余的去耦电容尽量靠近RK3588,如下图(下)所示。

53ac65437fb84c9aad718c28566f302e~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=5pUEyFKcEs0ZB95qNy%2FpPwpIlbs%3D

dd915e6cf11b457993bd9a60275f1713~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=3MCLICQm9GRlIxCiO8q4RljdsD4%3D

04

RK3588芯片VCC_DDR的电源管脚,每个管脚需要对应一个过孔,并且顶层走“井”字形,交叉连接,如下图建议走线线宽10mil。

3433578c6397453a8fd1dd93ea36ee0a~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=UqeAv8XwCT0sh8UeowEdJgRt6PU%3D

当LPDDR4x 时,链接方式如下图所示。

2b916059d2bf44c7b1b9723fba929939~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=Z9g%2BUY5Hnbk373b1xiy25mf4dp4%3D

05

VCC_DDR电源在CPU区域线宽不得小于120mil,外围区域宽度不小于200mil。

尽量采用覆铜方式,降低走线带来压降(其它信号换层过孔请不要随意放置,必须规则放置,尽量腾出空间走电源,也有利于地层的覆铜)。

0c07248a50b04d7cb84529b15a5a9122~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=caPGsUpdVuOP8O8aigCXvO0%2Byk0%3D

设计完PCB后,一定要做分析检查,才能让生产更顺利,这里推荐一款可以一键智能检测PCB布线布局最优方案的工具:华秋DFM软件,只需上传PCB/Gerber文件后,点击一键DFM分析,即可根据生产的工艺参数对设计的PCB板进行可制造性分析。

华秋DFM软件是国内首款免费PCB可制造性和装配分析软件,拥有300万+元件库,可轻松高效完成装配分析。其PCB裸板的分析功能,开发了19大项,52细项检查规则,PCBA组装的分析功能,开发了10大项,234细项检查规则

基本可涵盖所有可能发生的制造性问题,能帮助设计工程师在生产前检查出可制造性问题,且能够满足工程师需要的多种场景,将产品研制的迭代次数降到最低,减少成本。

b8c7757d4e6148718b73d1fd3864f50a~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=PcF0gYO2KckeNdK1531KM3kZzBo%3D

华秋DFM软件下载地址(复制到电脑浏览器打开):

https://dfm.elecfans.com/uploads/software/promoter/HQDFM%20V3.7.0_DFMGZH.zip

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 电源
    +关注

    关注

    185

    文章

    18978

    浏览量

    264469
  • 电路
    +关注

    关注

    173

    文章

    6086

    浏览量

    178824
  • pcb
    pcb
    +关注

    关注

    4417

    文章

    23961

    浏览量

    426061
  • 电容
    +关注

    关注

    100

    文章

    6521

    浏览量

    160040
  • PCB设计
    +关注

    关注

    396

    文章

    4938

    浏览量

    95736
  • 智能电源
    +关注

    关注

    0

    文章

    197

    浏览量

    21056
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    07. 如何在Allegro中设置可以走线但不能的铜区域?| 芯巧Allegro PCB 设计小诀窍

    背景介绍:我们在进行PCB设计时,经常需要绘制一些禁止铜但是允许走线的区域,如果我们直接使用Route Keepout绘制的话,虽然可以实现在此区域内禁止铜的效果,但是走线在此区域内也是不允许的,会生成DRC报错。今天就给大
    发表于 04-09 17:23

    EMC PCB设计总结

    EMC PCB设计总结
    发表于 03-23 14:52 13次下载

    高速PCB工程师必看:用仿真三步法,让铜从“隐患”变“保障”

    23年PCBA一站式行业经验PCBA加工厂家今天为大家讲讲在高速PCB设计中,如何通过仿真工具验证铜对信号完整性的影响。在高速PCB设计中,铜(Plane)并非简单的“接地”或“铺
    的头像 发表于 02-28 09:47 224次阅读
    高速<b class='flag-5'>PCB</b>工程师必看:用仿真三步法,让<b class='flag-5'>铺</b>铜从“隐患”变“保障”

    从设计阶段排查预防PCB短路

    溯源:PCB设计阶段埋下的雷 案例一:不同网络铜皮导通 案例解释:左侧孔在第二层与电源(-) 网络连接,而右侧孔网络属性是电源(+) ,并采用了手动铜的方式进行走线,因此
    发表于 01-23 13:55

    PCB设计与打样的6大核心区别,看完少走3个月弯路!

    一站式PCBA加工厂家今天为大家讲讲PCB设计PCB打样有什么区别?PCB设计和打样之间的区别。PCB设计(Printed Circuit Board Design)和打样(Prot
    的头像 发表于 11-26 09:17 730次阅读
    <b class='flag-5'>PCB设计</b>与打样的6大核心区别,看完少走3个月弯路!

    干货分享 I PCB设计电磁兼容问题交流与解答(二)

    你是否曾在PCB设计中被诡异的电磁干扰问题缠住手脚?是否在项目后期,为产品的EMC测试通不过而焦头烂额?是否希望有人能一针见血,点破那些教科书上找不到的实战经验?现在,一个与顶尖EMC专家面对面
    的头像 发表于 11-23 09:05 400次阅读
    <b class='flag-5'>干货</b>分享 I <b class='flag-5'>PCB设计</b>电磁兼容问题交流与解答(二)

    PCB免费打样最新攻略!

    PCB免费打样,秋PCBA免费贴片
    的头像 发表于 11-21 13:38 5971次阅读
    <b class='flag-5'>华</b>秋<b class='flag-5'>PCB</b>免费打样最新攻略!

    高速PCB设计EMI避坑指南:5个实战技巧

    : 高速电路PCB设计EMI方法与技巧 一、信号走线规则 屏蔽规则: 关键高速信号线(如时钟线)需进行屏蔽处理,可在信号线周围设置接地的屏蔽层,或将高速线布置在内部信号层,上下层铜接地作为屏蔽。 建议屏蔽线每1000mil打孔接地,确保屏蔽有效性。 闭环与开环规则: 避
    的头像 发表于 11-10 09:25 791次阅读
    高速<b class='flag-5'>PCB设计</b>EMI避坑指南:5个实战技巧

    深度解读PCB设计布局准则

    无论您是在进行高速设计,还是正在设计一块高速PCB,良好的电路板设计实践都有助于确保您的设计能够按预期工作并实现批量生产。在本指南中,我们汇总了适用于大多数现代电路板的一些基本PCB设计布局准则
    的头像 发表于 09-01 14:24 7713次阅读
    深度解读<b class='flag-5'>PCB设计</b>布局准则

    高速PCB铜到底怎么

    在日常PCB设计中,我们经常会看到整版大面积铜,看起来既专业又美观,好像已经成了“默认操作”。但你真的了解这样做的后果吗?尤其是在电源类板子和高速信号板中,铜可不是越多越好,处理不
    的头像 发表于 07-24 16:25 3586次阅读
    高速<b class='flag-5'>PCB</b><b class='flag-5'>铺</b>铜到底怎么<b class='flag-5'>铺</b>

    秋DFM】V4.6正式上线:工程师的PCB设计“好搭子”来了!

    作为深耕PCB设计检查的专业工具,秋DFM历经多年迭代,已从最初的基础设计检查工具发展为覆盖全流程的智能制造解决方案。通过持续优化 1200+细项检查规则 ,累计服务 超40万工程师用户 ,成为
    发表于 05-22 16:07

    秋DFM】V4.6正式上线:工程师的PCB设计“好搭子”来了!

    作为深耕PCB设计检查的专业工具,秋DFM历经多年迭代,已从最初的基础设计检查工具发展为覆盖全流程的智能制造解决方案。通过持续优化1200+细项检查规则,累计服务超40万工程师用户,成为行业公认
    的头像 发表于 05-22 11:40 1730次阅读
    【<b class='flag-5'>华</b>秋DFM】V4.6正式上线:工程师的<b class='flag-5'>PCB设计</b>“好搭子”来了!

    开关电源PCB设计

    工作不稳定,发射出过量的电磁干扰(EMI)。PCB设计是开关电源研发过程中极为重要的步骤和环节,关系到开关电源能否正常工作,生产是否顺利进行,使用是否安全等问题。随着功率半导体器件的发展和开关技术的进步
    发表于 05-21 16:00

    PCB设计如何用电源去耦电容改善高速信号质量

    PCB设计电源去耦电容改善高速信号质量?!What?Why? How?
    的头像 发表于 05-19 14:27 928次阅读
    <b class='flag-5'>PCB设计</b>如何用<b class='flag-5'>电源</b>去耦电容改善高速信号质量

    原理图和PCB设计中的常见错误

    在电子设计领域,原理图和PCB设计是产品开发的基石,但设计过程中难免遇到各种问题,若不及时排查可能影响电路板的性能及可靠性,本文将列出原理图和PCB设计中的常见错误,整理成一份实用的速查清单,以供参考。
    的头像 发表于 05-15 14:34 1405次阅读