基于VU440T的多核处理器多输入芯片验证板卡
一、板卡概述
基于XCVU440-FLGA2892的多核处理器多输入芯片验证板卡为实现网络交换芯片的验证,包括四个FMC接口、DDR、GPIO等,北京太速科技,板卡用于完成甲方的芯片验证任务,多任务功能验证。
Figure 1.1 验证板卡框图
二、技术指标
1)FPGA 外接4 路FMC-HPC;
每个FMC支持GTH x8,LA、HA、HB接口。
单组GTH引脚分布不要跨越FPGA Bank。
在板卡布局时建议分散布局,更容易适配子卡。
2)FPGA 外接2 QSFP+接口。
3)FPGA 外接1个1000BASE-T千兆以太网。
4)FPGA 外挂两组DDR3颗粒,每组容量256M×16 共3片,40bit。
5)FPGA 外挂NorFlash 容量至少256MB;
6)FPGA 的加载模式为BPI 模式;
7)FPGA 预留User IO,至少预留x80,需要一部分做成上拉。
8)FPGA支持JTAG调试。
9)FPGA支持系统复位按键。
10)指示灯显示(电源输入指示灯、FPGA加载完成指示灯、FPGA可编程指示灯)
11)板卡要求工业级芯片。结构满足抗震要求
12)板卡提供散热板,+12V输入直流电源,提供过流,过压,反接保护。
13)板卡外形尺寸:310mm×250mm×18mm
审核编辑:汤梓红
-
处理器
+关注
关注
68文章
19565浏览量
232006 -
芯片
+关注
关注
459文章
51669浏览量
430533 -
原理图
+关注
关注
1308文章
6377浏览量
236723
发布评论请先 登录
相关推荐
SEGGER SystemView支持多核行为的观察和验证

基于6U VPX XCVU9P+XCZU7EV的双FMC信号处理板卡

《DNK210使用指南 -CanMV版 V1.0》第十章 板卡信息实验
智能加速计算卡设计原理图:628-基于VU3P的双路100G光纤加速计算卡 XCVU3P板卡

NI数据采集板卡如何连接使用?
交换板设计方案原理图:473-SRIO_Switch_Gen2_ZD交换板卡

评论