为了控制会议音箱的同步问题,最简单的办法就是采用FPGA芯片来控制多个音箱时钟同步。
在此提一下京微齐力的FPAG HME-HR02PN3Q32,因为是在室内应用,所以HME-HR02PN3Q32的工作温度(0℃,85℃)完全可以满足应用需求。设计中需要多个IO控制多个音箱,HME-HR02PN3Q32是QFN32封装,有25个独立IO,支持可编程总线保持、可编程上拉电阻、可编程下拉电阻、可编程延迟、可编程驱动能力以及可编程slew-rate控制,以及热插拔的优化,同时还支持支持驱动阻抗匹配(Rs),完全满足应用IO设计要求。
HME-HR02PN3Q32集成1个通用PLL,8个全局时钟,包含4个主时钟及4个次时钟,以及全局和辅助时钟网络以提供可靠,有效且低偏斜的时钟管理与综合,可以在HqFpga软件中对PLL进行重配置时钟频率或者相位,可以满足不同音箱的同步时钟需求。另外1-3K逻辑资源,采用LUT4查找表,可高达98%的资源利用率。
HME-HR02PN3Q32使系统设计师在降低成本的同时又能够满足不断增长的应用要求。对于类似会议音箱此类的的小型应用,HME-HR02PN3Q32无疑是理想的选择。
注:如涉及作品版权问题,请联系删除。
-
FPGA
+关注
关注
1625文章
21665浏览量
601738 -
京微齐力
+关注
关注
0文章
25浏览量
5747
发布评论请先 登录
相关推荐
评论